吴忠躺衫网络科技有限公司

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網>電子元器件>集成電路>

模擬集成電路設計流程

2019年06月12日 14:18 陳翠 作者: 用戶評論(0

  模擬集成電路設計流程

  1、功能設計階段

  設計人員產品的應用場合,設定一些諸如功能、操作速度、接口規格、環境溫度及消耗功率等規格,以做為將來電路設計時的依據。更可進一步規劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于SOC內,哪些功能可以設計在電路板上。

  2、設計描述和行為級驗證

  供能設計完成后,可以依據功能將SOC劃分為若干功能模塊,并決定實現這些功能將要使用的IP核。此階段將接影響了SOC內部的架構及各模塊間互動的訊號,及未來產品的可靠性。

  決定模塊之后,可以用VHDL或Verilog等硬件描述語言實現各模塊的設計。接著,利用VHDL或Verilog的電路仿真器,對設計進行功能驗證(functionsimulation,或行為驗證behavioralsimulation)。

  注意,這種功能仿真沒有考慮電路實際的延遲,但無法獲得精確的結果。

  3、邏輯綜合

  確定設計描述正確后,可以使用邏輯綜合工具(synthesizer)進行綜合。

  綜合過程中,需要選擇適當的邏輯器件庫(logiccelllibrary),作為合成邏輯電路時的參考依據。

  硬件語言設計描述文件的編寫風格是決定綜合工具執行效率的一個重要因素。事實上,綜合工具支持的HDL語法均是有限的,一些過于抽象的語法只適于作為系統評估時的仿真模型,而不能被綜合工具接受。

  邏輯綜合得到門級網表。

  4、門級驗證(Gate-LevelNetlistVerification)

  門級功能驗證是寄存器傳輸級驗證。主要的工作是要確認經綜合后的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。

  注意,此階段仿真需要考慮門電路的延遲。

  5、布局和布線

  布局指將設計好的功能模塊合理地安排在芯片上,規劃好它們的位置。布線則指完成各模塊之間互連的連線。

  注意,各模塊之間的連線通常比較長,因此,產生的延遲會嚴重影響SOC的性能,尤其在0.25微米制程以上,這種現象更為顯著。

非常好我支持^.^

(30) 8.6%

不好我反對

(317) 91.4%

( 發表人:陳翠 )

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      ?
      百家乐平台开户哪里优惠多| 网上百家乐官网内| 水果机的规律| 百家乐官网7scs娱乐平台| 大发888游戏平台| 百家乐玩揽法的论坛| 百家乐官网庄闲统计数| 大发888娱乐城积分| 百家乐最保险的方法| 百家乐官网怎么完才能嬴| 百家乐tt娱乐城| 百家乐官网网上真钱娱乐平台| 皇冠赌球网| 大发888娱乐场开户注册| 百家乐博赌场娱乐网规则| 澳门百家乐上下限| 百家乐官网软件代理| 真人百家乐官网新开户送彩金| 拉斯维加斯娱乐| 大发888娱乐城真钱游戏| 百家乐六手变化混合赢家打| 百家乐真钱送彩金| 做生意房子选哪个方位| 百家乐官网加牌规| 网上百家乐官网是真的| 澳门百家乐官网有赢钱的吗| 百家乐官网是赌博吗| 轮盘赌技巧| 网络投注| 皇冠开户投注网| 德州扑克发牌员| 威尼斯人娱乐备用6222| 威尼斯人娱乐城赌场| 百家乐博赌场娱乐网规则 | 临猗县| 银川市| 兴安县| 百家乐官网长龙有几个| 百家乐官网起步多少| 网上百家乐官网有没有假| 太阳城百家乐官网赌场|