吴忠躺衫网络科技有限公司

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>電子元器件>電容器>

ESD電容問題

2009年11月21日 11:47 www.solar-ruike.com.cn 作者:佚名 用戶評論(0
關(guān)鍵字:ESD電容(9327)

ESD電容問題

如果汽車電子模塊有不用的引腳,那么我們?nèi)绾稳ヌ幚砟兀?br>我們在處理時,可以考慮直接連接到地平面上去。(參考福特公司的處理方案ELCOMP17)
(Modules that have spare pins (never used in any version using the same PCB); these pins shall be tied to the module ground plane.)
如果有射頻接受模塊的話,這些引腳的接地可能會造成射頻接受性能的降低,這時候就不能使用接地的方式了,必須使用ESD的電容和放電電阻來消除靜電的影響了。
還有一種例外也是很常見的,如果這些不用的引腳附近有電源或者HSD輸出的時候,我們就必須考慮把這些引腳接電容或者地了。顯而易見的是,如果這些引腳相鄰小于5mm,在不斷的插拔過程中,引腳可能彎曲,這樣會引起嚴重的斷路事故,這是不被允許的。

當然ESD電容和放電電阻不一定必須接到地,也可以接到阻抗低的電源。以上所有的措施都是為了防止靜電從意想不到的路徑傳遞到板上。

我們看看ISO10605的描述


我們在設(shè)計ESD電容的時候,電容的容值是有限的,額定電壓也是有限地,該如何去選取呢?總結(jié)如下:

Applied Voltage Levels
For a specific ESD test Level, the lower the value of capacitance under test, the greater the voltage applied.
Higher values of capacitance can withstand high levels of ESD pulses。
The actual applied voltage is also limited by air discharge, which is a function of the case size.
Capacitor Capabilites
ESD電壓大小和電容容值
對于特定ESD測試,容值越小,加到電容上的電壓越高,參考ESR放電模型可以得出這樣的結(jié)論。
電容容值大,可以抵抗較高的電平。實際加在電容上的電壓受空氣放電的影響,和外殼容器大小是相關(guān)的。

Dielectric materials and Rated Voltage

C0G will wishstand higher levels of ESD for the same voltage rating and capacitance value
Higher voltage ratings are important if higher ESD levels were going to be involved
For the same chip size, as the voltage rating increases, the maximum capacitance available decreases
填充材料和額定電壓
這里有幾點要注意的,首先C0G這種材質(zhì)的電容最穩(wěn)定也是性能最好的對于過ESD實驗來說,其次電容的額定電壓越大過高等級的ESD實驗越有幫助。最后同樣尺寸的電容,額定電壓增加時,容值是受限的(電容發(fā)展越來越快的情況下,這種情況在改善。)

Chip Size

Chip size has little effect on basic ESD capability,providing the same capacitance value is available at the same voltage rating
For smaller chip sizes, the maximumu availabe capacitance at the same voltage rating decreases
Reduction of chip size should be evaluated carefully for ESD critical appliactions.This is? especially true if it is necessary to trade off voltage rating or capacitance value
Use of 0603 chip sizes will most likely result in lower ESD levels.Air Breakdown is a factor to be considered
Chip sizes samller than 0603 should not be used in ESD critical Applications
電容封裝大小
?? 電容大小對ESD能力影響不大,如果是同樣的容值和同樣的額定電壓的情況下。
?? 越小的封裝,其最大可實現(xiàn)的容值是受限制的,在額定電壓情況相同的條件下。
?? 減小電容封裝在嚴酷的ESD要求下需要謹慎。
?? 0603的電阻普遍用在低ESD要求下,空氣擊穿是一個主要因素。小于0603不能使用。

Voltage Coefficient

C0G dielectric materials are close to ideal, and are not affected by voltage coefficients
X7R dielectric materials are Ferro electric, this effect increase the voltage applied
Higher voltage ratings are again desirable to reduce the impact of the voltage coefficient on the voltage applied
Smaller size chips may also influence the impact of the voltage coefficient
電壓增加對容值的影響,C0G來說幾乎不變,X7R會增大,額定電壓高會削弱這種影響。小封裝也會對此起作用。
下面為實驗和分析數(shù)據(jù),摘自KEMET分析報告


非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

( 發(fā)表人:admin )

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關(guān)規(guī)定!

      ?
      马牌百家乐官网娱乐城| 我的做生意财位| 百家乐赌场视频| 百家乐官网技巧之微笑心法| 百家乐官网五湖四海娱乐场| 百家乐推广| 巴中市| 正规百家乐官网平注法口诀| 狮威百家乐娱乐城| 网上百家乐官网公式| 百家乐庄闲的冷热| 南通热线棋牌中心| 百家乐官网分| 香港六合彩码报| 玩网上百家乐官网的技巧| 破战百家乐的玩法技巧和规则| 太阳城百家乐官网红利| 八大胜百家乐的玩法技巧和规则 | 百家乐桌布尼布材质| 百家乐官网事电影| 网络百家乐的信誉| 64风波| 百家乐平台要多少钱| 百家乐官网视频麻将| 百家乐游戏机说明书| 威尼斯人娱乐场28gxpjwnsr| 真人百家乐官网源代码| 大发888登不上| 百家乐官网轮盘一体机厂家| 大发888com| 广州百家乐官网桌子| qq德州扑克官网| 真人百家乐官网软件云南景| 百家乐怎么玩| 破战百家乐官网的玩法技巧和规则| 足球现金网| 赌场百家乐台| 最好的百家乐官网博彩公司| 百家乐游戏唯一官网站| 百家乐官网怎么押钱| 大发888八大胜博彩|