完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 數(shù)字設(shè)計(jì)
數(shù)字設(shè)計(jì)是20世紀(jì)90年代以來(lái)設(shè)計(jì)領(lǐng)域出現(xiàn)的一種新的設(shè)計(jì)方式,它跨越“藝術(shù)學(xué)”和“計(jì)算機(jī)科學(xué)與技術(shù)”兩個(gè)性質(zhì)完全不同的一級(jí)學(xué)科,涉及到包裝、廣告、印刷、出版、影視、游戲、互聯(lián)網(wǎng)、建筑、室內(nèi)裝飾、工業(yè)設(shè)計(jì)、紡織、服裝等絕大部分相關(guān)視覺(jué)設(shè)計(jì)的行業(yè)。
文章:26個(gè) 瀏覽:22324次 帖子:6個(gè)
在數(shù)字設(shè)計(jì)中,fifo是數(shù)據(jù)操作任務(wù)所需的普遍結(jié)構(gòu),如跨時(shí)鐘域、低延遲內(nèi)存緩沖和總線寬度轉(zhuǎn)換。
數(shù)字設(shè)計(jì)系統(tǒng)中常見(jiàn)的兩種傳輸線結(jié)構(gòu)是微帶線和帶狀線。微帶線分為標(biāo)準(zhǔn)微帶線和嵌入式微帶線。前者是指PCB外層的走線,它直接貼附在介質(zhì)平面上并暴露于空氣中...
2023-09-01 標(biāo)簽:結(jié)構(gòu)傳輸線數(shù)字設(shè)計(jì) 667 0
數(shù)字設(shè)計(jì)系統(tǒng)中常見(jiàn)的兩種傳輸線結(jié)構(gòu)是微帶線和帶狀線。微帶線分為標(biāo)準(zhǔn)微帶線和嵌入式微帶線。前者是指PCB外層的走線,它直接貼附在介質(zhì)平面上并暴露于空氣中。...
2023-08-29 標(biāo)簽:傳輸線數(shù)字設(shè)計(jì)PCB 778 0
數(shù)字設(shè)計(jì)中常見(jiàn)的CDC問(wèn)題
在數(shù)字系統(tǒng)級(jí)別的時(shí)鐘域交叉(CDC)中,亞穩(wěn)態(tài)傳播問(wèn)題是一個(gè)重要的挑戰(zhàn)。在這個(gè)問(wèn)題中,由于時(shí)序差異,信號(hào)在觸發(fā)器之間的傳輸可能會(huì)導(dǎo)致亞穩(wěn)態(tài)值的產(chǎn)生和傳播...
常見(jiàn)的時(shí)鐘產(chǎn)生電路有哪些 PLL/DLL電路的優(yōu)缺點(diǎn)
雙沿時(shí)鐘使得原本一個(gè)周期輸出/輸入一個(gè)數(shù)據(jù)的架構(gòu),改變?yōu)橐粋€(gè)周期輸出/輸入兩個(gè)數(shù)據(jù),這樣在不升高時(shí)鐘頻率的前提下,提升了信號(hào)的吞吐率,從而帶來(lái)「性能的提升」。
ASIC數(shù)字設(shè)計(jì):前端設(shè)計(jì)、驗(yàn)證、后端實(shí)現(xiàn)
數(shù)字系統(tǒng)設(shè)計(jì)中有三個(gè)重要的設(shè)計(jì)級(jí)別概念:行為級(jí)(Behavior Level)、寄存器傳輸級(jí)(Register Transfer Level)和門級(jí)(G...
ASIC設(shè)計(jì)開(kāi)發(fā)流程介紹 CMOS集成電路的功耗來(lái)源
集成電路是由硅晶圓(wafer)切割出來(lái)的芯片(die)組成的。每個(gè)晶圓可以切割出數(shù)百個(gè)芯片。
verilogHDL用于FPGA設(shè)計(jì)時(shí)的知識(shí)點(diǎn)匯總
里面ChatGPT的回答,第一章作為基礎(chǔ)部分,就一筆帶過(guò)了。主要就是一些器件介紹,語(yǔ)法和設(shè)計(jì)方法,這部分也是最容易掌握的部分。
2023-06-29 標(biāo)簽:fpga數(shù)字設(shè)計(jì)VerilogHDL 509 0
詳解數(shù)字設(shè)計(jì)中的時(shí)鐘與約束
數(shù)字設(shè)計(jì)中的時(shí)鐘與約束 本文作者 IClearner 在此特別鳴謝 最近做完了synopsys的DC workshop,涉及到時(shí)鐘的建模/約束,這里就來(lái)...
2023-01-28 標(biāo)簽:fpga時(shí)鐘數(shù)字設(shè)計(jì) 3027 0
如何創(chuàng)建FPGA內(nèi)核/SoC所需的所有常用組件
LiteX 框架為創(chuàng)建 FPGA 內(nèi)核/SoC、探索各種數(shù)字設(shè)計(jì)架構(gòu)和創(chuàng)建完整的基于 FPGA 的系統(tǒng)提供了方便高效的基礎(chǔ)架構(gòu)。
2022-09-13 標(biāo)簽:fpga定時(shí)器數(shù)字設(shè)計(jì) 1668 0
數(shù)字設(shè)計(jì)之時(shí)鐘約束和時(shí)鐘類型介紹
1. 時(shí)鐘介紹 在數(shù)字設(shè)計(jì)中,時(shí)鐘代表從寄存器(register)到寄存器可靠傳輸數(shù)據(jù)的時(shí)間基準(zhǔn)。Xilinx Vivado集成設(shè)計(jì)環(huán)境(IDE)時(shí)序引...
2020-11-29 標(biāo)簽:寄存器數(shù)字設(shè)計(jì) 7072 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |