吴忠躺衫网络科技有限公司

企業號介紹

全部
  • 全部
  • 產品
  • 方案
  • 文章
  • 資料
  • 企業

深圳市金和信科技有限公司

主營品牌,TI,AD,ST,ON,NXP ,Maxim,Xilinx,Altera

148 內容數 3.3w 瀏覽量 10 粉絲

LFE5U-25F-6BG256C,FPGA - 現場可編程門陣列 Lattice ECP5; 24.3K LUTs; 1.1V

型號: LFE5U-25F-6BG256C

--- 產品參數 ---

  • 型號 LFE5U-25F-6BG256C
  • 品牌 LATTICE/萊迪斯
  • 封裝 BGA256
  • 年份 22+
  • 產地 臺灣

--- 數據手冊 ---

--- 產品詳情 ---

LFE5U-25F-6BG256C,FPGA - 現場可編程門陣列 Lattice ECP5; 24.3K LUTs; 1.1V

LFE5U-25F-6BG256C,FPGA - 現場可編程門陣列 Lattice ECP5; 24.3K LUTs; 1.1V

LFE5U-25F-6BG256C,FPGA - 現場可編程門陣列 Lattice ECP5; 24.3K LUTs; 1.1V

LFE5U-25F-6BG256C,FPGA - 現場可編程門陣列 Lattice ECP5; 24.3K LUTs; 1.1V

 

ECP5?/ECP5-5克? FPGA器件系列經過優化,可在經濟的FPGA結構中提供高性能功能,如增強的DSP架構、高速SerDes(串行化器/解串行化器)和高速源同步接口。這種結合是通過器件架構的進步和40nm技術的使用實現的,使器件適合于高容量、高速和低成本應用。

ECP5/ECP5-5G設備系列包含84k個邏輯元件的查找表(LUT)容量,并支持多達365個用戶I/O。ECP5/ECP5-5G設備系列還提供多達156個18×18乘法器和廣泛的并行I/O標準。

ECP5/ECP5-5G FPGA結構經過優化,具有低功耗和低成本的高性能。ECP5/ECP5-5G設備利用可重構SRAM邏輯技術,并提供流行的構建塊,如基于LUT的邏輯、分布式和嵌入式存儲器、鎖相環(PLL)、延遲鎖定環(DLL)、預設計源同步I/O支持、增強的sysDSP片和高級配置支持,包括加密和雙引導功能。

ECP5/ECP5-5G設備系列中實現的預設計源同步邏輯支持廣泛的接口標準,包括DDR2/3、LPDDR2/3、XGMII和7:1 LVDS。

ECP5/ECP5-5G設備系列還具有具有專用物理編碼子層(PCS)功能的高速SerDes。高抖動容限和低傳輸抖動允許SerDes plus PCS塊配置為支持一系列流行的數據協議,包括PCI Express?、以太網(XAUI、GbE和SGMII)和CPRI。使用前光標和后光標的發射去加重以及接收均衡設置使SerDes適合于通過各種形式的媒體進行發射和接收。

ECP5/ECP5-5G設備還提供靈活、可靠和安全的配置選項,如雙引導功能、位流加密和TransFR字段升級功能。

與ECP5UM設備相比,ECP5-5G系列設備在SerDes中做了一些改進。這些增強功能將SerDes的性能提高到5 Gb/s數據速率。

ECP5-5G系列設備與ECP5UM設備針對針兼容。這允許您將設計從ECP5UM移植到ECP5-5G設備,以獲得更高的性能。

 

格子鉆石? 設計軟件允許使用ECP5/ECP5-5G FPGA系列有效地實現大型復雜設計。ECP5/ECP5-5G設備的合成庫支持可用于流行的邏輯合成工具。Diamond工具使用合成工具輸出及其樓層規劃工具的約束條件,在ECP5/ECP5-5G設備中放置和布線設計。這些工具從路由中提取定時,并將其反注釋到設計中,以進行定時驗證。

萊迪思為ECP5/ECP5-5G系列提供了許多預設計的IP(知識產權)模塊。通過使用這些可配置的軟核IP作為標準化塊,設計師可以自由地專注于其設計的獨特方面,從而提高生產力。

 

 

1.1.特點

?提高邏輯密度,提高系統集成度

?12k至84k LUT

?197至365個用戶可編程I/O

?嵌入式SerDes

?270 Mb/s,最高3.2 Gb/s,SerDes接口(ECP5)

?270 Mb/s,最高5.0 Gb/s,SerDes接口(ECP5-5G)

?支持RDR(1.62 Gb/s)和HDR中的eDP

?(2.7 Gb/s)

?每個設備最多四個通道:PCI Express、以太網(1GbE、SGMII、XAUI)和CPRI

?系統DSP?

?完全可級聯的切片架構

?12至160個切片,實現高性能乘法和累加

?強大的54位ALU操作

?時分復用MAC共享

?舍入和截斷

?每個切片支持

一半36×36,兩個18×18或四個9×9乘法器

高級18×36 MAC和18×18乘法累加(MMAC)操作

?靈活的內存資源

?最高3.744 Mb sysMEM? 嵌入式塊RAM(EBR)

?194k至669k位分布式RAM

 

?sysCLOCK模擬PLL和DLL

?LFE5-45和LFE5-85中的四個DLL和四個PLL;LFE5-25和LFE5-12中的兩個DLL和兩個PLL

?預設計源同步I/O

?I/O單元中的DDR寄存器

?專用讀/寫調平功能

?專用傳動邏輯

?源同步標準支持

?ADC/DAC,7:1級,XGMII

?高速ADC/DAC設備

?專用DDR2/DDR3和LPDDR2/LPDDR3內存支持,具有DQS邏輯,數據速率高達800 Mb/s

?可編程系統I/O? 緩沖區支持多種接口

?芯片端接

?LVTTL和LVCMOS 33/25/18/15/12

?不銹鋼18/15 I,II

?HSUL12

?LVDS、總線LVDS、LVPECL、RSDS、MLVDS

?subLVDS和SLVS,SoftIP MIPI D-PHY

接收機/發射機接口

 

?靈活的設備配置

?用于配置I/O的共享庫

?SPI啟動閃存接口

?支持雙引導映像

?從SPI

?TransFR? 用于簡單字段更新的I/O

?單一事件故障(SEU)緩解支持

?軟錯誤檢測–嵌入式硬宏

?軟錯誤糾正–無需停止用戶操作

?軟錯誤注入–模擬SEU事件以調試系統錯誤處理

?系統級支持

?符合IEEE 1149.1和IEEE 1532

?顯示邏輯分析儀

?用于初始化和通用的片上振蕩器

?ECP5的V芯電源,ECP5UM5G的1.2 V芯電源

 

 

為你推薦

百家乐怎样下注| 金莎国际娱乐| 现金百家乐官网人气最高| 百家乐真人游戏赌场娱乐网规则 | 机械手百家乐的玩法技巧和规则| 上市百家乐官网.评论| 和记娱乐| 最新百家乐的玩法技巧和规则| 十六浦娱乐| 威尼斯人娱乐城怎么样| 百家乐游戏机子| 百家乐官网心术| 网络百家乐官网娱乐| 大发888游戏秘籍| 百家乐正网开户| 申博百家乐官网下载| 龙井市| 大发888 的用户名| 电脑百家乐的玩法技巧和规则| 百家乐官网大赢家书籍| 娱乐城开户送彩金| 大发888娱乐城 健账号| 斗地主百家乐的玩法技巧和规则 | 百家乐官网高手论| 皇冠百家乐官网客户端皇冠| 凯旋国际| 88娱乐城怎么样| 二八杠游戏机| 百家乐几点不用补| 澳门百家乐大家乐眼| 百家乐庄家出千内幕| 属虎和属猴牛人做生意| 盛大百家乐官网的玩法技巧和规则 | 百家乐平注常赢玩法更| 百家乐赌场破解方法| 博之道百家乐官网的玩法技巧和规则| 波浪百家乐官网测试| 百家乐官网平台哪个有在线支付呢 | 百家乐庄牌| 百家乐免费改单| 免费百家乐过滤|