完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
DS90CR215發(fā)送器將21位CMOS /TTL數(shù)據(jù)轉(zhuǎn)換為三個LVDS(低壓差分信號)數(shù)據(jù)流。鎖相發(fā)送時鐘通過第四LVDS鏈路與數(shù)據(jù)流并行發(fā)送。發(fā)送時鐘的每個周期對輸入數(shù)據(jù)的21位進(jìn)行采樣和發(fā)送。 DS90CR216接收器將LVDS數(shù)據(jù)流轉(zhuǎn)換回21位CMOS /TTL數(shù)據(jù)。在66MHz的發(fā)送時鐘頻率下,以每LVDS數(shù)據(jù)信道462Mbps的速率發(fā)送21比特的TTL數(shù)據(jù)。使用66 MHz時鐘,數(shù)據(jù)吞吐量為1.386 Gbit /s(173 Mbytes /s)。
數(shù)據(jù)線的多路復(fù)用可大幅減少電纜數(shù)量。長距離并行單端總線通常需要每個有源信號接地線(并且具有非常有限的噪聲抑制能力)。因此,對于21位寬的數(shù)據(jù)和一個時鐘,最多需要44個導(dǎo)體。 Channel Link芯片組只需要9個導(dǎo)體(3個數(shù)據(jù)對,1個時鐘對和至少1個接地)。這使得所需的電纜寬度減少了80%,從而節(jié)省了系統(tǒng)成本,減少了連接器的物理尺寸和成本,并降低了由于電纜尺寸較小而導(dǎo)致的屏蔽要求。
21 CMOS /TTL輸入可以支持各種信號組合。例如,五個4位半字節(jié)加1個控制,或兩個9位(字節(jié)+奇偶校驗(yàn))和3個控制。
所有商標(biāo)均為其各自所有者的財產(chǎn)。
? |
---|
Protocols |
Function |
Parallel Bus Width (bits) |
Compression Ratio |
ESD (kV) |
Input Compatibility |
Output Compatibility |
Supply Voltage(s) (V) |
Data Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
DS90CR215 |
---|
Channel-Link I ? ? |
Serializer ? ? |
21 ? ? |
21 to 3 ? ? |
7 ? ? |
LVCMOS ? ? |
LVDS ? ? |
3.3 ? ? |
1386 ? ? |
Catalog ? ? |
-40 to 85 ? ? |
TSSOP ? ? |
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) ? ? |
48TSSOP ? ? |