電子發(fā)燒友網(wǎng)站提供《74AHC574/74AHCT574八進(jìn)制D型觸發(fā)器手冊.pdf》資料免費(fèi)下載
2023-09-27 11:04:020 本帖最后由 gk320830 于 2015-3-9 01:27 編輯
十六進(jìn)制和八進(jìn)制 由于當(dāng)二進(jìn)制數(shù)的位數(shù)很多時(shí)書寫很麻煩,因此為了減少書寫一個(gè)數(shù)字的位數(shù),在計(jì)算機(jī)的資料中經(jīng)常采用十六進(jìn)制
2009-04-06 23:54:44
八進(jìn)制透明鎖存器(三態(tài));八進(jìn)制 D 觸發(fā)器(三態(tài))-74F373_374
2023-03-03 20:05:160 具有三態(tài)輸出的八進(jìn)制透明鎖存器-HEF40373B
2023-02-21 19:20:490 3.3 V 八進(jìn)制緩沖器/線路驅(qū)動(dòng)器;三態(tài)-74LVT241
2023-02-20 20:05:300 3.3 V 八進(jìn)制緩沖器/線路驅(qū)動(dòng)器;三態(tài)-74LVT_LVTH244A_Q100
2023-02-17 19:42:100 3.3 V 八進(jìn)制 D 型透明鎖存器;三態(tài)-74LVT573
2023-02-15 20:08:010 帶方向引腳的 3.3 V 八進(jìn)制收發(fā)器;三態(tài)-74LVT245B
2023-02-15 20:07:430 帶方向引腳的 3.3 V 八進(jìn)制收發(fā)器;三態(tài)-74LVT245
2023-02-15 20:05:070 3.3 V 八進(jìn)制緩沖器/線路驅(qū)動(dòng)器;三態(tài)-74LVT_LVTH244B
2023-02-15 19:55:240 3.3 V 八進(jìn)制緩沖器/線路驅(qū)動(dòng)器;三態(tài)-74LVT_LVTH244A
2023-02-15 19:52:330 3.3 V 八進(jìn)制收發(fā)器,帶 30 歐姆終端電阻;3 - 狀態(tài)-74LVT_LVTH2245
2023-02-15 19:52:200 電子發(fā)燒友網(wǎng)站提供《如何將十進(jìn)制數(shù)轉(zhuǎn)換為八進(jìn)制數(shù).zip》資料免費(fèi)下載
2023-02-02 14:59:470 要了解數(shù)值轉(zhuǎn)化,首先要了解各個(gè)進(jìn)制的轉(zhuǎn)化代碼,這里附上利用LABVIEW中“格式化值”整型數(shù)轉(zhuǎn)化代碼。 十進(jìn)制轉(zhuǎn)化為二進(jìn)制。 2. 十進(jìn)制轉(zhuǎn)化為八進(jìn)制 3.十進(jìn)制轉(zhuǎn)化為十六進(jìn)制 4.二進(jìn)制轉(zhuǎn)化
2022-02-07 15:29:0427192 八進(jìn)制8位DA轉(zhuǎn)換器DAC-8800 TrimDAC?的AN-142電壓調(diào)整應(yīng)用
2021-06-17 16:49:102 DAC8800:八進(jìn)制8位D/A轉(zhuǎn)換器數(shù)據(jù)表
2021-05-22 08:00:064 LTC2656:最高10ppm/°C的八進(jìn)制16/12位軌到軌DAC參考數(shù)據(jù)表
2021-05-20 17:02:3813 ADG1414:9.5CMOS Ron±15 V/+12 V/±5 ViΩ串行控制八進(jìn)制單刀開關(guān)數(shù)據(jù)表
2021-05-20 11:56:341 AD5346/AD5347/AD5348:2.5 V至5.5 V,并行接口八進(jìn)制電壓輸出8位/10位/12位DAC數(shù)據(jù)表
2021-05-18 17:57:2311 LTC2348-16:八進(jìn)制、16位、200ksps差分±10.24V輸入軟范圍ADC,支持寬輸入共模范圍數(shù)據(jù)表
2021-05-18 10:34:374 LTC2345-18:八進(jìn)制、18位、200ksps差分軟量程ADC,支持寬輸入共模范圍數(shù)據(jù)表
2021-05-17 11:22:113 LTC2345-16:八進(jìn)制、16位、200ksps差分軟量程ADC,支持寬輸入共模范圍數(shù)據(jù)表
2021-05-16 18:17:331 LTC2320-12:八進(jìn)制,12位+符號,1.5Msps/CH同步采樣ADC數(shù)據(jù)表
2021-05-14 21:16:021 AD5676:帶SPI接口的八進(jìn)制16位NanoDAC+數(shù)據(jù)表
2021-05-12 19:21:1312 UG-867:評估AD5629R/AD5669R,八進(jìn)制,16/12位,密度DAC
2021-05-12 16:10:176 UG1459:用數(shù)字解調(diào)恢復(fù)評估AD9670八進(jìn)制超聲AFE-AD9670
2021-05-11 10:40:307 ADG714/ADG715:CMOS、低壓串控、八進(jìn)制SPST開關(guān)數(shù)據(jù)表
2021-05-10 13:42:220 DAC8840:8位、八進(jìn)制、4象限乘法、CMOS TrimDAC數(shù)據(jù)表
2021-05-09 12:17:4310 AD9681:八進(jìn)制、14位、125 MSPS、串行LVDS、1.8 V模數(shù)轉(zhuǎn)換器數(shù)據(jù)表
2021-05-09 12:12:581 AN-142:八進(jìn)制8位D/A轉(zhuǎn)換器DAC-8800TrimDAC?的電壓調(diào)整應(yīng)用
2021-05-09 10:50:100 DAC8841:8位八進(jìn)制2象限乘法CMOS TrimDAC數(shù)據(jù)表
2021-05-08 10:06:085 AD7228A:LC2MOS八進(jìn)制8位DAC數(shù)據(jù)表
2021-04-29 16:15:273 AD9671:帶數(shù)字解調(diào)器的八進(jìn)制超聲波AFE,JESD204B數(shù)據(jù)表
2021-04-29 16:13:068 AD9277:八進(jìn)制LNA/VGA/AAF/ADC和CW I&Q解調(diào)器數(shù)據(jù)表
2021-04-28 19:41:570 AD9271:八進(jìn)制LNA/VGA/AAF/ADC和交叉點(diǎn)交換機(jī)數(shù)據(jù)表
2021-04-28 18:51:520 SMP08:具有多路復(fù)用輸入數(shù)據(jù)表的八進(jìn)制采樣保持
2021-04-27 21:11:024 AD9252:八進(jìn)制、14位、50 MSPS、串行LVDS、1.8 V ADC數(shù)據(jù)表
2021-04-27 21:02:370 AD7804/AD7805/AD7806/AD7809:+3.3 V至+5 V四/八進(jìn)制10位DAC數(shù)據(jù)表
2021-04-26 11:54:307 AD7568:LC2MOS八進(jìn)制12位DAC數(shù)據(jù)表
2021-04-26 11:50:277 AD5308/AD5318/AD5328:2.5 V至5.5 V八進(jìn)制電壓輸出16引線TSSOP數(shù)據(jù)表中的8/10/12位DAC
2021-04-26 09:21:1617 LTC2991:八進(jìn)制I2C電壓、電流和溫度監(jiān)視器數(shù)據(jù)表
2021-04-22 13:59:090 AD5678:4 x 12位和4 x 16位八進(jìn)制DAC,14引腳TSSOP數(shù)據(jù)表中帶片內(nèi)參考
2021-04-22 12:02:025 LTC2358-18:緩沖八進(jìn)制,18位,200ksps/通道差分±10.24V ADC,帶30VP-P共模范圍數(shù)據(jù)表
2021-04-21 11:56:294 集成緩沖器的18位八進(jìn)制SAR ADC
2021-04-21 08:54:293 14位125 Msps,八進(jìn)制ADC
2021-04-20 11:33:591 UG-155:AD5668八進(jìn)制16位串行電壓輸出DAC評估板
2021-04-19 10:31:258 LTC2320-14:八進(jìn)制,14位+符號,1.5Msps/CH同步采樣ADC數(shù)據(jù)表
2021-04-18 17:33:153 SMP18:具有多路復(fù)用輸入數(shù)據(jù)表的八進(jìn)制采樣保持
2021-04-18 10:53:380 AD9212:八進(jìn)制,10位,40 MSPS/65 MSPS,串行LVDS,1.8 V ADC數(shù)據(jù)表
2021-04-18 09:23:037 LTC2910:八進(jìn)制正/負(fù)電壓監(jiān)視器數(shù)據(jù)表
2021-04-17 15:18:150 AD5675:八進(jìn)制16位NanoDAC+,帶I2C接口數(shù)據(jù)表
2021-04-17 14:41:387 LTC2978:帶EEPROM數(shù)據(jù)表的八進(jìn)制數(shù)字電源管理器
2021-04-17 10:36:571 AD7839:八進(jìn)制13位并行輸入電壓輸出DAC數(shù)據(jù)表
2021-04-17 08:07:101 AD9637:八進(jìn)制、12位、40/80 MSPS、串行LVDS、1.8 V模數(shù)轉(zhuǎn)換器數(shù)據(jù)表
2021-04-16 20:14:421 AD8842:8位八進(jìn)制、4象限乘法、CMOS TrimDAC數(shù)據(jù)表
2021-04-16 14:34:137 AD75089:單片八進(jìn)制12位DACPORT數(shù)據(jù)表
2021-04-16 12:48:111 AD9675:采用JESD204B的八進(jìn)制超聲波AFE數(shù)據(jù)表
2021-04-16 10:09:008 LTM9011-14/LTM9010-14/LTM9009-14:14位、125Msps/105Msps/80Msps低功耗八進(jìn)制ADC數(shù)據(jù)表
2021-04-15 08:10:232 AD7841:八進(jìn)制14位并行輸入電壓輸出DAC數(shù)據(jù)表
2021-04-14 10:37:150 本文檔的主要內(nèi)容詳細(xì)介紹的是LTC2600八進(jìn)制16位DAC的電路原理圖免費(fèi)下載。
2019-12-16 18:05:0016 74LV245是一種低壓硅柵CMOS器件,其引腳和功能與74HC245和74HCT 245兼容。74LV245是一個(gè)八進(jìn)制收發(fā)器,在發(fā)送和接收兩個(gè)方向上都有不可逆的3態(tài)總線兼容輸出。發(fā)送/接收(DIR)輸入控制方向,而輸出啟用(OE)輸入使級聯(lián)變得容易。引腳OE控制輸出,使總線有效隔離。
2019-12-12 08:00:003 八進(jìn)制編號系統(tǒng)的主要特征是 0 到 7 ,每個(gè)數(shù)字的權(quán)重或值從最低有效位(LSB)開始僅為8。在計(jì)算的早期階段,八進(jìn)制數(shù)和八進(jìn)制編號系統(tǒng)非常適用于計(jì)數(shù)輸入和輸出,因?yàn)樗挠?jì)數(shù)為8,輸入和輸出的計(jì)數(shù)為8,一次一個(gè)字節(jié)。
2019-06-24 10:03:333764 SN74LVCC3245A設(shè)備是8位(八進(jìn)制)非轉(zhuǎn)換總線收發(fā)器,包含兩個(gè)獨(dú)立的供電軌。B端口設(shè)計(jì)用于跟蹤接收3 V至5.5 V電壓的VOCB,而APort設(shè)計(jì)用于跟蹤工作在2.3 V至3.6 V電壓下的VCCA。這允許從3.3 V轉(zhuǎn)換為5 V系統(tǒng)環(huán)境,反之亦然,從A轉(zhuǎn)換為A。
2019-02-13 08:00:006 這些八進(jìn)制透明D型鎖存器具有專門設(shè)計(jì)用于驅(qū)動(dòng)高電容性或相對低阻抗負(fù)載的三態(tài)輸出。它們特別適合于實(shí)現(xiàn)緩沖寄存器、I/O端口、雙向總線驅(qū)動(dòng)器和工作寄存器。
2018-11-22 08:00:0013 作為Expresso系列高性能PCI Express設(shè)備的一部分,OXPCIe958是一個(gè)具有端口擴(kuò)展接口的單片八進(jìn)制串行端口設(shè)備,在2、4、8端口解決方案范圍內(nèi),包括OXPCIe952和OXPCIe954。
2018-09-19 08:00:0020 本文主要詳細(xì)闡述了二進(jìn)制、八進(jìn)制、十進(jìn)制、十六進(jìn)制之間的轉(zhuǎn)換步驟教程。
2018-08-22 16:37:5310279 DAC7558是一個(gè)12位,八進(jìn)制通道,電壓輸出DAC具有出色的線性和單調(diào)性。它的專有架構(gòu)最小化了不希望的瞬態(tài),例如代碼到代碼故障和通道到通道串?dāng)_。
2018-05-15 09:30:1715 本文為大家?guī)硭膫€(gè)八進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案。
2018-01-17 13:37:3981874 MC74LCX245是高性能、相八進(jìn)制端收發(fā)器操作從2.0到5.5 v供應(yīng)。 高阻抗TTL兼容的輸入顯著降低電流負(fù)載輸入驅(qū)動(dòng)程序而TTL兼容輸出提供改進(jìn)的開關(guān)噪聲的性能。 V我規(guī)范的5.5 v可以
2017-04-11 09:28:315
MAX4936 - MAX4939是八進(jìn)制,高電壓,發(fā)射/接收的開關(guān)。是基于一個(gè)二極管橋拓?fù)浣Y(jié)構(gòu),以及目前在二極管橋金
2011-03-13 22:32:493663 八進(jìn)制電平,八進(jìn)制電平是什么意思
在二進(jìn)制數(shù)字通信系統(tǒng)中,每個(gè)碼元或每個(gè)符號只能是“1”和“0”兩個(gè)狀態(tài)之一。若將每個(gè)碼元可能取的狀態(tài)
2010-03-17 17:05:5422501 八進(jìn)制模轉(zhuǎn)換器
2009-09-25 15:00:15731 二進(jìn)制數(shù)與八進(jìn)制數(shù)的相互轉(zhuǎn)換
(1)二進(jìn)制數(shù)轉(zhuǎn)換為八進(jìn)制數(shù): 將二進(jìn)制數(shù)由小數(shù)點(diǎn)開始,整數(shù)部分向左,小數(shù)部分向右,每3位分
2009-09-24 11:27:3016868 十六進(jìn)制和八進(jìn)制
由于當(dāng)二進(jìn)制數(shù)的位數(shù)很多時(shí)書寫很麻煩,因此為了減少書寫一個(gè)數(shù)字的位數(shù),在計(jì)算機(jī)的資料中經(jīng)常采用十六進(jìn)制或八進(jìn)制數(shù)來表示二進(jìn)制數(shù)。
2009-04-06 23:54:072517
評論
查看更多