吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

《UltraFAST 高層次生產力設計方法指南》簡介

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-31 17:20 ? 次閱讀

賽靈思編程器件含有數百萬個邏輯單元 (LC),集成了當前越來越多的復雜電子系統?!禪ltraFAST 高層次生產力設計方法指南》為廣大開發者提供了在短設計周期內開發此類復雜系統的一套最佳做法。

這種方法以下列概念為重點:

對寶貴的差異化邏輯使用并行開發流程,實現您的產品在市場上的差異化,且 shell 可用于將 IP 與生態系統的其它部分集成。

廣泛使用基于 C 語言的 IP 開發流程開發差異化邏輯,讓仿真速度相對于 RTL 仿真成倍增長,并且能提供時序準確和得到優化的 RTL。

使用現有的預驗證、塊和組件級 IP 來快速構建 shell,將差異邏輯封裝在系統中。

使用腳本,針對從準確設計驗證直至編程 FPGA 的流程實現高度自動化。

本指南中的建議是來自多位專家級用戶多年的經驗總結。與傳統的 RTL 設計方法相比,該指南提供了下列改進:

設計開發時間加快 4 倍;

衍生設計開發時間加快 10 倍;

結果質量 (QoR) 提高 0.7 倍到 1.2 倍。

雖然本指南以大型復雜設計為重點,但所討論的實踐也適用于且已被成功地應用到各種類型的設計中,包括:

數字信號處理:圖像處理 |視頻 |雷達 |汽車

處理器加速

無線

存儲

控制系統

我是分割線

目 錄

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制系統
    +關注

    關注

    41

    文章

    6661

    瀏覽量

    110891
  • 賽靈思
    +關注

    關注

    32

    文章

    1794

    瀏覽量

    131512
  • 可編程
    +關注

    關注

    2

    文章

    874

    瀏覽量

    39933
收藏 人收藏

    評論

    相關推薦

    Vivado 高層次綜合

    感謝你對Vivado HLS也就是XILINX’s 高層次綜合解決方案有興趣,這個解決方案綜合c,c++和系統c代碼成Verilog和VHDL RTL結構。
    發表于 04-25 08:59 ?2908次閱讀

    UltraFast 高層次生產力設計方法指南

    目錄第1章:高層次生產力設計方法指南第2章:系統設計第3章:shell開發第4章:基于C語言的IP開發第5章:系統集成
    發表于 12-13 09:50

    高層次綜合工作的基本流程

      下圖揭示了高層次綜合工作的基本流程,以及它于傳統的RTL綜合流程的對比。接下來將對行為描述,行為綜合,分析與優化三個主要子流程詳細描述。    1、行為描述  當我們把HLS技術的起點立為一種
    發表于 01-06 17:52

    高層次綜合技術的原理

    高層次綜合技術原理淺析
    發表于 02-01 06:04

    SOC設計中高層次功耗估算和優化技術

    高層次對系統進行功耗佑算和功耗優化是soc設計的關健技術本文首先給出soc設計的特點和流程,然后綜述目前高層次功耗估算和功耗優化的常用方法和技術,重點論述寄存器傳輸級和
    發表于 12-27 16:42 ?46次下載
    SOC設計中<b class='flag-5'>高層次</b>功耗估算和優化技術

    使用Vivado高層次綜合 (HLS)進行FPGA設計的簡介

    Introduction to FPGA Design with Vivado High-Level Synthesis,使用 Vivado 高層次綜合 (HLS) 進行 FPGA 設計的簡介
    發表于 01-06 11:32 ?65次下載

    Vivado Design Suite HLx 版本 2016.4 現已發布

    最新? UltraFast?? 設計方法指南UltraFast? 高層次生產力設計方法
    發表于 11-10 14:49 ?1051次閱讀

    了解最新的UltraFast設計方法竅門與技巧

    更新版 ? UltraFast?? 設計方法指南 ? 提供的最新內容可加速提升您的生產力,包括:源文件管理與版本控制建議、 I/O? 計劃設計流程與電路板/器件規劃,以及時序收斂及實現
    發表于 02-08 20:43 ?230次閱讀

    Xilinx發布唯一SoC增強型Vivado設計套件,可大大提高生產力

    All Programmable SoC 的生產力帶來重大突破。伴隨此款最新版Vivado 設計套件推出的還包括其內含的 Vivado 高層次綜合(HLS)和IP集成器的增強功能,以及最新性能監控
    發表于 09-06 16:07 ?1685次閱讀

    揭示高層次綜合技術工作的基本概念

    是:由更高抽象度的行為描述生產電路的技術。高層次的概念代表的是硬件描述語言里面較高的抽象層次,只是隨著軟件硬件語言的共同發展,這樣的高抽象度的行為描述語言來到了C/C++/System C 這樣的
    的頭像 發表于 01-14 09:27 ?2185次閱讀

    高層次綜合技術原理淺析

    說起高層次綜合技術(High-level synthesis)的概念,現在有很多初學者簡單地把它理解為可以自動把c/c++之類地高級語言直接轉換成底層硬件描述語言(RTL)的技術。其實更準確的表述是:由更高抽象度的行為描述生產電路的技術。
    發表于 01-28 09:11 ?3次下載
    <b class='flag-5'>高層次</b>綜合技術原理淺析

    【開源硬件】從PyTorch到RTL - 基于MLIR的高層次綜合技術

    01 演講題目 ? 開源硬件系列02期: 從PyTorch到RTL - 基于MLIR的高層次綜合技術 02 演講時間 ? 2022年11月27日 上午?10:00 03 內容簡介 ? 為了解
    的頭像 發表于 11-24 08:15 ?1992次閱讀

    英特爾? NUC 8 支持更高層次的設計

    英特爾? NUC 8 支持更高層次的設計
    的頭像 發表于 12-29 10:02 ?1132次閱讀
    英特爾? NUC 8 支持更<b class='flag-5'>高層次</b>的設計

    UltraFast高層次生產力設計方法指南

    電子發燒友網站提供《UltraFast高層次生產力設計方法指南.pdf》資料免費下載
    發表于 09-15 10:41 ?0次下載
    <b class='flag-5'>UltraFast</b><b class='flag-5'>高層次生產力</b>設計<b class='flag-5'>方法</b><b class='flag-5'>指南</b>

    使用Vivado高層次綜合(HLS)進行FPGA設計的簡介

    電子發燒友網站提供《使用Vivado高層次綜合(HLS)進行FPGA設計的簡介.pdf》資料免費下載
    發表于 11-16 09:33 ?0次下載
    使用Vivado<b class='flag-5'>高層次</b>綜合(HLS)進行FPGA設計的<b class='flag-5'>簡介</b>
    百家乐游戏介绍与分析| 赌百家乐的下场| 单耳房做生意的风水| 百家乐视频台球下载| 金博士百家乐的玩法技巧和规则| 太阳城亚州| 真钱百家乐赌博| 百家乐官网八卦投注法| 百家乐官网全部规| 百家乐视频游戏客服| 巴特百家乐的玩法技巧和规则 | 百家乐官网书| 百家乐官网视频游戏帐号| 大集汇百家乐官网的玩法技巧和规则| 独赢百家乐全讯网| 大发888代充值| 星座| 首席百家乐官网的玩法技巧和规则| 网络百家乐真假| bet365体育投注心得| 百家乐官网博彩金| 家百家乐破解软件| 大发888娱乐城qq服务| 明水县| 网上的百家乐官网怎么才能赢| 电子百家乐作假| 博发娱乐| 20人百家乐桌| 邹平县| 模拟百家乐官网的玩法技巧和规则| 百家乐博之道娱乐城| 南通棋牌游戏中心下载| 做百家乐官网网上投注| 百家乐赌博机怎么玩| 皇冠网现金网| 查找百家乐官网群| 梦幻城百家乐的玩法技巧和规则| 战神国际娱乐平| 送58百家乐官网的玩法技巧和规则| 最可信百家乐娱乐城| 网络百家乐官网可靠吗|