賽靈思可編程器件含有數百萬個邏輯單元 (LC),集成了當前越來越多的復雜電子系統?!禪ltraFAST 高層次生產力設計方法指南》為廣大開發者提供了在短設計周期內開發此類復雜系統的一套最佳做法。
這種方法以下列概念為重點:
對寶貴的差異化邏輯使用并行開發流程,實現您的產品在市場上的差異化,且 shell 可用于將 IP 與生態系統的其它部分集成。
廣泛使用基于 C 語言的 IP 開發流程開發差異化邏輯,讓仿真速度相對于 RTL 仿真成倍增長,并且能提供時序準確和得到優化的 RTL。
使用現有的預驗證、塊和組件級 IP 來快速構建 shell,將差異邏輯封裝在系統中。
使用腳本,針對從準確設計驗證直至編程 FPGA 的流程實現高度自動化。
本指南中的建議是來自多位專家級用戶多年的經驗總結。與傳統的 RTL 設計方法相比,該指南提供了下列改進:
設計開發時間加快 4 倍;
衍生設計開發時間加快 10 倍;
結果質量 (QoR) 提高 0.7 倍到 1.2 倍。
雖然本指南以大型復雜設計為重點,但所討論的實踐也適用于且已被成功地應用到各種類型的設計中,包括:
處理器加速
無線
存儲
我是分割線
目 錄
-
控制系統
+關注
關注
41文章
6661瀏覽量
110891 -
賽靈思
+關注
關注
32文章
1794瀏覽量
131512 -
可編程
+關注
關注
2文章
874瀏覽量
39933
發布評論請先 登錄
相關推薦
Vivado 高層次綜合
高層次綜合工作的基本流程
SOC設計中高層次功耗估算和優化技術
![SOC設計中<b class='flag-5'>高層次</b>功耗估算和優化技術](https://file.elecfans.com/web2/M00/49/40/pYYBAGKhtEGABxTiAAAMUbY6m5o947.jpg)
使用Vivado高層次綜合 (HLS)進行FPGA設計的簡介
Vivado Design Suite HLx 版本 2016.4 現已發布
了解最新的UltraFast設計方法竅門與技巧
Xilinx發布唯一SoC增強型Vivado設計套件,可大大提高生產力
揭示高層次綜合技術工作的基本概念
高層次綜合技術原理淺析
![<b class='flag-5'>高層次</b>綜合技術原理淺析](https://file.elecfans.com/web1/M00/DB/9A/o4YBAGAJiTuAcls4AAC8bT100m4455.png)
【開源硬件】從PyTorch到RTL - 基于MLIR的高層次綜合技術
使用Vivado高層次綜合(HLS)進行FPGA設計的簡介
![使用Vivado<b class='flag-5'>高層次</b>綜合(HLS)進行FPGA設計的<b class='flag-5'>簡介</b>](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評論