吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何搞定PCB設計中的高頻電路布線

PCB線路板打樣 ? 來源:ct ? 2019-08-16 00:09 ? 次閱讀

PCB設計中,如果數字邏輯電路的頻率達到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經占到了整個電子系統一定的份量(比如說1/3),通常就稱為高頻電路。高頻電路設計是一個非常復雜的設計過程,其布線對整個設計至關重要!

【第一招】

多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB設計階段,合理的選擇一定層數的印制板尺寸,能充分利用中間層來設置屏蔽,更好地實現就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。有資料顯示,同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數越高,制造工藝越復雜,單位成本也就越高,這就要求我們在進行PCB設計時,除了選擇合適的層數的PCB板,還需要進行合理的元器件布局規劃,并采用正確的布線規則來完成設計。

第二招

高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉折,可用45度折線或者圓弧轉折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發射和相互間的耦合

【第三招】

高頻電路器件管腳間的引線越短越好

信號的輻射強度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數據、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

【第四招】

高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據側,一個過孔可帶來約0.5pF的分布電容,減少過孔數能顯著提高速度和減少數據出錯的可能性。

【第五招】

注意信號線近距離平行走線引入的“串擾”

高頻電路布線要注意信號線近距離平行走線所引入的“串擾”,串擾是指沒有直接連接的信號線之間的耦合現象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸的,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發射,信號之間由于電磁場的相互耦合而產生的不期望的噪聲信號稱為串擾(Crosstalk)。PCB板層的參數、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對串擾都有一定的影響。所以為了減少高頻信號的串擾,在布線的時候要求盡可能的做到以下幾點:

在布線空間允許的條件下,在串擾較嚴重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串擾。

當信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關鍵信號線垂直而不要平行。

如果同一層內的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務必卻為相互垂直。

數字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串擾大。所以在設計中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串擾。

對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因為懸空的線有可能等效于發射天線,接地就能抑制發射。實踐證明,用這種辦法消除串擾有時能立即見效。

【第六招】

集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

【第七招】

高頻數字信號的地線和模擬信號地線做隔離

模擬地線、數字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點互聯。高頻數字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當直接連接數字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進行干擾。所以通常情況下,對高頻數字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點互聯的方式,或者采用高頻扼流磁珠互聯的方式。

【第八招】

避免走線形成的環路

各類高頻信號走線盡量不要形成環路,若無法避免則應使環路面積盡量小。

【第九招】

必須保證良好的信號阻抗匹配

信號在傳輸的過程中,當阻抗不匹配的時候,信號就會在傳輸通道中發生信號的反射,反射會使合成信號形成過沖,導致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應盡可能使信號傳輸線的特性阻抗與負載阻抗相等。同時還要注意PCB上的傳輸線不能出現突變或拐角,盡量保持傳輸線各點阻抗連續,否則在傳輸線各段之間也將會出現反射。這就要求在進行高速PCB布線時,必須要遵守以下布線規則:

USB布線規則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil。

HDMI布線規則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil。

LVDS布線規則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆

DDR布線規則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串擾,對DDR2及以上的高速器件,還要求高頻數據走線等長,以保證信號的阻抗匹配。

【第十招】

保持信號傳輸的完整性

保持信號傳輸的完整性,防止由于地線分割引起的“地彈現象”。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4326

    文章

    23160

    瀏覽量

    399951
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43177
收藏 人收藏

    評論

    相關推薦

    電子工程師的PCB設計經驗

    本文分享了電子工程師在PCB設計方面的經驗,包括PCB布局、布線、電磁兼容性優化等內容,旨在幫助初學者掌握PCB設計的關鍵技術。
    的頭像 發表于 01-21 15:15 ?193次閱讀

    104條關于PCB布局布線的小技巧

    在電子產品設計PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現在,
    的頭像 發表于 01-07 09:21 ?334次閱讀
    104條關于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    PCB設計的爬電距離:確保電路板安全可靠

    一站式PCBA智造廠家今天為大家講講什么是PCB設計爬電距離?PCB設計爬電距離的重要性。在電子制造業PCB設計是至關重要的一環。而在PCB設計
    的頭像 發表于 09-26 09:39 ?607次閱讀

    高頻電路布線有什么要求嗎

    高頻電路,以其高度集成化和密集布線的特質,對設計師提出了嚴峻挑戰。采用多層板布局,不僅是應對這一挑戰的策略,更是優化信號完整性、降低電磁干擾的智慧之舉。通過精心規劃印制板的層數與尺寸,設計師能夠在
    的頭像 發表于 09-25 16:23 ?335次閱讀

    AM62 PCB設計逃逸布線應用說明

    電子發燒友網站提供《AM62 PCB設計逃逸布線應用說明.pdf》資料免費下載
    發表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB設計</b>逃逸<b class='flag-5'>布線</b>應用說明

    AM62x(AMC)PCB設計逃逸布線應用說明

    電子發燒友網站提供《AM62x(AMC)PCB設計逃逸布線應用說明.pdf》資料免費下載
    發表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB設計</b>逃逸<b class='flag-5'>布線</b>應用說明

    pcb設計如何設置坐標原點

    PCB設計,坐標原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標原點的定義 坐標原點的概念 在PCB設計,坐標
    的頭像 發表于 09-02 14:45 ?2698次閱讀

    AM62Px PCB設計迂回布線

    電子發燒友網站提供《AM62Px PCB設計迂回布線.pdf》資料免費下載
    發表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB設計</b>迂回<b class='flag-5'>布線</b>

    AM62x SiP PCB設計迂回布線

    電子發燒友網站提供《AM62x SiP PCB設計迂回布線.pdf》資料免費下載
    發表于 08-29 09:46 ?0次下載
    AM62x SiP <b class='flag-5'>PCB設計</b>迂回<b class='flag-5'>布線</b>

    PCB設計PCB制板的緊密關系

    。以下是它們之間的關系: PCB設計PCB制板的關系 1. PCB設計PCB設計是指在電子產品開發過程,設計工程師使用專業的電子設計
    的頭像 發表于 08-12 10:04 ?597次閱讀

    PCB設計的常見問題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設計的常見問題有哪些?PCB設計布局時容易出現的五大常見問題。在電子產品的開發過程PCB(P
    的頭像 發表于 05-23 09:13 ?980次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的常見問題有哪些?

    pcb電源布線規則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設計中非常重要的一環。電源布線的好壞直接影響到電路的穩定性和性能。本文將介紹幾個
    發表于 05-16 11:50 ?2199次閱讀

    儲能PCB設計與制造思考 探討儲能PCB設計與制造的關鍵要素

    建議采用多層PCB設計,以提供更多的布線層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲能系統,信號的穩定傳輸是至關重要的,因此合理的
    發表于 05-14 11:25 ?1169次閱讀
    儲能<b class='flag-5'>PCB設計</b>與制造思考 探討儲能<b class='flag-5'>PCB設計</b>與制造<b class='flag-5'>中</b>的關鍵要素

    高頻高密度PCB布局設計注意事項

    清寶PCB抄板今天為大家講講PCB設計高頻電路布線要注意什么?高頻
    的頭像 發表于 03-04 14:01 ?517次閱讀

    PCB設計優化丨布線布局必須掌握的檢查項

    制造缺陷,提高產品的穩定性和可靠性。 而在PCB設計,布局與布線是決定整個電路板性能、可靠性及制造成本的關鍵環節之一,所以本文將重點介紹其相關檢查項概述。 ? 一、布局檢查 ?1、導
    的頭像 發表于 02-27 18:22 ?1922次閱讀
    <b class='flag-5'>PCB設計</b>優化丨<b class='flag-5'>布線</b>布局必須掌握的檢查項
    银泰百家乐官网龙虎斗| 大发888游戏官方下载| 白朗县| 澳门百家乐走势图| 博彩百家乐官网在线| 威尼斯人娱乐城骗子| 百家乐官网红桌布| 大发888第一在线| 百家乐技巧和规律| 天地人百家乐官网现金网| 全讯网xb112| 风水罗盘24方位| 太阳城娱乐网站| 网上百家乐赌场娱乐网规则| 百家乐官网制胜法| 235棋牌游戏| 百家乐网投打法| 固始县| 百家乐龙虎的投注法| 伯爵百家乐官网娱乐场| 海王星国际| 王牌百家乐的玩法技巧和规则 | 百家乐桌定制| 百家乐官网利来| 昭平县| 粤港澳百家乐娱乐| 新时代百家乐官网的玩法技巧和规则 | 百家乐官网赌博大揭密| 星空棋牌下载| 百家乐双龙出海| 战神百家乐官网的玩法技巧和规则| 万年县| 大发888真钱娱乐平台| 百家乐最好的玩法| 百家乐官网赌博软件下载| 赌球心得| 永利高娱乐| 百家乐官网丽| 百家乐官网分析仪博彩正网| 888棋牌游戏| 王子百家乐的玩法技巧和规则 |