聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1630文章
21796瀏覽量
605989 -
ADI
+關注
關注
146文章
45860瀏覽量
251866
發布評論請先 登錄
相關推薦
TI ADS42JB69系列JESD204B ADC與Altera FPGA的互操作性
電子發燒友網站提供《TI ADS42JB69系列JESD204B ADC與Altera FPGA的互操作性.pdf》資料免費下載
發表于 12-10 14:27
?0次下載
adc32j22、dac37j82的jesd204b是不是只能通過測試RBD=1~K來確定最優的RBD值?
參考E2E文章“JESD204B: How to calculate your deterministic latency”計算adc、dac的total latency,計算公式如下
發表于 12-04 07:31
調試ADS52J90板卡JESD204B接口遇到的問題求解
我在調試TI ADS52J90板卡JESD204B接口遇到的問題:
1、目前在應用手冊中能看到LVDS的詳細說明,但是缺少關于JESD204B的相關資料,能否提供相關
發表于 11-28 06:13
通過JESD204B與FPGA連接時,出現p/n交叉的情況,是否可以p/n交叉連接?
您好,下圖左側為FPGA核心板在底板上的接插件,通過JESD204B方式與ADC連接,但布線路徑需要交叉。
這種情況應該如何處理?
方案1. 將差分線對內交叉連接,即FPGA的差分線
發表于 11-26 06:29
ADS54J60與JESD204B建立鏈路成功,但有效數據全為0,為什么?
在配置ADS54J60采集數據并與JESD204B建立8224鏈路的過程中,嚴格按照ADC硬件復位、SPI寫入、JESD204B核心復位的順序進行,通過ILA(在線邏輯分析儀)抓取的
發表于 11-19 06:00
在FPGA里面例化了8個jesd204B的ip核同步接收8塊AFE芯片的信號,怎么連接設備時鐘和sysref到AFE和FPGA?
各位有人用過AFE58JD48嗎,我在FPGA里面例化了8個jesd204B的ip核同步接收8塊AFE芯片的信號,怎么連接設備時鐘和sysref到AFE和FPGA?我看LMK0482
發表于 11-18 07:51
使用JESD204B接口,線速率怎么計算?
使用JESD204B接口,線速率怎么計算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設備,采樣時鐘fs為500MHz,在表8-17,中選擇模式0,N&
發表于 11-18 07:10
如何配置LMK04828時鐘芯片生成JESD204b需要的時鐘?
你好!在使用ADS54J42EVM的過程中,我需要采用產品通過JESD204b以L=4, F=4, K=16和6.25G的線速率與FPGA通信,這需要ADS54J42EVM產生156.25Mhz
發表于 11-14 07:12
ADC16DX370 JESD204B串行鏈路的均衡優化
電子發燒友網站提供《ADC16DX370 JESD204B串行鏈路的均衡優化.pdf》資料免費下載
發表于 10-09 08:31
?1次下載
從JESD204B升級到JESD204C時的系統設計注意事項
電子發燒友網站提供《從JESD204B升級到JESD204C時的系統設計注意事項.pdf》資料免費下載
發表于 09-21 10:19
?3次下載
評論