吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序邏輯等效性的RTL設(shè)計(jì)和驗(yàn)證流程介紹

電子設(shè)計(jì) ? 作者:郭婷 ? 2018-11-23 09:30 ? 次閱讀

寄存器傳輸級(jí)(RTL)驗(yàn)證在數(shù)字硬件設(shè)計(jì)中仍是瓶頸。行業(yè)調(diào)研顯示,功能驗(yàn)證占整個(gè)設(shè)計(jì)工作的70%.但即使把重點(diǎn)放在驗(yàn)證上面,仍有超過60%的設(shè)計(jì)出帶需要返工。其主要原因是在功能驗(yàn)證過程中暴露出來的邏輯或功能瑕疵和缺陷等。顯然,需要進(jìn)一步改進(jìn)驗(yàn)證技術(shù)。

設(shè)計(jì)團(tuán)隊(duì)一般采用系統(tǒng)模型進(jìn)行驗(yàn)證。就驗(yàn)證來說,系統(tǒng)模型比RTL更具優(yōu)勢(shì),比如系統(tǒng)模型易于開發(fā)且具有優(yōu)異的運(yùn)行時(shí)性能。挑戰(zhàn)性在于如何在系統(tǒng)級(jí)驗(yàn)證和生成功能正確的RTL間建立起橋梁。一種稱為時(shí)序邏輯等效性檢查的方法具有橋接兩者的能力,它是基于C/C++或SystemC編寫的規(guī)范來對(duì)RTL實(shí)現(xiàn)進(jìn)行形式驗(yàn)證。

本文將討論商用圖形處理芯片所采用的從系統(tǒng)級(jí)到RTL的設(shè)計(jì)和驗(yàn)證流程。在該流程中,先要開發(fā)出系統(tǒng)模型,然后用它來確認(rèn)視頻指令的算術(shù)運(yùn)算,然后再采用時(shí)序邏輯等效性檢查方法驗(yàn)證RTL實(shí)現(xiàn)。

系統(tǒng)級(jí)流程

隨著設(shè)計(jì)復(fù)雜性的增加,為了仿真整個(gè)系統(tǒng),系統(tǒng)級(jí)建模變得不可避免。伴隨功能劃分、模塊接口和硬件/軟件協(xié)同設(shè)計(jì)而來的設(shè)計(jì)復(fù)雜性呈指數(shù)形式增長,使得系統(tǒng)驗(yàn)證勢(shì)在必行。目前常采用C/C++或SystemC進(jìn)行系統(tǒng)級(jí)設(shè)計(jì)和驗(yàn)證。

本例采用了C/C++來建模視頻處理算法模塊。一旦系統(tǒng)模型完成了調(diào)整和驗(yàn)證,RTL設(shè)計(jì)師就可以編寫Verilog代碼。高層綜合工具可以從系統(tǒng)代碼生成RTL.但工程師更常見的做法是用RTL代碼手工重新編寫設(shè)計(jì)。它是設(shè)計(jì)的解釋而非轉(zhuǎn)換。即便已用多種驗(yàn)證測(cè)試平臺(tái)對(duì)RTL實(shí)現(xiàn)進(jìn)行了驗(yàn)證,采用基于仿真的方法也無法測(cè)試全部可能的狀態(tài)。

在設(shè)計(jì)流程中有許多驗(yàn)證工具和方法可以采用,它們包括:基于斷言的驗(yàn)證,隨機(jī)激勵(lì)生成和以覆蓋率驅(qū)動(dòng)的驗(yàn)證等。上述方法在功能上也許是值得依賴的,但它們都沒有借助系統(tǒng)模型。時(shí)序邏輯等效性檢查方法可以將系統(tǒng)模型的這種信心直接轉(zhuǎn)換為RTL實(shí)現(xiàn)。

圖形處理器市場(chǎng)受成像質(zhì)量、再現(xiàn)性能和用戶購買時(shí)機(jī)的影響很大。對(duì)負(fù)責(zé)研制最新圖形處理器芯片的項(xiàng)目團(tuán)隊(duì)來說,上述因素要求他們迅速開發(fā)出新算法、拿出新設(shè)計(jì)。為了滿足這種要求,可以采用系統(tǒng)模型來彌合初始規(guī)范和出帶間的差距。當(dāng)項(xiàng)目開始時(shí),受控隨機(jī)RTL仿真已運(yùn)行好幾天了,但驗(yàn)證工程師仍擔(dān)心會(huì)有“遺漏”的缺陷。被測(cè)RTL設(shè)計(jì)可以實(shí)現(xiàn)視頻和非視頻指令,并用在建項(xiàng)目的算術(shù)模塊來創(chuàng)建下一代視頻處理芯片。

設(shè)計(jì)驗(yàn)證

驗(yàn)證工作主要集中在21條視頻指令,范圍從“并行轉(zhuǎn)移”到“具有縮小作用的絕對(duì)差”等操作。采用時(shí)序邏輯等效性檢查方法的目標(biāo)是借助用C/C++編寫的原始系統(tǒng)模型在芯片級(jí)回歸前改進(jìn)RTL驗(yàn)證。時(shí)序邏輯等效性檢查可以用來發(fā)現(xiàn)仿真遺漏的缺陷,并改進(jìn)RTL設(shè)計(jì)的調(diào)試工作。

算法模塊的系統(tǒng)模型是用2,391條C/C++語句實(shí)現(xiàn)的。該項(xiàng)目的第一步包含改進(jìn)C/C++代碼使得時(shí)序邏輯等效性檢查器可讀懂它。因該模型最初并非是為等效性檢查編寫的,所以其中的一些設(shè)計(jì)構(gòu)造不符合時(shí)序工具語言子集。該項(xiàng)目團(tuán)隊(duì)使用“< ifdef >”語句,來濾析出沒有明顯硬件概念的構(gòu)造,例如:“reinterpret cast”和“static cast”.通過修改C/C++代碼來實(shí)現(xiàn)這些改變。今后,遵循C/C++開發(fā)過程中的編碼指南后可以不再需要修改設(shè)計(jì)模塊。

設(shè)計(jì)團(tuán)隊(duì)接下來的工作是設(shè)置驗(yàn)證環(huán)境。時(shí)序邏輯等效性檢查需要在驗(yàn)證前對(duì)復(fù)位狀態(tài)和諸如時(shí)序和接口差異等時(shí)序差異進(jìn)行規(guī)定。時(shí)序差異被具體規(guī)定為I/O映射和設(shè)計(jì)延時(shí)。

針對(duì)用C/C++編寫的系統(tǒng)模型,可以通過添加一個(gè)薄的SystemC“封裝器”來引入復(fù)位和時(shí)鐘,中間不用改變C/C++模型。

該視頻處理器算法塊的RTL實(shí)現(xiàn)用了4,559行RTL碼,延時(shí)是7個(gè)時(shí)鐘周期。C/C++系統(tǒng)模型的延時(shí)是1個(gè)時(shí)鐘周期,它是由SystemC“封裝器”引入的。設(shè)計(jì)團(tuán)隊(duì)隨后規(guī)定一組新輸入數(shù)據(jù)送至每個(gè)設(shè)計(jì)的頻率。因?yàn)镽TL是管線結(jié)構(gòu),因此新數(shù)據(jù)是逐個(gè)時(shí)鐘周期輸入的。這樣,C/C++和RTL的吞吐量都是1.

時(shí)序邏輯等效性檢查采用時(shí)序分析和數(shù)學(xué)形式算法來驗(yàn)證這兩個(gè)模型的全部輸入組合是否一直能得到相同的輸出。與仿真不同,它并行地驗(yàn)證全部輸入條件。在該項(xiàng)目中,相當(dāng)于同時(shí)驗(yàn)證全部指令。因?yàn)槊恳粭l視頻指令實(shí)現(xiàn)一個(gè)具體算法功能,設(shè)計(jì)團(tuán)隊(duì)可以決定一次驗(yàn)證一條視頻指令來提升調(diào)試效率。

因?yàn)榱私獗粶y(cè)試的指令,所以與同時(shí)對(duì)全部指令進(jìn)行調(diào)試相比,確認(rèn)與任何缺陷相關(guān)的邏輯更加容易。另外,當(dāng)一次只驗(yàn)證一條指令時(shí),時(shí)序邏輯等效性檢查器運(yùn)行時(shí)運(yùn)行得更快,從而進(jìn)一步提升了調(diào)試效率。

當(dāng)驗(yàn)證第一條指令(VEC4ADD)時(shí),在RTL模型中發(fā)現(xiàn)了9個(gè)設(shè)計(jì)缺陷、在系統(tǒng)模型中找到1個(gè)缺陷。系統(tǒng)模型中發(fā)現(xiàn)的缺陷可以指導(dǎo)設(shè)計(jì)師如何在以后設(shè)計(jì)中消除C++代碼中的歧義。

時(shí)序邏輯等效性檢查能用10個(gè)或更少時(shí)鐘周期的精簡反例來確認(rèn)設(shè)計(jì)差異。對(duì)每個(gè)反例波形來說,產(chǎn)生的波形可以顯示導(dǎo)致設(shè)計(jì)差異的精確輸入序列。

時(shí)序邏輯等效性的RTL設(shè)計(jì)和驗(yàn)證流程介紹

圖:由于RTL是管線結(jié)構(gòu),新數(shù)據(jù)是逐個(gè)時(shí)鐘周期輸入的。因此C/C++與RTL具體有相同的吞吐量

測(cè)試基準(zhǔn)的再利用

對(duì)每條指令而言,時(shí)序邏輯等效性方法可在5分鐘內(nèi)發(fā)現(xiàn)差異并生成反例。時(shí)序邏輯等效性檢查還將以測(cè)試基準(zhǔn)的方式生成反例,這些反例能與原始C和RTL設(shè)計(jì)一道在仿真時(shí)運(yùn)行。測(cè)試基準(zhǔn)包含監(jiān)視器,因此能暴露以波形方式顯示的相同設(shè)計(jì)缺陷。

在本項(xiàng)目中,反例測(cè)試基準(zhǔn)被復(fù)用為單元級(jí)回歸測(cè)試套件。

在改正VEC4ADD指令代碼中的問題后,時(shí)序邏輯等效性檢查器在361秒內(nèi)用52MB證實(shí)了系統(tǒng)模型和RTL間的等效關(guān)系。若對(duì)該指令實(shí)施窮舉仿真,則需運(yùn)行3.7 x 1034個(gè)測(cè)試向量,這樣,即便采用的是1百萬周期/秒的仿真器,盡我們一生也難以完成驗(yàn)證。

驗(yàn)證第一條指令(VEC4ADD)所需的全部工作歷時(shí)4天,其中包括設(shè)置時(shí)間、對(duì)多個(gè)設(shè)計(jì)缺陷的調(diào)試及取得完全確認(rèn)的時(shí)間。第二條指令利用與第一條指令相同的設(shè)置腳本,從而允許設(shè)計(jì)師立即投入調(diào)試。他們可以在兩天內(nèi)對(duì)第二條指令(VEC2ADD)的10個(gè)缺陷進(jìn)行查找、糾錯(cuò)及糾錯(cuò)后的確認(rèn)。通過推斷,全部驗(yàn)證這21條指令需5到7周時(shí)間,實(shí)際用時(shí)取決于發(fā)現(xiàn)的缺陷數(shù)量。當(dāng)采用基于仿真的驗(yàn)證方法時(shí),設(shè)計(jì)團(tuán)隊(duì)完成相同驗(yàn)證工作需要花6個(gè)月的時(shí)間。

驗(yàn)證結(jié)果

使用系統(tǒng)模型完成圖形指令的RTL驗(yàn)證是成功的。總共發(fā)現(xiàn)了19個(gè)功能缺陷。借助簡練的反例,時(shí)序邏輯等效性檢查方法可以改進(jìn)驗(yàn)證質(zhì)量、縮短調(diào)試周期。找到的缺陷包括:不正確的符號(hào)擴(kuò)展、遺漏的箝位邏輯以及初始化錯(cuò)誤等,這些缺陷將導(dǎo)致圖像質(zhì)量的降低、軟件設(shè)計(jì)反復(fù)或芯片返工。

時(shí)序邏輯等效性檢查方法能夠借助用C/C++或SystemC編寫的系統(tǒng)模型發(fā)現(xiàn)缺陷和驗(yàn)證RTL實(shí)現(xiàn)。它無需額外的測(cè)試基準(zhǔn)或斷言就能提升功能驗(yàn)證效率。通過識(shí)別難以發(fā)現(xiàn)的缺陷以及那些被傳統(tǒng)仿真方法遺漏的缺陷,時(shí)序邏輯等效性檢查方法能把設(shè)計(jì)風(fēng)險(xiǎn)降至最小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5363

    瀏覽量

    121167
  • C++
    C++
    +關(guān)注

    關(guān)注

    22

    文章

    2114

    瀏覽量

    73857
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4827

    瀏覽量

    69053
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    RTL時(shí)序邏輯的綜合要求

    數(shù)字門級(jí)電路可分為兩大類:組合邏輯時(shí)序邏輯。鎖存器是組合邏輯時(shí)序邏輯的一個(gè)交叉點(diǎn),在后面會(huì)作
    的頭像 發(fā)表于 01-13 13:57 ?2321次閱讀
    <b class='flag-5'>RTL</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>邏輯</b>的綜合要求

    關(guān)于功能驗(yàn)證時(shí)序驗(yàn)證、形式驗(yàn)證時(shí)序建模的論文

    半定制/全定制混合設(shè)計(jì)的特點(diǎn),提出并實(shí)現(xiàn)了一套半定制/全定制混合設(shè)計(jì)流程中功能和時(shí)序驗(yàn)證的方法。論文從模擬驗(yàn)證、等價(jià)
    發(fā)表于 12-07 17:40

    IC設(shè)計(jì)流程簡介

    單元,ATPG,以及邊界掃描電路BoundScan,測(cè)試Memory的BIST。流程:【邏輯設(shè)計(jì)--子功能分解--詳細(xì)時(shí)序框圖--分塊邏輯仿真--電路設(shè)計(jì)(算法的行為級(jí),
    發(fā)表于 12-19 16:20

    IC設(shè)計(jì)流程介紹

    Compiler仿真驗(yàn)證通過,進(jìn)行邏輯綜合。邏輯綜合的結(jié)果就是把設(shè)計(jì)實(shí)現(xiàn)的HDL代碼翻譯成門級(jí)網(wǎng)表netlist。綜合需要設(shè)定約束條件,就是你希望綜合出來的電路在面積,時(shí)序等目標(biāo)參數(shù)
    發(fā)表于 08-13 17:05

    IC設(shè)計(jì)流程介紹

    :電路圖輸入、電路仿真、版圖設(shè)計(jì)、版圖驗(yàn)證(DRC和LVS)、寄生參數(shù)提取、后仿真、流片。一個(gè)完整的半定制設(shè)計(jì)流程應(yīng)該是:RTL代碼輸入、功能仿真、邏輯綜合、形式
    發(fā)表于 08-16 09:14

    IC驗(yàn)證在現(xiàn)代IC設(shè)計(jì)流程中的位置和作用

    )這里統(tǒng)一使用DUT)的正確驗(yàn)證主要保證從特性列表到RTL轉(zhuǎn)變的正確,包括但不限于以下幾點(diǎn):DUT的行為表現(xiàn)是否與特性列表中要求的一致。DUT是否實(shí)現(xiàn)了所有特性列表中列出的特性。
    發(fā)表于 12-01 14:39

    時(shí)序邏輯等效RTL設(shè)計(jì)和驗(yàn)證流程介紹

    關(guān)于時(shí)序邏輯等效RTL設(shè)計(jì)和驗(yàn)證流程
    發(fā)表于 04-28 06:13

    從幾個(gè)方面闡述數(shù)字邏輯的可驗(yàn)證設(shè)計(jì)

      數(shù)字邏輯的可驗(yàn)證是指,數(shù)字邏輯RTL代碼)中所具備的有助于驗(yàn)證工程師開展
    發(fā)表于 04-04 17:24

    異步時(shí)序邏輯電路

    異步時(shí)序邏輯電路:本章主要從同步時(shí)序邏輯電路與異步時(shí)序邏輯電路狀態(tài)改變方式不同的特殊
    發(fā)表于 09-01 09:12 ?0次下載

    全定制和半定制簡易IC設(shè)計(jì)流程介紹

    ,右側(cè)為用到的相應(yīng)EDA工具): 一個(gè)完整的半定制設(shè)計(jì)流程應(yīng)該是:RTL代碼輸入、功能仿真、邏輯綜合、形式驗(yàn)證時(shí)序/功耗/噪聲分析,布局布
    發(fā)表于 10-20 11:38 ?25次下載
    全定制和半定制簡易IC設(shè)計(jì)<b class='flag-5'>流程</b><b class='flag-5'>介紹</b>

    IC設(shè)計(jì)流程之全定制和半定制

    一個(gè)完整的半定制設(shè)計(jì)流程應(yīng)該是:RTL代碼輸入、功能仿真、邏輯綜合、形式驗(yàn)證時(shí)序/功耗/噪聲分析,布局布線(物理綜合)、版圖
    發(fā)表于 11-24 09:17 ?1.2w次閱讀

    高安全應(yīng)用開發(fā)環(huán)境的時(shí)序性質(zhì)驗(yàn)證框架

    SCADE狀態(tài)機(jī)的時(shí)序性質(zhì)驗(yàn)證框架,將 SCADE模型轉(zhuǎn)換成№usSMⅤ模型,并將線性時(shí)態(tài)邏輯和計(jì)算樹邏輯引入 SCADE模型的需求規(guī)范中。分析結(jié)果表明,借助 Nusmv模型檢查器及
    發(fā)表于 05-28 14:51 ?1次下載

    FPGA邏輯設(shè)計(jì)與驗(yàn)證流程

    靜態(tài)時(shí)序分析是一種重要的邏輯驗(yàn)證方法,設(shè)計(jì)者根據(jù)靜態(tài)時(shí)序分 析的結(jié)果來修改和優(yōu)化邏輯,直到設(shè)計(jì)滿足要求。
    發(fā)表于 11-11 09:42 ?708次閱讀

    形式驗(yàn)證入門之基本概念和流程

    和靜態(tài)時(shí)序分析工具一起來完成對(duì)電路完備的驗(yàn)證。本文就以Synopsys公司的formality工具為例,來介紹形式驗(yàn)證流程和基本概念,后續(xù)
    的頭像 發(fā)表于 12-27 15:18 ?2344次閱讀

    芯片設(shè)計(jì)中邏輯仿真和數(shù)字驗(yàn)證介紹

    芯片設(shè)計(jì)的邏輯仿真和數(shù)字驗(yàn)證是芯片設(shè)計(jì)流程中非常重要的一環(huán),它主要用于驗(yàn)證芯片的功能和時(shí)序等方面的正確
    的頭像 發(fā)表于 09-14 17:11 ?1733次閱讀
    百家乐官网娱乐官网网| 大发888的促销代码| 百家乐官网网络赌博地址| 金花百家乐娱乐城| 百家乐官网线上真人游戏| 扑克王百家乐的玩法技巧和规则| 玩百家乐官网怎么才能赢| rmb百家乐的玩法技巧和规则| 百家乐官网分析资料| 百家乐庄89| 百家乐官网单机游戏免费| 大玩家百家乐的玩法技巧和规则| 宝博百家乐官网娱乐城| 大发888老虎机官方| 大众百家乐官网的玩法技巧和规则| 棋牌评测网| 百家乐翻天快播| 金沙网上娱乐城| 太阳城百家乐下载网址| 百家乐官网线上代理网站| 宁波水果机遥控器| 做生意家里摆什么招财| 免费百家乐官网规律| 龍城百家乐的玩法技巧和规则| 百家乐官网一邱大师打法| 白金国际| 百家乐投注外围哪里好| 真人百家乐官网国际第一品牌| bet365充值| 金公主百家乐现金网| 至尊百家乐官网下载| 大发888 打法888 大发官网| 来博百家乐现金网| 哪个百家乐官网玩法平台信誉好| 北京德州扑克比赛| 百家乐赌机厂家| 机械百家乐官网技巧| 壤塘县| 威尼斯人娱乐平台博彩投注平| 做生意门面朝向风水| 百家乐官网视频游戏视频|