聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
Altera
+關(guān)注
關(guān)注
37文章
787瀏覽量
154179 -
內(nèi)存模型
+關(guān)注
關(guān)注
0文章
7瀏覽量
6143
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
利用RLDRAM II存儲(chǔ)器提高網(wǎng)絡(luò)設(shè)備性能
隨著語(yǔ)音、數(shù)據(jù)、視頻流的逐漸融合,下一代網(wǎng)絡(luò)(NGN)設(shè)計(jì)和新的寬帶平臺(tái)必須能在嚴(yán)格的帶寬和時(shí)延條件下提供更強(qiáng)的系統(tǒng)性能。而RLDRAM II存儲(chǔ)器采用專門針對(duì)高速運(yùn)算進(jìn)行優(yōu)化的8個(gè)內(nèi)存組(Bank
發(fā)表于 10-08 15:45
通過(guò)VeriStand加載MATLAB模型到實(shí)時(shí)仿真機(jī),VeriStand出現(xiàn)卡頓現(xiàn)象
軟件版本:NI VeriStand 2016運(yùn)行環(huán)境:Windows7 旗艦版 SP1宿主機(jī)配置:i7處理器,8G內(nèi)存,固態(tài)盤仿真機(jī)配置:i5處理器,4G內(nèi)存,固態(tài)盤實(shí)時(shí)
發(fā)表于 06-09 10:28
關(guān)于自己建立的仿真模型 運(yùn)行出錯(cuò)的問(wèn)題
在Pspice中,自己添加的壓敏電阻的仿真模型,找到B32K250的lib文件和olb文件按教程添加到庫(kù)中,放到電路中,運(yùn)行仿真結(jié)果顯示為:ERROR(ORPSIM-15108): S
發(fā)表于 12-07 21:19
給Altera Arria 10 FPGA和Arria 10 SoC供電:經(jīng)過(guò)測(cè)試和驗(yàn)證的電源管理解決方案
)、更改功率額定值、計(jì)算效率和功率損耗、進(jìn)行每個(gè)電源模塊的仿真、選擇 DC/DC 穩(wěn)壓器的型號(hào)、并認(rèn)證一款定制的解決方案。LTpowerPlanner 可針對(duì) Arria 10 開(kāi)發(fā)套件的 FPGA
發(fā)表于 10-29 17:01
SIMULINK仿真的運(yùn)行
SIMULINK仿真的運(yùn)行構(gòu)建好一個(gè)系統(tǒng)的模型之后,接下來(lái)的事情就是運(yùn)行模型,得出仿真結(jié)果。
發(fā)表于 06-19 12:53
?4172次閱讀
基于Arria 10 SoC FPGA的高性能低成本解決方案
本文介紹了Arria 10 SoC FPGA主要特性,框圖以及Arria 10 SoC開(kāi)發(fā)板主要特性,電源分布網(wǎng)絡(luò)圖和電路圖。
![基于<b class='flag-5'>Arria</b> <b class='flag-5'>10</b> SoC FPGA的高性能低成本解決方案](https://file1.elecfans.com//web2/M00/A7/40/wKgZomUMQ1eAKIpYAABQy9OxjLs386.png)
如何在 Arria 10 開(kāi)發(fā)套件構(gòu)建 RLDRAM3 EMIF 設(shè)計(jì)
為 Arria 10 開(kāi)發(fā)套件構(gòu)建 RLDRAM3 EMIF 設(shè)計(jì)
![如何在 <b class='flag-5'>Arria</b> <b class='flag-5'>10</b> 開(kāi)發(fā)套件構(gòu)建 <b class='flag-5'>RLDRAM3</b> EMIF 設(shè)計(jì)](https://file.elecfans.com/web1/M00/53/3B/o4YBAFsg4V-AdZONAAAX_wQoh6w700.jpg)
在Arria 10 PCI Express中更改串行和PIPE仿真的方法
如何在Arria 10 PCI Express (PCIe)中更改串行(Serial)和PIPE仿真
Arria10自動(dòng)生成預(yù)定義的signaltap II文件
為Arria10自動(dòng)生成預(yù)定義的signaltap II文件
Zynq-7000 SoC和7系列FPGA設(shè)備內(nèi)存接口解決方案資料說(shuō)明
Xilinx Zynq-7000 SOC和7系列FPGA內(nèi)存接口解決方案核心提供了到DDR3和DDR2 SDRAM、QDR II+SRAM、RLDRAM II/RLDRAM
發(fā)表于 02-25 17:24
?18次下載
![Zynq-7000 SoC和7系列FPGA設(shè)備<b class='flag-5'>內(nèi)存</b>接口解決方案資料說(shuō)明](https://file.elecfans.com/web1/M00/85/A1/o4YBAFxzvziAQlLoAABVa5NxvCQ515.png)
jvm內(nèi)存模型和內(nèi)存結(jié)構(gòu)
JVM(Java虛擬機(jī))是Java程序的運(yùn)行平臺(tái),它負(fù)責(zé)將Java程序轉(zhuǎn)換成機(jī)器碼并在計(jì)算機(jī)上執(zhí)行。在JVM中,內(nèi)存模型和內(nèi)存結(jié)構(gòu)是兩個(gè)重要的概念,本文將詳細(xì)介紹它們。 一、JVM
評(píng)論