吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

介紹一下xilinx的開發軟件vivado的仿真模式

FPGA學習交流 ? 來源:互聯網 ? 作者:佚名 ? 2018-05-29 13:46 ? 次閱讀


本文介紹一下xilinx的開發軟件 vivado 的仿真模式, vivado的仿真暫分為五種仿真模式。
分別為:
1. run behavioral simulation-----行為級仿真,行為級別的仿真通常也說功能仿真。
2. post-synthesis function simulation-----綜合后的功能仿真。
3. post-synthesis timing simulation-----綜合后帶時序信息的仿真,綜合后帶時序信息的仿真比較接近于真實的時序。
4. post-implementation function simulation-----布線后的功能仿真。
5. post-implementation timing simulation-----(布局布線后的仿真) 執行后的時序仿真,該仿真時最接近真實的時序波形。

下面小編來詳細介紹一下不同仿真模式的區別。
數字電路設計中一般包括3個大的階段:源代碼輸入、綜合和實現,而電路仿真的切入點也基本與這些階段相吻合,根據適用的設計階段的不同仿真可以分為RTL行為級仿真、綜合后門級功能仿真和時序仿真。這種仿真輪廓的模型不僅適合FPGA/CPLD設計,同樣適合IC設計

一、RTL行為級仿真
在大部分設計中執行的第一個仿真將是RTL行為級仿真。這個階段的仿真可以用來檢查代碼中的語法錯誤以及代碼行為的正確性,其中不包括延時信息。如果沒有實例化一些與器件相關的特殊底層元件的話,這個階段的仿真也可以做到與器件無關。因此在設計的初期階段不使用特殊底層元件即可以提高代碼的可讀性、可維護性,又可以提高仿真效率,且容易被重用。(絕大部分設計人員將這個階段的仿真叫功能仿真!)

二、綜合后門級功能仿真 (前仿真)
一般在設計流程中的第二個仿真是綜合后門級功能仿真。絕大多數的綜合工具除了可以輸出一個標準網表文件以外,還可以輸出Verilog或者VHDL網表,其中標準網表文件是用來在各個工具之間傳遞設計數據的,并不能用來做仿真使用,而輸出的Verilog或者VHDL網表可以用來仿真,之所以叫門級仿真是因為綜合工具給出的仿真網表已經是與生產廠家的器件的底層元件模型對應起來了,所以為了進行綜合后仿真必須在仿真過程中加入廠家的器件庫,對仿真器進行一些必要的配置,不然仿真器并不認識其中的底層元件,無法進行仿真。Xilinx公司的集成開發環境ISE中并不支持綜合后仿真,而是使用映射前門級仿真代替,對于Xilinx開發環境來說,這兩個仿真之間差異很小。

三、時序仿真 (后仿真)
在設計流程中的最后一個仿真是時序仿真。在設計布局布線完成以后可以提供一個時序仿真模型,這種模型中也包括了器件的一些信息,同時還會提供一個SDF時序標注文件(Standard Delay format Timing Anotation)。SDF時序標注最初使用在Verilog語言的設計中,現在VHDL語言的設計中也引用了這個概念。對于一般的設計者來說并不需知道SDF。

總結
行為級仿真時必須的,能夠確保你所設計功能是正確的,綜合后時序仿真是有必要的,能夠排除大部分的時序問題,至于后仿真,只能是解決疑難雜癥時再采取的大招,非常費時間,一般不建議做后仿真。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21798

    瀏覽量

    606062
  • Xilinx
    +關注

    關注

    71

    文章

    2171

    瀏覽量

    122152
收藏 人收藏

    評論

    相關推薦

    開發軟件

    個好的開發軟件個好的開始,對于為電子領域來說,好的開發軟件更為至關重要;現在就給大家介紹幾款好的
    發表于 07-20 10:23

    基于 FPAG xilinx vivado 仿真模式介紹

    `基于 FPAGxilinx vivado 仿真模式介紹本文介紹一下
    發表于 01-24 11:06

    請問Xilinx常用的開發軟件有哪些?

    Xilinx常用的開發軟件
    發表于 11-18 08:03

    Vivado 開發軟件板驗證教程

    驗證教程。話不多說,上貨。Vivado 開發軟件板驗證教程在之前的學習當中,我們已經學習了Vivado的基本操作,接下來我們將繼續學習軟件
    發表于 04-14 20:18

    介紹ARM開發軟件ADS(ARM Developer Sui

    ARM ADS集成開發環境的使用:在這章里,將介紹ARM開發軟件ADS(ARM Developer Suite)。通過學習如何在CodeWarrior IDE集成
    發表于 02-10 20:02 ?235次下載

    FPGA設計開發軟件ISE使用技巧

    FPGA設計開發軟件ISE使用技巧 本章目標熟悉 ISE 軟件的安裝與啟動掌握 ISE FPGA的設計流程掌握 ISE 創建工程的方式掌握 ISE
    發表于 02-09 09:32 ?121次下載

    AVR開發軟件大全

    AVR開發軟件大全
    發表于 01-16 11:33 ?3964次閱讀

    ADI DSP開發軟件的學習軟件

    ADI DSP開發軟件的學習軟件
    發表于 01-14 14:42 ?21次下載

    arm開發軟件使用教程

    arm開發軟件使用教程
    發表于 02-08 00:52 ?28次下載

    ZigBee開發軟件和驅動

    ZigBee開發軟件和驅動
    發表于 12-01 17:15 ?17次下載
    ZigBee<b class='flag-5'>開發軟件</b>和驅動

    嵌入式系統仿真開發軟件proteus8.9的安裝教程資料免費下載

    本文檔的主要內容詳細介紹的是嵌入式系統仿真開發軟件proteus8.9的安裝教程資料免費下載。
    發表于 04-08 08:00 ?71次下載
    嵌入式系統<b class='flag-5'>仿真</b><b class='flag-5'>開發軟件</b>proteus8.9的安裝教程資料免費下載

    開發套件SnapSensor開發軟件

    開發套件SnapSensor開發軟件
    發表于 05-28 09:42 ?1次下載
    <b class='flag-5'>開發</b>套件SnapSensor<b class='flag-5'>開發軟件</b>

    Xilinx FPGA Vivado開發流程介紹

    系統性的掌握技術開發以及相關要求,對個人就業以及職業發展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,Vivado開發軟件開發設計流程。話不多說,上貨。
    的頭像 發表于 02-21 09:16 ?3773次閱讀

    ?Vivado開發軟件板驗證教程

    系統性的掌握技術開發以及相關要求,對個人就業以及職業發展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,使用Vivado開發軟件
    的頭像 發表于 03-08 14:21 ?1202次閱讀

    vivado仿真流程

    vivado開發軟件自帶了仿真工具,下面將介紹vivado仿真流程,方便初學者進行
    的頭像 發表于 07-18 09:06 ?4704次閱讀
    <b class='flag-5'>vivado</b><b class='flag-5'>仿真</b>流程
    威尼斯人娱乐中心老品牌| 百家乐游戏公司| 百家乐官网双龙出海| 澳门百家乐官网心得玩博| 百家乐官网路单网下载| 百家乐官网拍是什么| 百家乐官网机器手怎么做弊| 乐宝百家乐官网娱乐城| 百家乐官网百家乐官网论坛| 一直对百家乐官网很感兴趣.zibo太阳城娱乐城| 宝博百家乐官网娱乐城| 名人百家乐官网的玩法技巧和规则 | 真人百家乐官网试玩账号| 澳门百家乐官网网址| 百家乐官网太阳城娱乐城| 百家乐官网入庄闲概率| 吕百家乐官网赢钱律| 百家乐平台哪个比较安全| 百家乐伴侣破解版| 皇冠现金网址| 永川市| 网络百家乐官网| 钱柜百家乐官网娱乐城| 娱乐场百家乐大都| 真人百家乐游戏网址| 百家乐任你博娱乐场| 大发888游戏平台官方| 老虎机 | 百家乐官网系统分析器| 百家乐官网龙虎台布多少钱| 百家乐能作弊吗| 利澳百家乐的玩法技巧和规则| 大发888游戏官方下载客户端| 最好的网上真人赌博| 大发888真钱娱乐城| 宾利娱乐城| 百家乐官网五湖四海娱乐平台| 百家乐软件编辑原理| 大发888娱乐城.com| 西城区| 喜来登百家乐官网的玩法技巧和规则|