吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談DDR6 RAM設計挑戰

Cadence楷登 ? 來源:Cadence楷登PCB及封裝資源中 ? 2024-12-03 16:47 ? 次閱讀

以下文章來源于Cadence楷登PCB及封裝資源中心,作者Cadence

本文要點

DDR6 RAM 是 目前DDR 迭代中的最新版本,最大的數據速率峰值超過 12000 MT/s。

在 DDR6 存儲器接口中使用的導體和介電材料會影響高數據速率下的信號完整性。

DDR6 設計要求包括潔凈的電壓供應、最佳的工作溫度、合適的走線長度匹配、良好的端接、適當的設置和保持時間,以便在高速信號傳輸過程中實現較好的信號完整性和電源完整性。

雙倍數據速率 (Double data rate , DDR) 是隨機存取存儲器 (RAM) 中目前最快的技術。DDR RAM 技術經歷了多次迭代,每次迭代都比上一個版本具有更高的數據速率和帶寬。DDR6 RAM 是目前 DDR 迭代中的最新版本,其數據速率峰值達到最大(超過 12000 MT/s)。

但是與此同時,DDR 的高速數據流和總線設計為 DDR PCB 的設計過程帶來了挑戰。這些挑戰類似于超高速 PCB 設計的復雜性。本文將介紹 DDR6 RAM 并討論一些常見的 DDR6 RAM 設計挑戰。

DDR6 RAM

DDR6 是新一代的 RAM。它提供了一種高速內存設計,適合需要高內存帶寬的應用場景。與之前的版本相比,DDR6 RAM 的設計旨在實現更高的可靠性、更低的延遲和更高的壽命。其中一種專業的內存技術,即 GDDR6,可以提供很大的帶寬。GDDR6 的帶寬特性使其成為圖形應用的最佳選擇。

雙倍數據速率 (DDR) 是 目前 RAM 中最快的技術。

隨著市場對通用存儲器設備和企業存儲應用的需求日益增加,DDR6 和 GDDR6 成為理想的選擇。由于 DDR6 RAM 具有高帶寬、低延遲和低功耗的特點,市場需求會繼續擴大。物聯網 (IoT)、大數據和人工智能 (AI) 等技術將繼續使用 DDR 技術。

由于需求的爆炸式增長,DDR 電路板從設計到上市的時間很短。然而,如此倉促的過程可能會帶來一些問題。使用 DDR6 的設計常常會因為數據、地址、時鐘或控制線的復雜性而出現故障。下面讓我們深入探討 DDR 設計中的挑戰,特別是 DDR6 設計中的挑戰。

常見的 DDR 設計挑戰

使用 DDR 存儲器的印刷電路板設計在創建之初就面臨著挑戰。DDR 通過一個時鐘信號的上升沿和下降沿處理兩個數據位的轉換。DDR 存儲器設計的挑戰包括芯片級別和電路板級別。由于復雜的時序問題和高速信號,DDR 存儲控制器的設計人員在 IC 設計中面臨著諸多問題。

DDR 存儲器設備使用多電平調制,如 PAM 或 QAM,目的是提高完全模擬通道以上的數據速率。對于 DDR6 及更高版本,PAM 或 QAM 調制通常與均衡方案結合使用。要采用多電平調制和均衡方案,需要精心設計 DDR。由于在存儲器結構中需要使用不同的線路,如數據、時鐘、地址和控制以及混合信號等方面的原因,所以設計人員需要打磨自己解決問題的技能,以確保獲得更好的布局設計。

DDR 存儲器接口需要滿足電源完整性以及芯片裸片、封裝、存儲器元件和電路板走線的信號完整性要求。關于走線,與數千兆位傳輸相連接的 DDR 存儲器配置需要特定的走線模式。只有理順走線、端接方案、串擾干擾、阻抗不連續和時序余量等方面的挑戰,DDR 存儲器的高速性能才會得以體現。

DDR6 RAM 設計挑戰

在大多數應用場景中,DDR6 RAM 依賴于倒裝芯片球柵陣列封裝,以獲得更高的引腳密度以及更低的功耗。通常情況下,DDR6 存儲器接口中的控制器和接收器都鋪設在一塊 PCB 上。在 DDR6 存儲器架構中存在著芯片級和板級的設計問題。

DDR6 存儲器總線設計中的信號完整性問題

在 DDR6 存儲器接口設計中使用的導體和介電材料影響著高數據速率下的信號完整性。由于介電材料吸收了來自信號線的磁能,接收端的信號強度可能會減弱。通道的長度限制了 DDR6 設計中的信號完整性。

為了提高電源完整性和信號完整性,需要使用短通道或低損耗的介電材料。集膚效應的現象加劇了數千兆位信號傳輸的信號插入損耗。在 DDR 存儲器接口設計中,封裝和電路板中彼此相鄰的信號之間的能量耦合會造成串擾干擾。

在 DDR6 存儲器架構中,從發送端到接收端的信號路徑上的阻抗不連續引起了信號反射損耗,并降低了接收信號的質量。阻抗不連續是由電鍍過孔、微型過孔、信號線、BGA 球或 PCB 引起的。

關注某些設計考慮因素,以便在 DDR6 存儲器架構中獲得更好的電源完整性和信號完整性是十分必要的。DDR6 設計要求包括潔凈的電壓供應、最佳的工作溫度、合適的走線長度匹配、良好的終端、適當的設置和保持時間,以便在高速信號傳輸過程中實現較好的信號完整性和電源完整性。

Cadence Sigrity X 信號和電源完整性(SI/PI)解決方案用于系統級 SI和 PI 分析,將性能提高了 10 倍,同時保持了 Sigrity 工具一貫的精準性。更提供全新的用戶體驗,支持不同分析工作流程間的無縫過渡,可幫助設計師減少 DDR6 設計迭代,加速產品上市。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 存儲器
    +關注

    關注

    38

    文章

    7528

    瀏覽量

    164335
  • 接口
    +關注

    關注

    33

    文章

    8691

    瀏覽量

    151901
  • RAM
    RAM
    +關注

    關注

    8

    文章

    1369

    瀏覽量

    114996
  • DDR
    DDR
    +關注

    關注

    11

    文章

    715

    瀏覽量

    65519
  • ddr6
    +關注

    關注

    0

    文章

    6

    瀏覽量

    7493

原文標題:技術博客 I DDR6 RAM:優勢與挑戰

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    SK海力士準備在2020年發布DDR5內存條 頻率起步5200MHz

    近日,SK 海力士負責人在接受采訪時表示,準備在2020年發布DDR5內存條,頻率起步5200MHz,另外DDR6內存也開始策劃了,將在5~6年內研發。
    發表于 01-29 09:09 ?1910次閱讀

    DDR LVDS設計端口為Spartan 6無法工作

    我目前正致力于將設計從Spartan 3(XC3S200-VQ100 -5速度等級)移植到更新的Spartan 6 XC6SLX-100-2CSG484。所有斯巴達3都做了吐出從塊ramDD
    發表于 05-15 06:25

    如何緩解GDDR6 DRAM實施所帶來的挑戰

    下一代GDDR6 DRAM的設計討論。與之前的DDR系列不同,這一系列產品還存在許多設計挑戰,它要求SoC和系統設計人員仔細評估整個GDDR6存儲器接口以實現成功的設計。
    發表于 01-01 06:29

    請問DDR5 RAM具有哪些新功能?

    DDR5 RAM具有哪些新功能?
    發表于 06-21 06:21

    什么是DDR?DDR內存的演進之路

    DDR5內存剛成為主流不久,如今三星又已經率先開始了下一代DDR6內存的早期開發,并預計在2024年之前完成設計。據悉,在近日召開的研討會上,三星負責測試和系統封裝(TSP)的副總裁透露,隨著未來
    發表于 10-26 16:37

    DDR2 Layout指導手冊

    SDRAM, DDR, DDR2, DDR3 是RAM 技術發展的不同階段, 對于嵌入式系統來說, SDRAM 常用在低端, 對速率要求不高的場合, 而在
    發表于 01-16 14:53 ?0次下載
    <b class='flag-5'>DDR</b>2 Layout指導手冊

    采用FPGA與IP來實現DDR RAM控制和驗證的方法

    DDR SDRAM的接口特性:其輸入輸出引腳與SSTL-Ⅱ電氣特性兼容,內部提供了DDR觸發器、鎖相環等硬件資源。使用這些特性,可以比較容易地設計性能可靠的高速DDR RAM控制器。本
    發表于 11-24 16:00 ?4022次閱讀
    采用FPGA與IP來實現<b class='flag-5'>DDR</b> <b class='flag-5'>RAM</b>控制和驗證的方法

    SK海力士著手DDR6的研發 DRAM技術再一次實現突破

    據外媒消息,第二大DRAM芯片廠商SK海力士已著手第六代DDR內存即DDR6的研發,預期速率12Gb/s,也就是DDR6-12000。
    發表于 01-30 15:06 ?941次閱讀

    技嘉OC版GTX 1650 D6評測 超頻性能提升幅度達到8%

    GTX 1650 D6的官方TDP為75W,GTX 1650 EAGLE OC-4GD DDR6則高達85W,增加了10W,因此GTX 1650 EAGLE D6的性能會比絕大部分非公的GTX 1650 D
    的頭像 發表于 07-29 15:04 ?1.6w次閱讀
    技嘉OC版GTX 1650 D<b class='flag-5'>6</b>評測 超頻性能提升幅度達到8%

    全球首款64GB DDR5 RAM:未來將成為個人電腦實際標準

    SK Hynix 韓國芯片制造商SK Hynix日前發布了全球首款64GB DDR5 RAM模塊,這標志著與自2013年以來主導PC內存的DDR4 DIMMs相比又邁出了一大步。DDR
    的頭像 發表于 10-20 14:01 ?4002次閱讀

    用于 DDR 終端的高效率 ±6A 開關穩壓器符合 DDR / DDR2 / DDR3 標準

    用于 DDR 終端的高效率 ±6A 開關穩壓器符合 DDR / DDR2 / DDR3 標準
    發表于 03-21 05:20 ?4次下載
    用于 <b class='flag-5'>DDR</b> 終端的高效率 ±<b class='flag-5'>6</b>A 開關穩壓器符合 <b class='flag-5'>DDR</b> / <b class='flag-5'>DDR</b>2 / <b class='flag-5'>DDR</b>3 標準

    DDR4電路板設計與信號完整性驗證挑戰

    DDR4電路板設計與信號完整性驗證挑戰
    發表于 09-29 17:50 ?13次下載

    爆料!三星DDR6預計會在2024年完成設計

    當下,DDR5內存還遠未到要主流普及的程度。不過,DRAM內存芯片的頭部廠商們已經著手DDR6研制了。
    的頭像 發表于 07-25 11:25 ?3802次閱讀

    關于DDR6我們可能面臨的挑戰

    但在 MSAP 中,除了電路之外的區域都經過涂層處理,而空白區域則進行了電鍍,從而可以實現更精細的電路。三星副總裁說,隨著存儲芯片容量和數據處理速度的增加,封裝的設計必須適應這一點。Ko說,隨著層數的增加和工藝變得更加復雜,內存封裝市場也有望成倍增長。
    的頭像 發表于 07-25 15:59 ?2073次閱讀

    DDR6DDR5內存的區別有多大?怎么選擇更好?

    DDR6DDR5內存的區別有多大?怎么選擇更好? DDR6DDR5是兩種不同的內存技術,它們各自在性能、功耗、帶寬等方面都有不同的特點。下面將詳細比較這兩種內存技術,以幫助你選擇更
    的頭像 發表于 01-12 16:43 ?9185次閱讀
    誉博百家乐官网327589| 百家乐官网三国| 盛大百家乐官网的玩法技巧和规则 | 大发888娱乐城下载电脑怎么上乐讯新足球今日比分 | 百家乐小九梭哈| 博彩吧| 太阳城百家乐官网筹码租| 百家乐官网技巧平注常赢法| 真人百家乐赌城| 娱乐城送钱| 波浪百家乐官网测试| 太阳城百家乐分析解码| 新皇冠现金网怎么样| 真人百家乐官网开户优惠| 百家乐网上真钱娱乐平台| 足球竞猜推荐| 百家乐官网如何买大小| 淘金百家乐的玩法技巧和规则 | 百家乐如何投注技巧| 大发888娱乐游戏下载 客户端| 百家乐官网路单规则| 百家乐游戏平台有哪些哪家的口碑最好 | 百家乐官网云顶| 索雷尔百家乐的玩法技巧和规则 | 大发888有破解的没| 百家乐官网庄家的胜率| 澳门百家乐必杀技| 丰禾娱乐城开户| 百家乐官网备用网址| 大发888出纳柜台| 7人百家乐官网桌子| 百家乐打劫法| 网上百家乐官网能作弊吗| 百家乐棋牌作弊器| 兴国县| 赌场百家乐欺诈方法| 澳门百家乐官网心理| 去澳门百家乐娱乐城| 百家乐官网视频交流| 百家乐神算子| bet365网站地址器|