吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

總結(jié)高速數(shù)字電路如何抑制噪聲

h1654155971.8456 ? 2018-02-08 08:36 ? 次閱讀

1.Pkg與PCB系統(tǒng)

隨著人們對數(shù)據(jù)處理和運(yùn)算的需求越來越高,電子產(chǎn)品的核心—芯片的工藝尺寸越來越小,工作的頻率越來越高,目前處理器的核心頻率已達(dá)Ghz,數(shù)字信號更短的上升和下降時間,也帶來更高的諧波分量,數(shù)字系統(tǒng)是一個高頻高寬帶的系統(tǒng)。對于一塊組裝的PCB,無論是PCB本身,還是上面的封裝(Package,Pkg),其幾何結(jié)構(gòu)的共振頻率也基本落在這一范圍。不當(dāng)?shù)?a target="_blank">電源供應(yīng)系統(tǒng)(PDS)設(shè)計(jì),將引起結(jié)構(gòu)共振,導(dǎo)致電源品質(zhì)的惡化,造成系統(tǒng)無法正常工作。

此外,由于元器件密度的增高,為降低系統(tǒng)功耗,系統(tǒng)普遍采用低電壓低擺幅設(shè)計(jì),而低電壓信號更容易受到噪聲干擾。這些噪聲來源很廣,如耦合(coupling)、串?dāng)_(Crosstalk)、電磁輻射(EMI)等,但是最大的影響則來自于電源的噪聲,特別是同步切換噪聲(Simultaneous switching noise,SSN)。

通常整個PDS系統(tǒng)除了包含電路系統(tǒng)外,也包含電源與地平面形成的電磁場系統(tǒng)。下圖是一個電源傳輸系統(tǒng)的示意圖。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)

圖1 典型的電源傳輸系統(tǒng)示意圖

2.Pkg與PCB系統(tǒng)的測量

一般在探討地彈噪聲(GBN)時,通常只單純考慮PCB,且測量其S參數(shù)|S21|來表示GBN大小的依據(jù)。Port1代表SSN激勵源的位置,也即PCB上主動IC的位置,而較小的|S21|代表較好的PDS設(shè)計(jì)和較小的GBN。然而一般噪聲從IC上產(chǎn)生,通過Pkg的電源系統(tǒng)、再通過基板Via和封裝上的錫球的連接,到達(dá)PCB的電源系統(tǒng)(如圖1)。所以不能只單純考慮PCB或Pkg,必須把兩者結(jié)合起來,才能正確描述GBN在高速數(shù)字系統(tǒng)中的行為。

為此,我們設(shè)計(jì)一個PDS結(jié)構(gòu)(如圖2),來代表Pkg安裝在PCB上的電源系統(tǒng)。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)


圖2 BGA封裝安裝在PCB上的結(jié)構(gòu)和截面示意圖

使用網(wǎng)絡(luò)分析儀(HP8510C)結(jié)合探針臺(Microtechprobe station),量測此結(jié)構(gòu)之S參數(shù),從50Mhz到5Ghz。測量上,使用兩個450um-pitch的GS探針,接到Pkg信號層的Powerring和Ground ring上。這個測量結(jié)構(gòu)如圖3。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)

圖3 BGA封裝安裝在PCB上的結(jié)構(gòu)測量示意圖

Pkg+PCB結(jié)構(gòu)量測S參數(shù)的結(jié)果如圖4所示,同時我們也做了單一Pkg和 PCB的量測結(jié)果,通過對比來了解整個PDS系統(tǒng)和單一Pkg和PCB之間的差別。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)

圖4 BGA封裝安裝在PCB上的量測結(jié)果

從圖4的測量結(jié)果,我們可以考到三種結(jié)構(gòu)的GBN行為有很大的差異。首先考慮只有單一Pkg時的S參數(shù),在1.3Ghz之前的行為像一個電容,在1.5Ghz后才有共振模態(tài)產(chǎn)生;考慮單一PCB,在0.5Ghz后就有共振模態(tài)產(chǎn)生,像0.73Ghz(TM01)、0.92Ghz(TM10)、1.17Ghz(TM11),其GBN行為比單一Pkg更糟。最后,考慮Pkg結(jié)合PCB,可以看到在1.5Ghz之前,比單一Pkg多了三個共振點(diǎn),這些噪聲共振來自于PCB,通過錫球、Via等耦合到Pkg的電源上,這會使Pkg里的IC受噪聲影響更嚴(yán)重,這跟只考慮單一Pkg或PCB時有很大不同。

3.去耦電容對電源噪聲的影響

對于電源平面噪聲傳統(tǒng)的抑制方法是使用那個耦合電容,對于去耦電容的使用已有很多研究,但電容大小、位置、以及個數(shù)基本還是基于經(jīng)驗(yàn)法則。

去耦電容的理想位置

為了研究去耦電容位置PDS的影響,我們用上述Pkg+PCB結(jié)構(gòu),分別在Pkg和PCB上加去耦電容或兩者都加上去耦電容,通過量測|S21|來研究去耦電容的理想擺放位置。

圖5 去耦電容安裝在Pkg和PCB上

如圖5所示,我們擺放電容的位置分三種情況,一是在Pkg上加52顆,二是在PCB上加63顆,三是在Pkg和PCB上同時各放置52和63顆,電容值大小為100nF, ESR、ESL分別為0.04ohm、0.63nH。量測結(jié)果如圖6。

圖6 加去耦電容于不同位置的|S21|比較圖

首先,把低頻到5Ghz分成三個階段,首先,開始低頻到500Mhz左右,不管在Pkg或PCB上加去耦電容,相比沒有加電容,都可以大大降低結(jié)構(gòu)阻抗,減少GBN干擾。第二,對于0.5Ghz~2Ghz,在Pkg上和同時在Pkg與PCB上加去耦電容,對噪聲抑制效果差不多。可是如果只在PCB上加電容,可以看到在800Mhz附近多了一個共振點(diǎn),這比沒有加電容時更糟。所以我們只在PCB上加電容時要特別注意,可能加上電容后電源噪聲更嚴(yán)重。第三,從2Ghz~5Ghz,三種加電容方式與沒加電容相比,效果并不明顯,因?yàn)榇穗A段超過了電容本身的共振頻率,由于電容ESL的影響,隨著頻率升高,耦合電容逐漸失去作用,對較高頻的噪聲失去抑制效果。

去耦電容ESR的影響

在Pkg結(jié)合PCB結(jié)構(gòu)上,放置12顆去耦電容,同時改變?nèi)ヱ铍娙莸腅SR,模擬結(jié)果如圖7所示。可以發(fā)現(xiàn),當(dāng)ESR值越來越大,會將極點(diǎn)鏟平,同時零點(diǎn)也被填平,使S21成為較為平坦的曲線。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)


圖7 去耦電容的ESR對|S21|的影響

去耦電容ESL的影響

在Pkg結(jié)合PCB結(jié)構(gòu)上,放置12顆去耦電容,同時改變?nèi)ヱ铍娙莸腅SL,模擬結(jié)果如圖8所示。從圖中我們發(fā)現(xiàn),ESL越大,共振點(diǎn)振幅越大,且有往低頻移動的趨勢,對噪聲的抑制能力越低。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)


圖8 去耦電容的ESL對|S21|的影響

去耦電容數(shù)量的影響

由前面的結(jié)果知道,電容放在封裝上效果更好,所以對電容數(shù)量的探討,以在Pkg上為主。在前述Pkg+PCB的結(jié)構(gòu)上,Pkg上電容的放置方式如圖9,模擬結(jié)果如圖10。

圖9 封裝上電容的放置位置

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)


圖10 電容數(shù)量對|S21|的影響

從測量結(jié)果可知,加4和8顆時,在0~200Mhz,能有效壓低|S21|,但在400Mhz附近產(chǎn)生新的共振點(diǎn),而把之后的共振點(diǎn)往高頻移動。當(dāng)加入12~52顆后,同樣壓低低頻|S21|,且把400Mhz附近的共振點(diǎn)大大消減,高頻共振點(diǎn)向高頻移動,且振幅大為縮減。

隨著電容數(shù)量增加,對噪聲的抑制更好,從4~8顆的300Mhz,提升到1.2Ghz(52顆),所以增加電容數(shù)量,有助于對提高電源的噪聲抑制能力。

去耦電容容值的影響

在Pkg和PCB的組合結(jié)構(gòu)上,放置不同容值的電容,模擬結(jié)果如圖11。

對加入100nF和100pF做比較,0~300Mhz間,100n大電容有較好的抑制效果;500~800Mhz,100p小電容有較好的效果;而加100n電容,會跟整個系統(tǒng)結(jié)構(gòu)在400Mz產(chǎn)生共振;當(dāng)使用100n+100p,200~600Mhz,比單純使用100n和100p差,而更低頻或更高頻也沒有單一容值好;當(dāng)使用100n+1n+100p三種容值時,產(chǎn)生了更多共振點(diǎn),在電子系統(tǒng)中要特別小心,如果電路產(chǎn)生的噪聲剛好在共振頻率點(diǎn),則噪聲被放大,對信號產(chǎn)生影響或輻射。

所以對電容容值的選擇,應(yīng)根據(jù)要抑制的頻段來決定,頻段決定后根據(jù)電容的共振點(diǎn)選擇電容,越低的電容ESL和ESR越好。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)

圖11 混合不同容值電容的模擬結(jié)果

板層厚度的影響

首先,固定PCB電源與地平面之間的距離為0.7mm,改變Pkg電源層厚度依次為1.6mm、0.8mm、0.4mm、0.15mm,結(jié)果如圖12所示;當(dāng)Pkg電源層厚度越來越高,第一個零點(diǎn)向低頻移動;從前面結(jié)論知道,2Ghz前的噪聲來自PCB,從結(jié)果來看PCB耦合上來的噪聲也變大了,而2Ghz以后主要受封裝影響,可以看到|S21|也隨厚度而變大,所以Pkg電源平面的厚度對S參數(shù)影響是很大的。

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)

圖12 不同Pkg電源層厚度對|S21|的影響

接著,我們固定Pkg厚度為0.15mm,分別改變PCB厚度為0.15mm、0.4mm、0.8mm、1.6mm,PCB厚度對S參數(shù)的影響結(jié)果如圖13所示,可以看到PCB電源層厚度對整體趨勢影響并不大,只有低頻部分少有差異,厚度增加第一個零點(diǎn)小高頻移動,高頻部分只稍有差異。


圖13不同PCB電源層厚度對|S21|的影響

電容擺放距離的影響

我們知道去耦電容的位置距離噪聲源越近越好,因?yàn)槟軠p少電容到噪聲源之間的電感值,讓電容更快的吸收突波,降低噪聲,達(dá)到穩(wěn)定電壓的作用。同樣降低電源層厚度能減小電源平面寄生電感,也能起到相同作用。在模擬上我們改變電容在封裝上和測試點(diǎn)之間的距離,分別為1.7cm和0.2cm,Pkg和PCB電源層厚度分兩種情況,第一種Pkg 0.15mm和PCB 0.7mm,第二種情況,Pkg1.6mm和PCB 0.7mm,電容100nF、ESR 0.04ohm、ESL 0.63nH。


圖14 電容與測試點(diǎn)的距離

對高速數(shù)字電路如何中抑制噪聲做一總結(jié)


圖15不同電容與測試點(diǎn)的距離|S21|模擬結(jié)果

由模擬結(jié)果得知,當(dāng)因?yàn)榉庋b結(jié)構(gòu)或繞線問題,不能把電容放置在噪聲源附近是,我們可以藉由減低Pkg電源層厚度,減少噪聲的影響。

4.結(jié) 論

最后,我們對高速數(shù)字電路如何中抑制噪聲做一總結(jié)。首先,去耦電容的理想位置是放置在Pkg上;ESR增大雖能把極點(diǎn)鏟平,但也會導(dǎo)致共振頻率深度變淺,電容充放電時間增大,會失去降低電源平面阻抗的功能;電容ESL增大會加快共振點(diǎn)后阻抗上升速度,所以ESL越低越好;電容數(shù)量越多越好,電容墻可以提高隔離效果;電容容值的選擇,需要根據(jù)噪聲頻段來選擇,盡量不要多容值混用,雖然這樣能增加噪聲抑制的頻寬,但也會增加共振點(diǎn)數(shù)量,如果噪聲剛好落在共振點(diǎn)上,疊加的效果可能會更嚴(yán)重;PCB電源平面厚度對Pkg上的S參數(shù)幾乎沒有影響,但在低頻,Pkg上板層厚度卻會影響PCB耦合上來的噪聲大小,Pkg板層越薄耦合上來的噪聲越小;高頻部分,主要受封裝影響,Pkg板層越薄,|S21|值越小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23160

    瀏覽量

    399935
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1629

    瀏覽量

    80821
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    316

    瀏覽量

    22472

原文標(biāo)題:高速數(shù)字電路封裝電源完整性分析

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    高速數(shù)字電路的仿真

    高速數(shù)字電路的仿真 介紹了專用于高速數(shù)字電路的仿真工具Hyperlynx,并使用它對高速數(shù)字電路
    發(fā)表于 03-20 14:11 ?1440次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>數(shù)字電路</b>的仿真

    華為《高速數(shù)字電路設(shè)計(jì)教材》

    華為《高速數(shù)字電路設(shè)計(jì)教材》這本書是專門為電路設(shè)計(jì)工程師寫的。主要描述模擬電路原理在高速數(shù)字電路
    發(fā)表于 09-01 23:09

    華為《高速數(shù)字電路設(shè)計(jì)教材》

    華為《高速數(shù)字電路設(shè)計(jì)教材》這本書是專門為電路設(shè)計(jì)工程師寫的。主要描述模擬電路原理在高速數(shù)字電路
    發(fā)表于 09-01 23:20

    高速數(shù)字電路設(shè)計(jì)與噪聲控制技術(shù)

    【簡介】本書從高速數(shù)字電路的定義談起,介紹了傳輸線的基本理論,并涉及到了如何運(yùn)用Grounding/Guard降低噪聲等內(nèi)容,還以高速數(shù)字電路
    發(fā)表于 12-12 08:51

    如何對高速數(shù)字電路進(jìn)行仿真測試?

    高速數(shù)字信號的阻抗匹配有什么作用?傳輸線長度對高速數(shù)字電路的設(shè)計(jì)有什么影響?如何對高速數(shù)字電路進(jìn)
    發(fā)表于 04-21 06:00

    高速數(shù)字印制電路板電源地面層結(jié)構(gòu)對ΔI噪聲抑制的研究

    高速數(shù)字印制電路板電源地面層結(jié)構(gòu)對ΔI噪聲抑制的研究
    發(fā)表于 05-16 21:29 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>數(shù)字</b>印制<b class='flag-5'>電路</b>板電源地面層結(jié)構(gòu)對ΔI<b class='flag-5'>噪聲</b><b class='flag-5'>抑制</b>的研究

    數(shù)字電路中△I噪聲的危害

    為適應(yīng)數(shù)字電子系統(tǒng)的發(fā)展需要,研究數(shù)字電路中△I噪聲的特性和抑制△I噪聲的技術(shù)變得越來越重要。在△I噪聲
    發(fā)表于 07-02 15:34 ?24次下載

    高速數(shù)字電路設(shè)計(jì)

    高速數(shù)字電路設(shè)計(jì) 關(guān)于高速數(shù)字電路的電氣特性,設(shè)計(jì)重點(diǎn)大略可分為三項(xiàng) : Ø 正時 (Timing) :由于數(shù)字電路大多依據(jù)
    發(fā)表于 10-16 17:22 ?3269次閱讀

    數(shù)字電路中△I噪聲的危害

      隨著數(shù)字電路向高集成度、高性能、高速度、低工作電壓、低功耗等方向發(fā)展,數(shù)字電路中的△I噪聲的特性和抑制
    發(fā)表于 12-21 11:32 ?2739次閱讀
    <b class='flag-5'>數(shù)字電路</b>中△I<b class='flag-5'>噪聲</b>的危害

    高速數(shù)字電路設(shè)計(jì)大全

    高速數(shù)字電路設(shè)計(jì)大全
    發(fā)表于 01-17 19:54 ?60次下載

    數(shù)字電路中△I噪聲產(chǎn)生過程與其基本特點(diǎn)簡介及主要危害分析

    隨著數(shù)字電路向高集成度、高性能、高速度、低工作電壓、低功耗等方向發(fā)展,數(shù)字電路中的△I噪聲的特性和抑制△I
    發(fā)表于 12-02 09:38 ?5678次閱讀
    <b class='flag-5'>數(shù)字電路</b>中△I<b class='flag-5'>噪聲</b>產(chǎn)生過程與其基本特點(diǎn)簡介及主要危害分析

    高速數(shù)字電路設(shè)計(jì)-華為

    高速數(shù)字電路設(shè)計(jì)-華為
    發(fā)表于 04-21 15:45 ?0次下載

    高速數(shù)字電路設(shè)計(jì)中的信號反射抑制綜述

    主要研究了高速數(shù)字電路設(shè)計(jì)中信號反射的抑制方法。理論上分析了信號反射產(chǎn)生的原因及其對電路設(shè)計(jì)指標(biāo)的影響通過電路仿真比較不同的布局布線和端接策
    發(fā)表于 08-12 17:14 ?15次下載

    高速數(shù)字電路設(shè)計(jì)教材-華為

    高速數(shù)字電路設(shè)計(jì)教材-華為
    發(fā)表于 06-13 14:55 ?0次下載

    高速數(shù)字電路設(shè)計(jì).zip

    高速數(shù)字電路設(shè)計(jì)
    發(fā)表于 12-30 09:22 ?19次下載
    大发888手机好玩吗| 至棒娱乐备用| 威尼斯人娱乐网网上百家乐的玩法技巧和规则 | 大发888迅雷下载免费| 百家乐黏土筹码| 钱隆百家乐破解版| 百家乐赌博平台| 百家乐娱乐城优惠| 百家乐官网国际娱乐场开户注册 | 德州扑克入门| 二八杠开户| 百家乐计划策略| 太阳城百家乐客户端| 莫斯科百家乐官网的玩法技巧和规则| 百家乐官网赢退输进有哪些| 百家乐官网赌场论坛| 百家乐官网对保| 百家乐官网投注办法| 天博国际| 必发娱乐| 真人赌博网站| 澳门赌场筹码| 德州扑克策略| 大发888娱乐城官方下载| 请问下百家乐去哪个娱乐城玩最好呢 | 墨竹工卡县| 永州市| 出国| 百家乐官网路单破解方法| 凯旋门百家乐官网娱乐城| 霞浦县| 延寿县| 百家乐官网游戏机高手| 南通市| 独赢百家乐官网全讯网| 百家乐官网视频麻将游戏| 皇冠比分| 抚远县| 百家乐官网路单破解方法| 百家乐官网顺序| 网上百家乐官网作弊法|