吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

用硬件fpga實現(xiàn)蜜罐技術(shù)的這些要點,學(xué)到就賺了

電子設(shè)計 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-12-15 10:12 ? 次閱讀

1. 項目背景

蜜罐技術(shù)由來已久,蜜罐(Honeypot)是一種在互聯(lián)網(wǎng)上運行的計算機系統(tǒng)。它是專門為吸引并誘騙那些試圖非法闖入他人計算機系統(tǒng)的人(如電腦黑客)而設(shè)計的,蜜罐系統(tǒng)是一個包含漏洞的誘騙系統(tǒng),它通過模擬一個或多個易受攻擊的主機,給攻擊者提供一個容易攻擊的目標(biāo)。由于蜜罐并沒有向外界提供真正有價值的服務(wù),因此所有對蜜罐嘗試都被視為可疑的。蜜罐的另一個用途是拖延攻擊者對真正目標(biāo)的攻擊,讓攻擊者在蜜罐上浪費時間。簡單點一說:蜜罐就是誘捕攻擊者的一個陷阱。根據(jù)蜜罐與攻擊者之間進行的交互,可以分為3類:低交互蜜罐,中交互蜜罐和高交互蜜罐。

目前市面上的蜜罐都是利用軟件來實現(xiàn)的,軟件有它速度慢、依賴性強、程序復(fù)雜等弱點,基于蜜罐需要快速大量的數(shù)據(jù)匹配(入侵審計等)和安全的系統(tǒng)(簡單),我們想到可以用硬件FPGA實現(xiàn)蜜罐技術(shù)。目前用硬件實現(xiàn)蜜罐技術(shù)在網(wǎng)絡(luò)和相關(guān)書籍雜志上都不曾出現(xiàn)過。

2.項目目標(biāo)

作為我們用XILINUX公司的SPARTEN-3E實驗板來做的這次實驗,我們在基本的低交互蜜罐的基礎(chǔ)上,自己編寫了操作系統(tǒng)和內(nèi)核,做到了高交互的蜜罐系統(tǒng)。

3.項目的主要內(nèi)容

本項目一共分為三部分

a.蜜墻的設(shè)定

功能:

利用FPGA實現(xiàn)IDS和入侵檢測、入侵審計的功能

防止黑客利用蜜罐作為跳板攻擊服務(wù)器

b.蜜罐的構(gòu)建

功能:

用FPGA模擬出一個真實的操作系統(tǒng)

在FPGA實驗板上用操作系統(tǒng)建立一個高交互的蜜罐,讓黑客攻擊

c.數(shù)據(jù)的采集和分析

功能:

把蜜罐上的有效數(shù)據(jù)安全的轉(zhuǎn)移到其他地方

研究并分析黑客或木馬病毒的攻擊行為

4.項目關(guān)鍵技術(shù)及創(chuàng)新點的論述

關(guān)鍵技術(shù)包括:IDS入侵檢測、入侵審計、蜜罐技術(shù)及其相關(guān)的日志記錄分析,honeynet和蜜墻功能。

國內(nèi)目前還沒有任何用FPGA或者相關(guān)的硬件平臺來實現(xiàn)蜜罐、蜜墻,所有的蜜罐技術(shù)都是基于在軟件平臺上的實現(xiàn)。同時,F(xiàn)PGA的終端安全防護一直處于被動防護的狀態(tài),如果可以用蜜罐技術(shù),就能把終端防護由被動變?yōu)橹鲃樱芗佑行О踩帽Wo終端的安全。

5.項目的成果

我們最終完成了項目主要工作中的功能實現(xiàn),并對于整個蜜罐蜜墻所組成的系統(tǒng)用不同的攻擊手段進行了測試,測試結(jié)果表明,我們用FPGA實現(xiàn)的這套系統(tǒng)可以完成期望的目標(biāo)。

1.采用FPGA實現(xiàn)蜜墻技術(shù),幾乎包含現(xiàn)在終端攻擊中全部的攻擊方式的入侵檢測。

2.利用蜜墻將攻擊誘導(dǎo)到FPGA實現(xiàn)的蜜罐上。

3.實現(xiàn)了日志記錄,檢測并分析攻擊的特征和方式,來更進一步了解攻擊,為今后的防御贏得主動。

需求分析和項目目標(biāo)

1.1 需求分析

蜜罐發(fā)展的3個過程:

低交互蜜罐最大的特點是模擬。蜜罐為攻擊者展示的所有攻擊弱點和攻擊對象都不是真正的產(chǎn)品系統(tǒng),而是對各種系統(tǒng)及其提供的服務(wù)的模擬。由于它的服務(wù)都是模擬的行為,所以蜜罐可以獲得的信息非常有限,只能對攻擊者進行簡單的應(yīng)答,它是最安全的蜜罐類型。

中交互是對真正的操作系統(tǒng)的各種行為的模擬,它提供了更多的交互信息,同時也可以從攻擊者的行為中獲得更多的信息。在這個模擬行為的系統(tǒng)中,蜜罐可以看起來和一個真正的操作系統(tǒng)沒有區(qū)別。它們是真正系統(tǒng)還要誘人的攻擊目標(biāo)。

高交互蜜罐具有一個真實的操作系統(tǒng),它的優(yōu)點體現(xiàn)在對攻擊者提供真實的系統(tǒng),當(dāng)攻擊者獲得ROOT權(quán)限后,受系統(tǒng),數(shù)據(jù)真實性的迷惑,他的更多活動和行為將被記錄下來。缺點是被入侵的可能性很高,如果整個高蜜罐被入侵,那么它就會成為攻擊者下一步攻擊的跳板。

但是,如果我們有一個蜜墻來有效的防治黑客利用蜜罐作為跳板,那么就可以很好的解決高交互蜜罐的缺點,讓蜜罐真正變成一個我們可以控制的安全的陷阱。并且我們用硬件實現(xiàn)蜜罐技術(shù),比用軟件在速度上快數(shù)百倍,F(xiàn)PGA上可以安裝實時性操作系統(tǒng),并且硬件比軟件在程序上更簡單、更基礎(chǔ),防護效果更好。

1.2實現(xiàn)的功能目標(biāo)

用FPGA實現(xiàn)高交互的蜜罐技術(shù)并實現(xiàn)蜜墻功能,通過對硬件的底層編程實現(xiàn)

1.3項目可行性分析

因為用硬件實現(xiàn)蜜罐技術(shù)在目前世界、至少是中國網(wǎng)站上沒有出現(xiàn)過,屬于首創(chuàng),里面的很多技術(shù)問題尤其是軟件到硬件的編程和實現(xiàn)是我們所面臨的主要問題,但是硬件的速度快,結(jié)構(gòu)簡單,實時性好,這些特點我們可以充分利用在蜜罐和蜜墻上,來實現(xiàn)我們的硬件蜜罐,比軟件實現(xiàn)的優(yōu)勢還是非常的明顯的。

項目總體設(shè)計

2.1總體結(jié)構(gòu)圖

2014109134452835.jpg

上面是我們大致的系統(tǒng)架構(gòu)圖。我們可以看到,以太網(wǎng)相當(dāng)于外網(wǎng)通過路由器首先經(jīng)過我們用FPGA實現(xiàn)的蜜墻。他具有IDS、入侵檢測、入侵審計等多種功能,最重要的是,高交互的蜜罐很容易在被攻破以后被黑客作為攻擊主服務(wù)器的跳板,但是蜜墻就可以做好很好的防止從蜜罐到服務(wù)器的攻擊,簡單的說,他對于蜜罐是一個只進不出的防火墻。

數(shù)據(jù)流經(jīng)過了蜜墻以后,我們對數(shù)據(jù)進行分析,當(dāng)沒有發(fā)現(xiàn)攻擊信息的時候,數(shù)據(jù)流作為正常數(shù)據(jù)通過蜜墻發(fā)給服務(wù)器,如果我們檢測出了入侵攻擊,那么蜜墻會利用IP欺騙技術(shù)把攻擊的數(shù)據(jù)流引到蜜罐上,這樣黑客攻擊的就只能是蜜罐而無法接觸到真正的服務(wù)器。

在蜜罐上,我們進行實時監(jiān)控,黑客的一舉一動都在我們的監(jiān)視下,通過安全的途徑把蜜罐上的信息導(dǎo)出,我們可以分析這些信息對黑客的行為進行了解和掌握,并以此來對未來其他的攻擊方式進行主動的防御。

FPGA硬件實現(xiàn)帶網(wǎng)絡(luò)連接的操作系統(tǒng)內(nèi)核

3.1系統(tǒng)硬件的基本構(gòu)成與配置

系統(tǒng)的硬件設(shè)計使用 Xilinx Platform Studio 集成開發(fā)環(huán)境中的 Base System Builder 進行配置。完成設(shè)計的系統(tǒng)框圖如圖XX所示。

2014109134452873.jpg

系統(tǒng)硬件框圖

整個系統(tǒng)硬件的核心是Microblaze 處理器,處理器的基本配置和主要外設(shè)包括:

3.2 硬件功能與指標(biāo)

一、Microblaze 處理器:

處理器總線頻率: 66.7 MHz;

片上內(nèi)存(BRAM):16KB;

由于Spartan-3e XC3S500E 的BRAM資源有限,沒有選擇 Cache 功能;

二、基本外設(shè)配置:

(1)串口:RS232_DCE

波特率:115200,使用中斷;

(2)以太網(wǎng)MAC:

使用 Xilinx Ethernet_MAC IP,其配置參數(shù)為:No DMA,使用中斷,并選擇 FIFO 方式,以滿足在 Xilkernel 系統(tǒng)下,使用lwIP 進行 socket 編程的需求;

(3)定時器

采用一個32位定時器,并使用中斷。

(4)DDR_SRAM:

使用開發(fā)板上的 32Mx16內(nèi)存,并配置為 OPB DDR。

此外,系統(tǒng)硬件中還包括:中斷控制器、8個與通用I/O連接的LED,以及調(diào)試模塊。更為詳盡的硬件平臺細節(jié),可以參照系統(tǒng)的硬件描述文件(MHS)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21798

    瀏覽量

    606052
收藏 人收藏

    評論

    相關(guān)推薦

    FPGA技術(shù)對5G通信的影響

    能夠通過硬件加速實現(xiàn)實時信號處理,這在5G通信中至關(guān)重要。5G通信需要處理大量的數(shù)據(jù),包括信號處理、解碼、編碼、多媒體傳輸?shù)取?b class='flag-5'>FPGA的并行處理能力使其能夠高效地處理這些數(shù)據(jù),提供更快
    的頭像 發(fā)表于 10-25 09:22 ?673次閱讀

    FPGA在圖像處理領(lǐng)域的優(yōu)勢有哪些?

    單元和可編程互聯(lián)線,可以實現(xiàn)高度并行的數(shù)據(jù)處理。在圖像處理任務(wù)中,如圖像預(yù)處理、特征提取和圖像識別等,需要大量的計算任務(wù)。FPGA可以通過并行處理技術(shù),將這些任務(wù)同時執(zhí)行,從而大大提高
    發(fā)表于 10-09 14:36

    如何用FPGA實現(xiàn)一個通信系統(tǒng)的發(fā)射端接收機?

    ,共同進步。 歡迎加入FPGA技術(shù)微信交流群14群! 交流問題(一) Q:FPGA實現(xiàn)一個通信系統(tǒng)(5GHz頻段,通信距離越10km)的發(fā)
    發(fā)表于 09-10 19:15

    為什么FPGA屬于硬件,還需要搞算法?

    交流學(xué)習(xí),共同進步。 交流問題(一) Q:為什么FPGA屬于硬件,還需要搞算法? 剛?cè)腴T準(zhǔn)備學(xué)fpga但一開始學(xué)的是語法,感覺像是電路軟件語言描述出來,
    發(fā)表于 09-09 16:54

    分享幾個FPGA實現(xiàn)的小型神經(jīng)網(wǎng)絡(luò)

    今天我們分享幾個FPGA實現(xiàn)的小型神經(jīng)網(wǎng)絡(luò),側(cè)重應(yīng)用。
    的頭像 發(fā)表于 07-24 09:30 ?1313次閱讀
    分享幾個<b class='flag-5'>用</b><b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>的小型神經(jīng)網(wǎng)絡(luò)

    FPGA技術(shù)的主要應(yīng)用

    FPGA(Field-Programmable Gate Array)技術(shù),即現(xiàn)場可編程門陣列,是一種可編程邏輯設(shè)備,它允許設(shè)計人員根據(jù)具體需求進行靈活的硬件配置和功能實現(xiàn)。由于其高度
    的頭像 發(fā)表于 07-17 16:38 ?3064次閱讀

    基于FPGA的CCD工業(yè)相機系統(tǒng)設(shè)計

    基于FPGA的CCD工業(yè)相機系統(tǒng)設(shè)計是一個綜合性的項目,它結(jié)合了硬件電路設(shè)計、FPGA編程以及圖像處理技術(shù)。以下是一個詳細的系統(tǒng)設(shè)計方案,包括設(shè)計概述、
    的頭像 發(fā)表于 07-17 11:24 ?1365次閱讀

    FPGA基礎(chǔ)知識學(xué)習(xí)

    可以執(zhí)行各種邏輯操作(如與、或、非、異或等),將輸入信號轉(zhuǎn)換為輸出信號。這些邏輯門通過FPGA內(nèi)部的互連網(wǎng)絡(luò)相互連接,從而形成一個復(fù)雜的邏輯電路。 在FPGA中,邏輯電路的設(shè)計和實現(xiàn)
    發(fā)表于 04-29 23:26

    # FPGA 編程如何工作?

    義功能的傳統(tǒng) ASIC 不同,FPGA 可以針對不同的例重新編程。因此,工程師可以使用 HDL(硬件設(shè)計語言)將此類系統(tǒng)編程為不同的例。 原型設(shè)計 。 ASIC 的制造成本很高,一
    發(fā)表于 03-30 11:50

    fpga硬件還是軟件

    FPGA(現(xiàn)場可編程門陣列)本質(zhì)上是一種硬件設(shè)備,但它在功能實現(xiàn)上結(jié)合了硬件和軟件的特性。
    的頭像 發(fā)表于 03-27 14:14 ?998次閱讀

    fpga語言是什么?fpga語言與c語言的區(qū)別

    功能,從而實現(xiàn)對數(shù)字電路的高效定制。FPGA語言主要包括VHDL(VHSIC Hardware Description Language)和Verilog等,這些語言具有強大的描述能力,能夠精確地定義
    的頭像 發(fā)表于 03-15 14:50 ?1023次閱讀

    fpga什么語言編程

    FPGA(現(xiàn)場可編程門陣列)的編程主要使用硬件描述語言(HDL),其中最常用的是Verilog HDL和VHDL。
    的頭像 發(fā)表于 03-14 18:17 ?2937次閱讀

    fpga的是什么編程語言 fpga什么語言開發(fā)

    fpga的是什么編程語言 FPGA(現(xiàn)場可編程邏輯門陣列)主要使用的編程語言是硬件描述語言(HDL)。在眾多的HDL中,Verilog HDL和VHDL是最常用的兩種。 Verilo
    的頭像 發(fā)表于 03-14 17:09 ?3635次閱讀

    fpga硬件還是軟件

    FPGA(現(xiàn)場可編程門陣列)屬于硬件設(shè)備,而不是軟件。它是一種可編程的硬件設(shè)備,由大量的邏輯單元、存儲單元和互連資源組成,能夠實現(xiàn)復(fù)雜的數(shù)字電路和系統(tǒng)設(shè)計。
    的頭像 發(fā)表于 03-14 17:08 ?2007次閱讀

    FPGA設(shè)計需要掌握的四大核心要點

    CPU core:分為2種,軟core和硬core.軟core是邏輯代碼寫的CPU模塊,可以在任何資源足夠的FPGA實現(xiàn),使用非常靈活。而且在大容量的FPGA中還可以集成多個軟co
    發(fā)表于 03-14 11:36 ?1046次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計需要掌握的四大核心<b class='flag-5'>要點</b>
    单张百家乐论坛| 扬州棋牌中心| 百家乐游戏开发技术| 百家乐官网斗牛稳赚| 大发888下载英皇国际| 粤港澳百家乐娱乐网| 网络百家乐怎么作弊| 狮威百家乐官网赌场娱乐网规则| 尊龙国际注册| 新浪棋牌竞技风暴| 大发888娱乐场游戏| 百家乐平玩法几副牌| 百家乐娱乐求解答| 高档百家乐桌子| 百家乐鞋业| 伯爵百家乐官网娱乐| 百家乐官网赌场娱乐网规则| 百家乐官网游戏试| 万龙百家乐官网的玩法技巧和规则| 哪个百家乐官网技巧平台信誉好| 百家乐官网能赢到钱吗| 太阳城百家乐官网币| 百家乐官网游戏规则介绍| 网络百家乐官网娱乐| 百家乐官网策略与心得| 百家乐官网网上赌博| 罗马百家乐官网娱乐城| 百家乐官网的规则博彩正网 | 鸿利国际| 百家乐官网2号干扰| 百家乐官网视频游戏账号| 澳门百家乐官网会出老千吗| 致胜百家乐官网软件| 刀把状的房子做生意| 澳门百家乐网址多少| 百家乐下注技术| 嬴澳门百家乐的公式| 好运来百家乐的玩法技巧和规则 | 大发足球| 百家乐官网庄比闲多多少| 蓝盾百家乐官网代理打|