吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

易靈思Trion FPGA PS配置模式--update(6)

XL FPGA技術交流 ? 來源:易靈思FPGA技術交流 ? 作者:易靈思FPGA技術交流 ? 2024-07-23 08:48 ? 次閱讀

準備工作

PS模式首先要把Bitstream Generation中的

(1)JTAG模式選擇為Passive

(2)根據PS的位寬選擇相應的Programming Mode.

(3)生成相應的下載文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數據流生成即可。

4a5f117e-488d-11ef-a4b4-92fbcf53809c.png

PS配置啟動過程

4a7f15a0-488d-11ef-a4b4-92fbcf53809c.png

這里以X1模式為例,PS的配置過程如下:

(1)在啟動配置之前要先把CRESET_N拉低tCRESET_N,然后拉高;

(2)在CRESET_N拉高之后,要等待tDMIN,才可以發送同步碼,這期間可以翻轉CCK;下面就是同步碼。

4aa3f38e-488d-11ef-a4b4-92fbcf53809c.png

(3)發送同步碼,數據與時鐘為上升沿觸發;要求外部處理器連續發送數據直到數據完成,發送每個字節中間要有等待時間;

(4)數據發送完成后,繼續發送CCK時鐘100周期,或者一邊發送一邊檢測CDONE,直到CDONE為高。實際上也確實有客戶因為沒有拉時鐘而啟動不了的情況。

控制信號處理

易靈思Trion FPGA的配置模塊主要由CBUS[2:0]、SS_N和TEST_N,CSI幾個信號控制。FPGA進入用戶模式前不要對這幾個信號進行翻轉。

4aba7dc0-488d-11ef-a4b4-92fbcf53809c.png

目前易靈思的Programmer工具只支持PS x1模式,所以如果實在找不配置失敗的原因,可以通過邏輯分析儀來分析數據差異。x2和更高位寬需要通過外部微處理器,如MCU來操作。

這里需要注意的是在配置過程中,控制信號不要進行翻轉,目前看到的現象是在多次配置過程中,在連續兩次配置過程中,由于CSI翻轉造成第二次配置失敗。

應用案例

目前T20F169測試PS x4模式。時鐘為30MHz,tCRESET_N拉低790ns,tDMIN為2us,數據配置完成后又繼續發送時鐘100個以上。可以啟動。用時104ms

4ae85056-488d-11ef-a4b4-92fbcf53809c.png

另外要提下數據順序問題,實際在發送過程是依次發送的。且第個字節從高位先發送。

4b139acc-488d-11ef-a4b4-92fbcf53809c.png

4b38b00a-488d-11ef-a4b4-92fbcf53809c.png

整體配置過程波形如下,SS_N有時會有很多毛刺,時鐘之間也會有一些持續拉高的時間,但都不影響。

在發送數據每個字節間要加點延時。

4b64b7e0-488d-11ef-a4b4-92fbcf53809c.png

Ti180注意事項

上電要求SPI為Mode3模式,也就是CCK上電要為高。其余注意事項請參考相關文檔。

4b7fc468-488d-11ef-a4b4-92fbcf53809c.png

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21796

    瀏覽量

    605998
  • 易靈思
    +關注

    關注

    5

    文章

    48

    瀏覽量

    4937
收藏 人收藏

    評論

    相關推薦

    最常用的FPGA配置模式

    FPGA配置方式靈活多樣,根據芯片是否能夠自己主動加載配置數據分為主模式、從模式以及JTAG模式
    發表于 09-22 09:13 ?4091次閱讀

    (Elitestek)FPGA編程器功能特點及驅動安裝方法

    1 產品簡介 EFINIX FPGA JTAG下載器是針對FPGA的編程、調試線纜,能夠兼容易
    發表于 03-09 09:25 ?2707次閱讀

    FPGA flash操作原理

    FPGA flash操作原理分享
    的頭像 發表于 04-09 15:03 ?1068次閱讀

    FPGA PS配置模式--v7

    文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數據流生成即可。 PS配置啟動過程 這里以X1模式為例,PS
    的頭像 發表于 12-24 14:37 ?758次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b> <b class='flag-5'>PS</b><b class='flag-5'>配置</b><b class='flag-5'>模式</b>--v7

    Trion FPGA PS配置模式--update

    數據發送完成后,繼續發送CCK時鐘100周期,或者一邊發送一邊檢測CDONE,直到CDONE為高。實際上也確實有客戶因為沒有拉時鐘而啟動不了的情況。
    的頭像 發表于 04-25 15:13 ?4056次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>Trion</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>PS</b><b class='flag-5'>配置</b><b class='flag-5'>模式</b>--<b class='flag-5'>update</b>

    Trion Titanium FPGA,采用 “Quantum? 計算架構”

    Trion Titanium FPGA 是基于16納米工藝節點,并采用的 “Quantum? 計算架構”。
    發表于 07-20 17:01 ?1430次閱讀

    FPGA JTAG的配置模式詳細說明

    公司的FPGA芯片具有IEEE 1149.1/1532協議所規定的JTAG接口,只要FPGA上電,不論模式選擇管腳M[1:0] 的電平
    發表于 12-31 17:30 ?13次下載
    <b class='flag-5'>FPGA</b> JTAG的<b class='flag-5'>配置</b><b class='flag-5'>模式</b>詳細說明

    Programmer工具的配置模式過程分析

    Trion FPGA配置模塊主要由CBUS[2:0]、SS_N和TEST_N幾個信號控制
    的頭像 發表于 03-09 15:58 ?1913次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>Programmer工具的<b class='flag-5'>配置</b><b class='flag-5'>模式</b>過程分析

    FPGA之---國產化替代選型策略

    本文介紹國產FPGA廠商,利用超低功耗、
    的頭像 發表于 01-04 11:13 ?2858次閱讀

    淺談RAM使用

    RAM在使用時可以會遇到一些問題,這里把常用的問題總結下。
    的頭像 發表于 02-01 09:53 ?1310次閱讀
    淺談<b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>RAM使用

    內部重配置實現遠程更新

    除通過外部多功能IO來選擇之外,通過內部重配置實現遠程更新操作也非常簡單。
    的頭像 發表于 05-30 09:24 ?1770次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>內部重<b class='flag-5'>配置</b>實現遠程更新

    Trion FPGA PS配置模式--update

    生成相應的下載文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數據流生成即可。
    的頭像 發表于 06-15 11:30 ?1203次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>Trion</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>PS</b><b class='flag-5'>配置</b><b class='flag-5'>模式</b>--<b class='flag-5'>update</b>

    FPGA軟件更新的節奏,也許能磨出一個好產品

    一個好的產品,必須不斷地改進,不斷地否定自己,不斷地革命,不斷地優化自己,才能做到最好。以國產FPGA工具鏈:Efinity為例,Elitestek(
    的頭像 發表于 07-12 00:26 ?719次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b>軟件更新的節奏,也許能磨出一個好產品

    RAM使用--Update3

    RAM在使用時可以會遇到一些問題,這里把常用的問題總結下。 1、ram初始化文件路徑是工程路徑 在對ram進行初始化時需要指定文件路徑,這里要注意'/'的方向。 (1)如果文件放在工程目錄
    的頭像 發表于 12-12 09:52 ?729次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>RAM使用--<b class='flag-5'>Update</b>3

    FPGA產品的主要特點

    近年來,全球半導體供應鏈屢受挑戰,芯片短缺問題一度對行業產生深遠影響。通過優化供應鏈管理、強化產能規劃,確保客戶的FPGA需求得到及時滿足。面向工業控制、機器視覺、醫療影像、消費
    的頭像 發表于 12-04 14:20 ?648次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b>產品的主要特點
    百家乐官网设备电子路| 娱乐城简介| 皇冠百家乐官网的玩法技巧和规则 | 百家乐官网规| 西吉县| 百家乐技巧之微笑心法| 博九娱乐场| 视频百家乐信誉| 百家乐官网机器手怎么做弊| 威尼斯人娱乐城首选大丰收| 做生意店铺风水好吗| 求购百家乐官网程序| 百家乐群lookcc| 杨公24山向水法吉凶断| 百家乐官网开户代理| 百家乐最新分析仪| 百家乐官网德州| 百家乐官网连输的时候| 太阳城绿萱园| 百家乐信用哪个好| 百家乐官网真人秀| 葡京娱乐场官网| 百家乐开线| 百家乐官网规律和方法| 靖江市| 北京太阳城医院怎么样| 百家乐真钱棋牌| 百家乐官网ho168平台| 盛世国际| 百家乐牌壳| 适合做生意的开运方法| 366百家乐官网赌博| 太阳城百家乐游戏| 木星百家乐的玩法技巧和规则| 属蛇和属马合作做生意谁吃亏| 赌场百家乐官网视频| 菲律宾云顶国际| 百家乐园首选去澳| 菲律宾百家乐娱乐网| 百家乐官网打水论坛| 百家乐官网最低压多少|