吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe系統阻抗控制85還是100的驗證

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-04-22 17:15 ? 次閱讀

還記得上次的文章,PCIe阻抗控制,85ohm和100ohm哪個好?PCIE-阻抗-高速PCB,文章里面只講到目前的主要問題,但沒有給出具體怎么解決這個問題,今天我們就通過無源仿真的方式來聊聊上次那個問題的最終解決方案。

目前我們看到PCIe系統主要有以下幾種連接方式,也可以說主要的幾種拓撲結構。

1、沒有連接器,板內芯片到芯片的PCIe總線互聯,如下圖所示:

wKgaomYmKryAdM__AABmctwj6Do926.jpg

2、有一個標準的PCIe連接器,主板通過連接器到PCIe標準子卡(也叫Add-in卡),如下圖所示:

wKgZomYmKryAEdooAAEUKKKP1l8325.jpg

3、在上面2的基礎上,中間通過一個Riser卡互聯,如下圖所示:

wKgaomYmKr2AJTWoAADpxD71XK8911.jpg

4、自定義的連接,遵循PCIe信號協議,兩塊或兩塊以上的板卡通過連接器或者線纜互聯,如下圖所示:

wKgZomYmKr2AKeCjAAFQZSGR4qc009.jpg

通過連接器互聯

wKgaomYmKr2AEQwzAABtQh32Hjg252.jpg

通過線纜互聯

當然還有其他不同的連接方式,我們今天主要以上次案例里面的兩塊板子通過背板連接器的方式來講,和上面第四種方式比較類似。下面我們按照子卡和底板通過標準的背板連接器來連接的方式進行舉例仿真,同時也看能否還原案例中出問題板子的情況,如下圖為之前測試的結果。

wKgZomYmKr6AWEtNAAErEpqpmrU341.jpg

根據上文測試的結果,當前子卡85ohm的阻抗要求,連接器阻抗100ohm的標準,底板阻抗又是92ohm的測試結果,按照如下拓撲進行仿真設置。

wKgaomYmKr6AEOYkAACj6Z1Cs_w665.jpg

仿真結果如下,底板阻抗稍微高了一點,子卡阻抗差不多,相當于有點正負偏差在里面,另外加了連接器的模型,連接器的阻抗確實是有點高,和實際測試也比較接近。

wKgZomYmKr-AYLdDAAEnKokkaW4953.jpg

可以看到此時由于阻抗的偏差比較大,回損已經壓到協議要求的Spec了,基本上沒什么裕量了。

接著我們再來看如果連接器和底板固定,只修改子卡的設計,這樣把子卡的阻抗也按照92ohm來管控,拓撲如下所示:

wKgaomYmKr-AIWOcAACfKqGav7I645.jpg

仿真結果如下所示:

wKgaomYmKsCAZB1oAAEwMU9vEck683.jpg

此時回損改善明顯,還有一定的裕量。

這篇文章由于模型的局限,我們只是簡單驗證了一下無源的性能,從無源回損和阻抗一致性兩個方面來看,確實優化后整個系統有一定的改善,后面客戶改版后反饋確實是沒有再發生之前的問題,說明問題已經得到了改善。

今日答題:從系統的角度來看,大家建議高速差分走線按照95甚至92ohm好,還是直接100ohm好?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 無源
    +關注

    關注

    0

    文章

    83

    瀏覽量

    15036
  • PCIe
    +關注

    關注

    15

    文章

    1262

    瀏覽量

    83195
  • 阻抗控制
    +關注

    關注

    1

    文章

    55

    瀏覽量

    10674
收藏 人收藏

    評論

    相關推薦

    PCIe 6.0 互操作性PHY驗證測試方案

    由于CPU、GPU、加速器和交換機的創新,超大規模數據中心的接口需要更快的數據傳輸,不僅在計算和內存之間,還涉及網絡。PCI Express (PCIe?) 成為這些互連的基礎,支持構建 CXL
    的頭像 發表于 01-02 08:43 ?183次閱讀
    <b class='flag-5'>PCIe</b> 6.0 互操作性PHY<b class='flag-5'>驗證</b>測試方案

    吉事勵微網電纜阻抗模擬系統是什么?

    微網電纜阻抗模擬系統是現代智能電網中的一項關鍵技術,主要用于模擬微電網接入電纜的阻抗特性,以便進行各種電氣實驗和測試。這一系統不僅能夠提高微電網的運行效率和穩定性,還在繼電保護程序的開
    的頭像 發表于 12-06 17:27 ?207次閱讀
    吉事勵微網電纜<b class='flag-5'>阻抗</b>模擬<b class='flag-5'>系統</b>是什么?

    CPM PCIE做RC時如何完成對復位信號的控制

    ,否則將不會分配基地址。PCI Express 規范規定,PERST# 必須在系統電源正常后 100 毫秒內解除,并且 PCI Express 端口必須在 PERST# 解除后不超過 20 毫秒內準備好進行 Link training。這通常稱為
    的頭像 發表于 12-04 16:28 ?760次閱讀
    CPM <b class='flag-5'>PCIE</b>做RC時如何完成對復位信號的<b class='flag-5'>控制</b>

    PCIe延遲對系統性能的影響

    隨著技術的發展,計算機系統對性能的要求越來越高。PCIe作為連接處理器、內存、存儲和其他外圍設備的關鍵接口,其性能直接影響到整個系統的表現。PCIe延遲,作為衡量數據傳輸效率的重要指標
    的頭像 發表于 11-26 15:14 ?859次閱讀

    盤古100 pro開發板

    不同的電源電壓。 底板為核心板擴展豐富的外圍接口, 預留HDMI收發接口用于圖像驗證及處理;預留的光纖接口、10/100/1000M 以太網接口、PCIE 接口,方便各類高速通信系統驗證
    發表于 10-28 14:56

    共模電感阻抗大好還是阻抗小好

    電子發燒友網站提供《共模電感阻抗大好還是阻抗小好.docx》資料免費下載
    發表于 07-30 10:47 ?0次下載

    新思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數領域的芯片設計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7.0)
    的頭像 發表于 07-24 10:11 ?841次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0<b class='flag-5'>驗證</b>IP(VIP)的特性

    差分阻抗為什么是100歐姆

    傳輸距離遠等優點,因此在高速通信、射頻通信等領域得到了廣泛應用。 差分阻抗為什么是100歐姆呢?這主要與差分信號傳輸線的特性和信號完整性有關。在差分信號傳輸中,信號線之間的阻抗匹配對于信號的傳輸質量至關重要。如果
    的頭像 發表于 07-15 11:07 ?3781次閱讀

    如何簡化PCIe 6.0交換機的設計

    由于全球數據流量呈指數級增長,PCIe 6.0 交換機的市場需求也出現了激增。PCIe 6.0 交換機在高性能計算(HPC)系統(尤其是數據中心)中為需要大帶寬和超低延遲的應用提供了重要的數據傳輸
    的頭像 發表于 07-05 09:45 ?653次閱讀
    如何簡化<b class='flag-5'>PCIe</b> 6.0交換機的設計

    PCB阻抗控制是什么?PCB阻抗控制原理?

    一站式PCBA智造廠家今天為大家講講PCBA線路板中的阻抗特性與受控阻抗是什么?PCB阻抗特性與受控阻抗原理。在PCBA線路板中,阻抗特性和
    的頭像 發表于 06-26 09:20 ?1098次閱讀
    PCB<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>是什么?PCB<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>原理?

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    有效驗證的連接器。 這款連接器廠家的標稱阻抗是多少呢?92歐姆,不是你們想象中的100歐姆哦。我們拿到其中的一對連接器信號的阻抗來看,的確也差不多。90歐姆出頭的樣子。 那我們
    發表于 05-13 17:12

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    除了像PCIE,USB這些有明確協議標準的阻抗控制外,對于其他沒明確阻抗說明的高速信號,大家是不是都默認控制
    的頭像 發表于 05-13 17:03 ?1307次閱讀
    深度論證-高速走線<b class='flag-5'>控制</b><b class='flag-5'>100</b>歐姆<b class='flag-5'>阻抗</b>一定是最好的選擇嗎?

    PCIe系統阻抗控制85還是100驗證

    還記得上次的文章, PCIe阻抗控制85ohm和100ohm哪個好? PCIE-
    發表于 04-22 17:21

    盤古100K開發板

    電壓。 底板為核心板擴展豐富的外圍接口, 預留HDMI收發接口用于圖像驗證及處理;預留的光纖接口、10/100/1000M 以太網接口、PCIE 接口,方便各類高速通信系統驗證;預留一
    發表于 04-18 18:19

    PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

    Transaction Layer的所有功能特性,不僅內置DMA控制器,而且具備AXI4用戶接口,提供一個高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時適用于ASIC和FPGA。
    的頭像 發表于 02-21 15:15 ?1006次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>控制</b>器(FPGA或ASIC),<b class='flag-5'>PCIe</b>-AXI-Controller
    威尼斯人娱乐城开户地址| 必博365| 旧金山百家乐官网的玩法技巧和规则 | 诸城市| 百家乐赢输| 百家乐赌博筹码大不大| 大发888下载英皇国际| 吉利百家乐官网的玩法技巧和规则| 大发888电脑版下载| 真人百家乐官网网络游戏信誉怎么样| 万宝路百家乐的玩法技巧和规则| 百家乐官网官| bet365最新地址| 百家乐打大必赢之法| 百家乐官网跟路技巧| 威尼斯人娱乐平台注册| 百家乐分析软体| 同乐城娱乐城| 百家乐开线| 狮威百家乐官网娱乐| 新时代娱乐城开户| 百家乐娱乐下载| 百家乐开发公司| 百家乐官网赌术大揭秘| 蕲春县| 百家乐永利赌场娱乐网规则| 博彩百家乐官网字谜总汇二丹东| 百家乐官网筹码素材| 大发888玩哪个| 百家乐开户送18元| 网址百家乐官网的玩法技巧和规则| 百家乐官网游戏解密| 大赢家博彩网| 大发888官方6222.com| 无棣县| 百家乐筹码套装包邮| 百家乐澳门路规则算法| 百家乐官网菲律宾| 百家乐官网汝河路| 百家乐官网试玩网站| 百家乐官网制胜法宝|