吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

verilog中數(shù)據(jù)的符號屬性(有符號數(shù)和無符號數(shù))探究根源

FPGA開源工坊 ? 來源:FPGA開源工坊 ? 2023-12-10 10:50 ? 次閱讀

不知道有沒有人像我一樣,長久以來將verilog中的有符號數(shù)視為不敢觸碰的禁區(qū)。不過俗話說啊解決恐懼的最好辦法就是直面恐懼,又有俗話說要想工其事必先利其器,還有俗話說磨刀不誤砍柴工,也有俗話說The only thing we have to fear is fear itself,所以今天咱們就嘗試對verilog中數(shù)據(jù)的符號屬性(有符號數(shù)和無符號數(shù))探究根源。

本文的驗證環(huán)境基于VCS通過auto_testbench生成,相關的vcs命令行細節(jié)請在auto_testbench工程目錄下查詢。

先說明一個大前提,有符號數(shù)即補碼表示,無符號數(shù)即原碼表示或者說必然是整數(shù)的補碼表示,因此有符號數(shù)和無符號數(shù)均可以認為是數(shù)值的補碼。

為了省流,還是先甩結論。有符號數(shù)和無符號數(shù)的最本質區(qū)別就是:符號位的識別和高位拓展。除此之外,另一個區(qū)別就是從人的角度如何如何讀這個數(shù),或者說$display(%d)打印時打印的值是什么(而從機器的角度它壓根就不區(qū)分signed和unsigned)。也就是說,如果不涉及到位寬拓展的事,有符號數(shù)和無符號數(shù)在verilog運算中可以說毫無差別。

所以先給出兩個結論,verilog中數(shù)據(jù)的符號屬性會影響兩件事:

1.符號位的識別和位寬拓展,有符號數(shù)最高位被識別為符號位,高位拓展時拓展符號位,無符號數(shù)高位拓展0;

2.數(shù)據(jù)的實際值(人的角度如何如何讀這個數(shù));

顯然,這個這個結論和固有的認知出入有點大,不急咱們先看一個實驗。下面的代碼是一段不涉及到位寬拓展的運算,t0_va0為有符號數(shù)-1,也就是16'hffff:


	

	
logic signed[15:0]t0_va0 = -1;//16'hffff wire signed[15:0]t0_en0 = t0_va0 + 16'hffff; wire [15:0]t0_en1 = t0_va0 + 16'hffff; wire signed[15:0]t0_en2 = t0_va0 + $signed(16'hffff); wire [15:0]t0_en3 = t0_va0 + $signed(16'hffff); wire signed[15:0]t0_en4 = t0_va0 - 16'h1; wire signed[15:0]t0_en5 = t0_va0 - $unsigned(16'h1); wire [15:0]t0_en6 = t0_va0 - 16'h1; wire [15:0]t0_en7 = t0_va0 - $unsigned(16'h1);

仿真的結果如下:

0a9fb1d4-9699-11ee-8b88-92fbcf53809c.png

可以看到所有的結果都是一致的。而如果將va0信號改成無符號數(shù):


	

	
logic [15:0]t1_va0 = 16'hffff; wire signed[15:0]t1_en0 = t1_va0 + 16'hffff; wire [15:0]t1_en1 = t1_va0 + 16'hffff; wire signed[15:0]t1_en2 = t1_va0 + $signed(16'hffff); wire [15:0]t1_en3 = t1_va0 + $signed(16'hffff); wire signed[15:0]t1_en4 = t1_va0 - 16'h1; wire signed[15:0]t1_en5 = t1_va0 - $unsigned(16'h1); wire [15:0]t1_en6 = t1_va0 - 16'h1; wire [15:0]t1_en7 = t1_va0 - $unsigned(16'h1);

其仿真結果也是一致的:

0ab7e54c-9699-11ee-8b88-92fbcf53809c.png

而一旦涉及到運算結果位寬拓展結果就有所差別了,比如將結果的位寬都改成18bit:


	

	
logic signed[15:0]t2_va0 = -1; wire signed[17:0]t2_en0 = t2_va0 + 16'hffff; wire [17:0]t2_en1 = t2_va0 + 16'hffff; wire signed[17:0]t2_en2 = t2_va0 + $signed(16'hffff); wire [17:0]t2_en3 = t2_va0 + $signed(16'hffff); wire signed[17:0]t2_en4 = t2_va0 - 16'h1; wire signed[17:0]t2_en5 = t2_va0 - $unsigned(16'h1); wire [17:0]t2_en6 = t2_va0 - 16'h1; wire [17:0]t2_en7 = t2_va0 - $unsigned(16'h1);

看到的波形就是這樣:

0ac61630-9699-11ee-8b88-92fbcf53809c.png

這個事就有些神奇了,所以后面就是說明下這里面的區(qū)別,或者說在完成運算后工具是如何識別這個數(shù)的符號性以決定位寬拓展的結果的。在開始之前必須明確下一個有符號數(shù)(補碼),'h1fffe和'hfffe對于機器是沒有區(qū)別的,都是-2。

仿真工具在對一個運算結果進行位寬拓展時,會先識別這個數(shù)的符號屬性,那么具體是怎么識別的呢?

1.有符號數(shù)和有符號數(shù)運算,結果為有符號數(shù);

2.有符號數(shù)和無符號數(shù)運算,結果為無符號數(shù);

3.無符號數(shù)和無符號數(shù)運算,結果為無符號數(shù);

4.運算結果外又通過$signed和$unsigned定向指定時,最終的符號屬性遵照指定結果;

5.等號左側信號聲明中的signed/unsigned不影響右側運算結果的符號數(shù)屬性;

好,咱們一個一個看。

有符號數(shù)和有符號數(shù)運算,結果為有符號數(shù)。


	

	
logic signed[15:0]t3_va0 = -1; wire signed[17:0]t3_en0 = t3_va0 - $signed(16'h1); wire signed[17:0]t3_en1 = t3_va0 + $signed(16'hffff); wire [17:0]t3_en2 = t3_va0 - $signed(16'h1); wire [17:0]t3_en3 = t3_va0 + $signed(16'hffff);

0ad7a044-9699-11ee-8b88-92fbcf53809c.png

很顯然,兩個有符號數(shù)進行操作結果是有符號數(shù),位寬拓展時拓展符號位。同時這個波形還說明了等號左側信號聲明中的signed/unsigned不影響右側運算結果的符號數(shù)屬性

有符號數(shù)和無符號數(shù)運算,結果為無符號數(shù)。


	

	
wire signed[17:0]t3_en4 = t3_va0 - 16'h1; wire signed[17:0]t3_en5 = t3_va0 + 16'hffff; wire [17:0]t3_en6 = t3_va0 - 16'h1; wire [17:0]t3_en7 = t3_va0 + 16'hffff;
0aeab6de-9699-11ee-8b88-92fbcf53809c.png顯然結果是無符號數(shù),高位拓展時拓展的都是0。

無符號數(shù)和無符號數(shù)運算,結果為無符號數(shù)。這個不說了,顯而易見的事情。

運算結果外又通過$signed和$unsigned定向指定時,最終的符號屬性遵照指定結果。


	

	
wire signed[17:0]t3_en8 = $unsigned(t3_va0 - $signed(16'h1)); wire signed[17:0]t3_en9 = $unsigned(t3_va0 + $signed(16'hffff)); wire [17:0]t3_en10 = $signed(t3_va0 - 16'h1); wire [17:0]t3_en11 = $signed(t3_va0 + 16'hffff);
0afc075e-9699-11ee-8b88-92fbcf53809c.png因為在運算之后又通過$signed和$unsigned指定了符號屬性,所以后面的位寬拓展就按照對應的屬性來了。再次進一步的佐證,等號左側信號聲明中的signed/unsigned不影響右側運算結果的符號數(shù)屬性。

好了現(xiàn)在我們再把前文的結論翻出來,verilog中的符號屬性會影響兩件事情:

1.符號位的識別和位寬拓展,有符號數(shù)最高位被識別為符號位,高位拓展時拓展符號位,無符號數(shù)高位拓展0;

2.數(shù)據(jù)的實際值(人的角度如何如何讀這個數(shù));

再看這個測試就很好解釋了:


	

	
logic signed[15:0]t2_va0 = -1; wire signed[17:0]t2_en0 = t2_va0 + 16'hffff; //就是'hffff+'hffff = 'h1fffe wire [17:0]t2_en1 = t2_va0 + 16'hffff; //同上 wire signed[17:0]t2_en2 = t2_va0 + $signed(16'hffff); //本質還是'hffff+'hffff = 'h1fffe,不過因為結果是有符號數(shù),拓展位寬為18bit時拓展為18'h3fffe wire [17:0]t2_en3 = t2_va0 + $signed(16'hffff); //同上 wire signed[17:0]t2_en4 = t2_va0 - 16'h1; //本質是'hffff-'h1,或者理解成'hffff+'hffff,加上一個負數(shù)位寬一定不需要高位拓展,所以結果是'hfffe //再根據(jù)等號左側的需求拓展為18bit,無符號數(shù)拓展0,結果為18'fffe wire signed[17:0]t2_en5 = t2_va0 - $unsigned(16'h1); //同上 wire [17:0]t2_en6 = t2_va0 - 16'h1; //同上 wire [17:0]t2_en7 = t2_va0 - $unsigned(16'h1); //同上

0b10ff92-9699-11ee-8b88-92fbcf53809c.png

再來補充一個,大家看看結果應該是啥:


	

	
wire [17:0]t2_en8 = t2_va0 - $signed(16'h1);

顯然結果應該是18'h3fffe,因為左側的運算結果是有符號數(shù)的16'hfffe,拓展成18bit時拓展符號位1:

0b254614-9699-11ee-8b88-92fbcf53809c.png

最后呢再看一組額外的實驗,感興趣的可以分析一下結果:

	

	
//test logic [1:0]va_u; logic signed[1:0]va_s; logic [2:0]vb_u; logic [2:0]vb_s; logic [31:0]vc_u; logic [31:0]vc_s; initial begin va_u = -1; va_s = -1;//signed $display("va_u='b%0b, va_s='b%0b", va_u, va_s); $display("va_u=%0d, va_s=%0d", va_u, va_s); vb_u = -va_u; vb_s = -va_s; $display("vb_u='b%0b, vb_s='b%0b", vb_u, vb_s); $display("vb_u=%0d, vb_s=%0d", vb_u, vb_s); vc_u = va_u; vc_s = va_s; $display("vc_u='b%0b, vc_s='b%0b", vc_u, vc_s); end

仿真的結果為:


	

	
va_u='b11, va_s='b11 va_u=3, va_s=-1 vb_u='b101, vb_s='b1 vb_u=5, vb_s=1 vc_u='b11, vc_s='b11111111111111111111111111111111



聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    28

    文章

    1351

    瀏覽量

    110391
  • 運算
    +關注

    關注

    0

    文章

    131

    瀏覽量

    25854
  • 符號
    +關注

    關注

    0

    文章

    55

    瀏覽量

    4383

原文標題:【芯片設計】verilog中有符號數(shù)和無符號數(shù)的本質探究

文章出處:【微信號:FPGA開源工坊,微信公眾號:FPGA開源工坊】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    關于verilog符號數(shù)符號數(shù)

    在數(shù)字電路,出于應用的需要,我們可以使用符號數(shù),即包括0及整數(shù)的集合;也可以使用符號數(shù),即包括0和正負數(shù)的集合。在更加復雜的系統(tǒng)
    的頭像 發(fā)表于 11-18 17:46 ?1.7w次閱讀

    verilog中有符號數(shù)符號數(shù)的本質探究

    不知道有沒有人像我一樣,長久以來將verilog符號數(shù)視為不敢觸碰的禁區(qū)。
    的頭像 發(fā)表于 12-04 16:13 ?1309次閱讀
    <b class='flag-5'>verilog</b>中有<b class='flag-5'>符號數(shù)</b>和<b class='flag-5'>無</b><b class='flag-5'>符號數(shù)</b>的本質<b class='flag-5'>探究</b>

    采集的數(shù)據(jù)轉換成符號數(shù)的問題

    的時候怎么都不正確,具體原因如下,字符串轉數(shù)值的時候只發(fā)現(xiàn)可以轉換成符號數(shù),而采集下來的數(shù)據(jù)符號數(shù),轉換成
    發(fā)表于 05-02 11:55

    原碼、補碼、反碼、符號數(shù)符號數(shù)概念.pdf

    原碼、補碼、反碼、符號數(shù)符號數(shù)概念.pdf
    發(fā)表于 11-15 08:44

    符號數(shù)符號數(shù),浮點數(shù)探討

    本帖最后由 hq1987 于 2015-4-29 11:52 編輯 對于符號數(shù)大家都基本理解,我主要說說符號數(shù),浮點數(shù)在機器世界里到底是怎么表示的。1、
    發(fā)表于 04-29 10:15

    關于符號數(shù)符號數(shù)的困惑

    ,存儲符號數(shù))Tab = -4'd12;//整數(shù)Tab的十進制數(shù)為-12,位形式為110100.(因為Tab是整數(shù)寄存器變量,存儲符號數(shù))我的困惑是,-12的二進制補碼應該是101
    發(fā)表于 11-02 14:13

    請問AFE5801 AD轉換后數(shù)字信號是用符號數(shù)還是符號數(shù)表示?

    請問AFE5801 AD轉換后數(shù)字信號是用符號數(shù)還是符號數(shù)表示的啊?
    發(fā)表于 05-24 08:04

    雙狀態(tài)符號/符號數(shù)據(jù)類型

    雙狀態(tài)符號數(shù)據(jù)類型雙狀態(tài)符號數(shù)據(jù)類型四狀態(tài)數(shù)據(jù)類型
    發(fā)表于 01-18 06:03

    單字節(jié)符號數(shù)據(jù)塊排序(增序)

    單字節(jié)符號數(shù)據(jù)塊排序(增序)   入口條件:數(shù)據(jù)塊的首址在R0,字節(jié)數(shù)在R7。出口信息:完成排序(增序)影響資
    發(fā)表于 01-19 22:58 ?1157次閱讀

    fpga 符號數(shù)符號數(shù)

    ?在設計,所有的算數(shù)運算符都是按照符號數(shù)進行的。如果要完成符號數(shù)計算,對于加、減操作通過補碼處理即可用
    的頭像 發(fā)表于 10-09 15:22 ?6125次閱讀
    fpga <b class='flag-5'>有</b><b class='flag-5'>符號數(shù)</b>、<b class='flag-5'>無</b><b class='flag-5'>符號數(shù)</b>

    FPGA符號數(shù)乘法操作指南

    FPGA乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale是27x18,我們可以通過調IP Core的方式或者原語的方式來進行乘法操作。在里面可以設置
    的頭像 發(fā)表于 03-08 17:14 ?6742次閱讀
    FPGA<b class='flag-5'>有</b><b class='flag-5'>符號數(shù)</b>乘法操作指南

    詳細分析Verilog編寫程序測試符號數(shù)符號數(shù)的乘法

    符號數(shù)的計算在 Verilog 是一個很重要的問題(也很容易會被忽視),在使用 Verilog 語言編寫 FIR 濾波器時,需要涉及到
    的頭像 發(fā)表于 05-02 10:48 ?7611次閱讀
    詳細分析<b class='flag-5'>Verilog</b>編寫程序測試<b class='flag-5'>無</b><b class='flag-5'>符號數(shù)</b>和<b class='flag-5'>有</b><b class='flag-5'>符號數(shù)</b>的乘法

    C語言中符號數(shù)符號數(shù)的左移和右移

    。那么對于符號數(shù)符號數(shù),對于左移和右移的操作分別是如何呢?下面通過實驗來進行驗證:對于符號數(shù)
    發(fā)表于 01-13 13:17 ?2次下載
    C語言中<b class='flag-5'>無</b><b class='flag-5'>符號數(shù)</b>和<b class='flag-5'>有</b><b class='flag-5'>符號數(shù)</b>的左移和右移

    FPGA符號數(shù)乘法說明

    FPGA乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale是27x18,我們可以通過調IP Core的方式或者原語的方式來進行乘法操作。在里面可以設置
    的頭像 發(fā)表于 02-16 16:21 ?5000次閱讀
    FPGA<b class='flag-5'>中</b>的<b class='flag-5'>有</b><b class='flag-5'>符號數(shù)</b>乘法說明

    關于符號數(shù)據(jù)類型的示例

    我們學習一下Systemverilog符號數(shù)據(jù)類型的賦值。
    的頭像 發(fā)表于 10-17 14:40 ?1071次閱讀
    至尊百家乐20130201| 百家乐算号软件| 百家乐官网扑克牌耙| 太阳城现金| 百家乐赌博论谈| 丽星百家乐官网的玩法技巧和规则| 优博百家乐官网现金网| 云博备用网| 北京太阳城医院| 真人百家乐大转轮| 罗盘24山图是什么| 百家乐官网对冲套红利| 宁国市| 太阳城百家乐游戏| 老虎机控制器| 百家乐任你博娱乐场开户注册| 澳门百家乐赢钱| 百家乐官网路单怎样| 百家乐官网怎样捉住长开| 大发888国际娱乐bet| 狮威百家乐赌场娱乐网规则| 真人百家乐平台排行| 手机百家乐官网能兑换现金棋牌游戏| 在线百家乐官网合作| 百家乐官网波音平台有假吗| 井陉县| 镇巴县| 12bet备用| 德州扑克官网| 水果机游戏机| 大三巴百家乐的玩法技巧和规则| 信誉百家乐平台| 百家乐必胜下注法| 百家乐官网博彩破解论坛| 机械百家乐官网技巧| ea百家乐官网打水| 太阳城百家乐官网赌博害人| 打百家乐官网的介绍| 郯城县| 应城市| 大发888娱乐城好吗|