低功耗設計前,功耗為27.9mW。
低功耗設計后,功耗為0.285mW,功耗降低98.9%!
(一)低功耗lowper debug
在低功耗P&R完成后,低功耗靜態功耗為2.107mW,下圖可以看到Internal Power為1.8mW占據了87%的比例,那么這1.8mW的功耗來自哪里?
小編首先聯想到的就是時鐘IO,進一步查看報告,可以看到就是IO的Internal功耗。
Summary也可以看到這個時鐘IO PAD功耗占據了1.838mW。
按照低功耗的架構設計,U_CRYSTAL_OSC0的時鐘應該關閉,且該IO PAD應該關電,那么Voltus功耗分析怎么做呢?歡迎加入景芯SoC全流程設計訓練營實戰吧。
修改后的功耗為:
如果不采用低功耗設計,芯片待機狀態下功耗將是27.9mW,嵌入式設備時不可接受的,景芯SoC的全流程學員會深有體會,低功耗設計的重要性可見一斑!
(二)低功耗low power確認
選中一個power gating domain(shut down domain)的STD CELL作為report對象,domain關電后,report_instance_power,發現其功耗確實為0。是不是很好玩?
審核編輯:劉清
-
低功耗設計
+關注
關注
0文章
80瀏覽量
16199
原文標題:芯片功耗從28mW降到0.28mW
文章出處:【微信號:全棧芯片工程師,微信公眾號:全棧芯片工程師】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論