吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電平標準LVDS接口學習筆記

CHANBAEK ? 來源:電子設計小札 ? 作者:billzhhb ? 2023-11-22 16:31 ? 次閱讀

一、LVDS概述

1) LVDS: 英文全稱Low-Voltage Differential Signaling,中文全稱:低電壓差分信號,其基本特點即:“低電壓”、“差分”,引申特點“高速”、“低功耗”、“抗干擾”、“低輻射”。

2) LVDS可認為僅定義“物理層”標準,其僅定義了相關的電氣特性,因此也可被其他協議標準借用為其物理層接口

3) LVDS相關規范標準:TIA/EIA-644 規范、IEEE1596.3規范。

4) 使用場景:點對點,高速數據傳輸,比如ADC接口、視頻接口等,也可用于板內、背板、電纜等數據傳輸。

二、拓撲結構

圖片

如上圖,一個LVDS傳輸鏈路, 包含四種組件,LVDS驅動器、LVDS接收器、LVDS差分傳輸介質、終端匹配電阻 ,其中:

LVDS驅動器實現單端轉差分LVDS信號;

LVDS接收器實現差分LVDS轉單端信號;

LVDS差分傳輸線由兩根(一對)差分信號線組成,可以是PCB走線、也可以是線纜;

終端匹配電阻:一般為100歐,一方面以便在接收器正負兩端形成0.35V的壓差,一方面作為端接電阻防止信號反射。

為了提升傳輸的帶寬,可以選擇多組LVDS傳輸鏈路進行傳輸,類似于PCIe的X2,X4這種。

其拓撲結構為點對點傳輸,對于多點傳輸的MLVDS這里先不考慮。

三、工作原理

圖片

如上圖可知,LVDS驅動端有個3.5mA的恒流源驅動,同時由4個MOS管形成了全橋開關電路,通過4個MOS管的開關,控制3.5mA恒流源輸出的電流方向;而接收器端在同相和反相之間并聯了一個100Ω端接電阻,通過端接電阻可產生3.5mA*100Ω=0.35V的電壓壓降,該壓降經過接收端電平判斷可形成高低電平。

依據上圖的電路結構,可知LVDS是一個電流驅動型接口,需要依賴外部電阻產生電壓, 如果單獨測量驅動端(端口懸空)是無法測量到電壓信號的 ,這與我們常規的CMOS電壓驅動型信號還是有所區別的。

具體高電平產生示意如下圖藍色箭頭所示,當Q1和Q3導通,Q2和Q4截止,恒流源3.5mA電流分別經過Q1、100歐端接電阻、Q3,最后經過偏置電阻到GND,接收端輸入阻抗較大,則3.5mA基本全部經過100歐電阻,形成了350mV的正向電壓差,即認為輸出為“H”。

圖片

具體低電平產生示意如下圖橙色箭頭所示,當Q2和Q4導通,Q1和Q3截止,恒流源3.5mA電流分別經過Q4、100歐端接電阻、Q2,最后經過偏置電阻到GND,一般接收端輸入阻抗較大,則3.5mA基本全部經過100歐電阻,形成了350mV的負向電壓差,即認為輸出為“L”。

圖片

四、電氣特性

1)輸出特性(對發送端來說)

圖片

如上圖所示,對LVDS而言,正端輸出信號VOUT+:邏輯1為高電平,邏輯0為低電平,負端輸出信號VOUT-:邏輯1為低電平,邏輯0為高電平。

這里面有兩個概念,一個是差分電壓,一個是共模電壓,其中:

差分電壓=“VOUT+”與“VOUT-”之間的電壓差,可為正,也可為負,通常以|VOD|表示;VOD按照上文的原理分析,一般電壓差為350mV,但是在實際過程中有個范圍(如下圖),一般在250mV~450mV之間。

圖片

共模電壓=“VOUT+”與“VOUT-”的中心電壓,通常以VOC表示,共模電壓在實際不同的芯片中也有不同,通常情況下對于2.5V/3.3V/5V供電的設備,其VOC一般為1.2V,但是對于1.8V供電的設備,其VOC一般可能為0.9V。

2)輸入特性(對接收端來說)

對于接收端來說,也有同樣的共模電壓VIC和差分電壓VID概念,接收端針對這兩個特性分別有要求,其中:

差分電壓會有個判決門限(如下圖所示),正VID >= +100 mV對應于邏輯1,負VID <=?100 mV則對應于邏輯0。

需要特別說明的是,如果差分電壓在兩個閾值之間,則LVDS接收器輸出為未定義態,可能為高電平或低電平。比如說LVDS接收器件輸入端短路或者開路時,就會發生這種情況,現在新一代的LVDS接收器通常會避免這樣的情況,被稱為fail-safe, 具體參照前面的這篇文章。

圖片

需要重點說的是,由前面的介紹可以知道,LVDS信號為電流驅動型,通常采用直流耦合的方式進行, 因此LVDS的發送端和接收端是需要進行共地處理的,這塊尤其注意,只不過對于共地的要求不是特別高,允許兩端有一定的地電勢差(如下圖所示) ,通常允許兩端的地電勢差在±1V之間。(當然現在也有一些自帶隔離型的LVDS器件)

圖片

3)傳輸線

LVDS傳輸線可以為導線,也可以為PCB走線,其走線長度從幾十厘米到10米這樣的范圍,其傳輸速率能夠達到3.125Gbps這樣的速率,當然傳輸速率與傳輸距離是成反比的,當100Mbps的時可以達到10米,當3.125Gbps時只能小幾十厘米,準確的距離還受傳輸介質、阻抗匹配等影響,需要通過仿真去評估。

五、應用說明

1) 應用場景:點對點傳輸、低功耗,LVDS速率最高可>3.125Gbps,傳輸距離最長可達到10m左右,但需要關注速率、傳輸介質與傳輸距離的關系等;

2) 原理圖設計時,需要關注接收端并聯端接100歐電阻,同時關注LVDS兩端的共地情況,有些時候端接電阻會內置在接受端內部;

3) PCB設計時,主要關注差分信號的等長、阻抗匹配,以及端接電阻緊貼著LVDS接收端器件放置(離發送端器件最遠處)。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 驅動器
    +關注

    關注

    53

    文章

    8272

    瀏覽量

    147075
  • 接口
    +關注

    關注

    33

    文章

    8694

    瀏覽量

    151929
  • 電平
    +關注

    關注

    5

    文章

    361

    瀏覽量

    40012
  • lvds
    +關注

    關注

    2

    文章

    1045

    瀏覽量

    66011
收藏 人收藏

    評論

    相關推薦

    為什么DATACLK用的是LVDS電平標準接口呢?

    你好,請問DAC的DACCLK用LVPECL電平標準接口,為什么DATACLK用的是LVDS電平標準
    發表于 01-21 07:56

    TTL電平與RS-232接口的聯系

    在電子通信領域,電信號的傳輸和處理是至關重要的。TTL電平(Transistor-Transistor Logic)和RS-232接口是兩種常見的電信號標準,它們在不同的應用場景中發
    的頭像 發表于 01-16 10:13 ?130次閱讀

    TTL電平標準的介紹與解析

    在數字電子領域,TTL電平標準是一種非常重要的邏輯電平標準,它定義了數字信號的高低電平電壓范圍,確保了不同數字電路之間的兼容性和可靠性。TT
    的頭像 發表于 01-16 09:46 ?196次閱讀

    lvds接口與其他接口比較

    LVDS接口是一種低壓差分信號技術,它通過小電壓擺幅和差分信號傳輸數據,以減少功耗和電磁干擾。LVDS接口廣泛應用于筆記本電腦、監視器和高端
    的頭像 發表于 11-21 16:13 ?700次閱讀

    lvds接口在工業顯示中的應用

    隨著工業自動化和智能化的不斷發展,工業顯示技術也在不斷進步。LVDS(Low Voltage Differential Signaling,低壓差分信號)接口作為一種高速、低功耗的串行通信技術,在
    的頭像 發表于 11-21 16:12 ?369次閱讀

    lvds接口適用于哪些設備 lvds接口兼容性問題解析

    LVDS(Low-Voltage Differential Signaling,低電壓差分信號)接口因其低功耗、低電磁干擾和長傳輸距離等特點,在多種設備中得到了廣泛應用。以下是對LVDS接口
    的頭像 發表于 11-21 16:11 ?1119次閱讀

    lvds接口傳輸距離限制 lvds接口優勢及劣勢分析

    LVDS(Low Voltage Differential Signaling)是一種高速串行通信技術,廣泛應用于連接顯示器和圖形處理器等設備。LVDS接口通過小電壓擺幅的差分信號傳輸數據,以減少
    的頭像 發表于 11-21 16:08 ?746次閱讀

    lvds接口和HDMI的區別 lvds接口電路設計技巧

    LVDS(Low Voltage Differential Signaling,低電壓差分信號)接口和HDMI(High-Definition Multimedia Interface,高清多媒體
    的頭像 發表于 11-21 16:06 ?983次閱讀

    lvds接口用途與應用 lvds接口連接方法指南

    LVDS(Low Voltage Differential Signaling,低電壓差分信號)接口是一種數據傳輸和接口技術,以下是對其用途、應用以及連接方法的介紹: 一、LVDS
    的頭像 發表于 11-21 16:04 ?2036次閱讀

    常見視頻高速接口MIPI,LVDS,RGB,HDMI分析

    電平 b. 需要同步信號 c. 需時刻刷新圖像數據 d. 需配置適當的timing ? 二、LVDS接口 (1)接口定義
    的頭像 發表于 11-16 11:22 ?2843次閱讀
    常見視頻高速<b class='flag-5'>接口</b>MIPI,<b class='flag-5'>LVDS</b>,RGB,HDMI分析

    edp接口lvds接口區別 edp接口lvds接口能混用嗎

    。 EDP接口LVDS接口的區別 1. 技術基礎與設計 EDP接口 :基于DisplayPort標準,是一種嵌入式顯示
    的頭像 發表于 10-06 15:11 ?4031次閱讀

    lvds接口需要驅動嗎

    廣泛應用于高速數據傳輸的接口標準,特別是在大屏顯示、通信設備和工業控制等領域。它采用低電壓差分信號傳輸數據,具有低功耗、低誤碼率、低串擾和低輻射等優點。LVDS接口通過一對差分信號線來傳輸數據,信號幅度
    的頭像 發表于 10-06 15:06 ?1391次閱讀
    <b class='flag-5'>lvds</b><b class='flag-5'>接口</b>需要驅動嗎

    edp接口lvds接口能混用嗎

    EDP(Embedded DisplayPort)接口LVDS(Low Voltage Differential Signaling)接口是兩種不同的顯示接口技術,它們在設計、工作原
    的頭像 發表于 08-09 11:16 ?2012次閱讀

    FPGA學習筆記-入門

    實現,大大簡化了外圍電路的設計。 在半導體發展的過程中,有很多電平標準。這樣在混合電路中,電平匹配,會導致電路變得復雜,如果采用FPGA方案,同樣可以簡化電路,減低兼容風險。 在高性能數字信號處理領域
    發表于 04-09 10:55

    PECL、LVECL、CML、LVDS接口原理與應用

    電子發燒友網站提供《PECL、LVECL、CML、LVDS接口原理與應用.pdf》資料免費下載
    發表于 03-07 14:50 ?7次下載
    百家乐作弊手段| 自贡百家乐赌| 来博娱乐| 香港百家乐官网赌场娱乐网规则| 百家乐必学技巧| 69棋牌游戏| 宝马会百家乐官网娱乐城| 现场百家乐能赢吗| 秦安县| 巴西百家乐官网的玩法技巧和规则 | 武威市| 百家乐看炉子的方法| bet365投注体育比赛合法吗| 百家乐官网如何盈利| 威尼斯人娱乐城金杯娱乐城| 百家乐官网平台有什么优势| 麻将百家乐筹码| 百家乐官网论坛白菜| 圣淘沙百家乐娱乐城| 美高梅娱乐城网址| 太子百家乐官网的玩法技巧和规则| 百家乐平注常赢规则| 百家乐官网上海代理| 威尼斯人娱乐城开户| ez百家乐官网技巧| 三星百家乐的玩法技巧和规则| 大化| 百家乐娱乐城介绍| 天等县| 澳门百家乐职业赌客| 上蔡县| 游戏机百家乐的技术| 澳门百家乐官网必杀技| 电玩百家乐的玩法技巧和规则 | 世嘉百家乐的玩法技巧和规则 | 百家乐赌博分析网| 门赌场百家乐官网的规则| 聚宝盆百家乐的玩法技巧和规则 | 百家乐的注码技巧| 百家乐官网庄家抽水| 利都百家乐国际赌场娱乐网规则|