吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計(jì)中的亞穩(wěn)態(tài)解析

電子發(fā)燒友論壇 ? 來(lái)源:FPGA技術(shù)江湖 ? 2023-09-19 15:18 ? 次閱讀

歡迎大俠來(lái)到FPGA技術(shù)江湖新欄目今日說(shuō)“法”,當(dāng)然,在這里我們肯定不是去研究討論法律法規(guī)知識(shí),那我們討論什么呢,在這里我們討論的是產(chǎn)品研發(fā)以及技術(shù)學(xué)習(xí)時(shí)一些小細(xì)節(jié)小方法等,歡迎大家一起學(xué)習(xí)交流。今天帶來(lái)讓FPGA設(shè)計(jì)中的亞穩(wěn)態(tài)“無(wú)處可逃”,話不多說(shuō),上貨。

說(shuō)起亞穩(wěn)態(tài),首先我們先來(lái)了解一下什么叫做亞穩(wěn)態(tài)。亞穩(wěn)態(tài)現(xiàn)象:信號(hào)在無(wú)關(guān)信號(hào)或者異步時(shí)鐘域之間傳輸時(shí)導(dǎo)致數(shù)字器件失效的一種現(xiàn)象。

接下來(lái)主要討論在異步時(shí)鐘域之間數(shù)據(jù)傳輸所產(chǎn)生的亞穩(wěn)態(tài)現(xiàn)象,以及如何降低亞穩(wěn)態(tài)現(xiàn)象發(fā)生的概率(只能降低,不能消除),這在FPGA設(shè)計(jì)(尤其是大工程中)是非常重要的。

亞穩(wěn)態(tài)的產(chǎn)生:所有的器件都定義了一個(gè)信號(hào)時(shí)序要求,只有滿足了這個(gè)要求,才能夠正常的在輸入端獲取數(shù)據(jù),在輸出端輸出數(shù)據(jù)。正常的數(shù)據(jù)傳遞是:在觸發(fā)時(shí)鐘沿前必須有一小段時(shí)間(Tsu)用來(lái)穩(wěn)定輸入信號(hào)(0 or 1),觸發(fā)時(shí)鐘沿之后需要有一小段特定的時(shí)間(Th)再次穩(wěn)定一下,最后再經(jīng)過(guò)一個(gè)特定的始終到輸出延時(shí)(Tco)后才有效。如果數(shù)據(jù)的傳遞過(guò)程違反了這個(gè)時(shí)間約束,那么寄存器輸出就會(huì)出現(xiàn)亞穩(wěn)態(tài),此時(shí)輸出的數(shù)據(jù)是不穩(wěn)定的(在0和1之間游蕩)。但是這種現(xiàn)象并不是絕對(duì)的,但是我們?cè)趯?shí)際設(shè)計(jì)中應(yīng)當(dāng)盡量避免這種現(xiàn)象。下面我們來(lái)循序漸進(jìn)的分析一下。

背景

1、亞穩(wěn)態(tài)發(fā)生原因

在FPGA系統(tǒng)中,如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過(guò)程中復(fù)位信號(hào)的釋放相對(duì)于有效時(shí)鐘沿的恢復(fù)時(shí)間(recovery time)不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時(shí)觸發(fā)器輸出端Q在有效時(shí)鐘沿之后比較長(zhǎng)的一段時(shí)間處于不確定的狀態(tài),在這段時(shí)間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時(shí)間稱為決斷時(shí)間(resolution time)。經(jīng)過(guò)resolution time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機(jī)的,與輸入沒(méi)有必然的關(guān)系。

2、亞穩(wěn)態(tài)發(fā)生場(chǎng)合

只要系統(tǒng)中有異步元件,亞穩(wěn)態(tài)就是無(wú)法避免的,亞穩(wěn)態(tài)主要發(fā)生在異步信號(hào)檢測(cè)、跨時(shí)鐘域信號(hào)傳輸以及復(fù)位電路等常用設(shè)計(jì)中。

3、亞穩(wěn)態(tài)危害

由于產(chǎn)生亞穩(wěn)態(tài)后,寄存器Q端輸出在穩(wěn)定下來(lái)之前可能是毛刺、振蕩、固定的某一電壓值。在信號(hào)傳輸中產(chǎn)生亞穩(wěn)態(tài)就會(huì)導(dǎo)致與其相連其他數(shù)字部件將其作出不同的判斷,有的判斷到“1”有的判斷到“0”,有的也進(jìn)入了亞穩(wěn)態(tài),數(shù)字部件就會(huì)邏輯混亂。在復(fù)位電路中產(chǎn)生亞穩(wěn)態(tài)可能會(huì)導(dǎo)致復(fù)位失敗。怎么降低亞穩(wěn)態(tài)發(fā)生的概率成了FPGA設(shè)計(jì)需要重視的一個(gè)注意事項(xiàng)。

理論分析

1、信號(hào)傳輸中的亞穩(wěn)態(tài)

在同步系統(tǒng)中,輸入信號(hào)總是系統(tǒng)時(shí)鐘同步,能夠達(dá)到寄存器的時(shí)序要求,所以亞穩(wěn)態(tài)不會(huì)發(fā)生。亞穩(wěn)態(tài)問(wèn)題通常發(fā)生在一些跨時(shí)鐘域信號(hào)傳輸以及異步信號(hào)采集上。

它們發(fā)生的原因如下:

(1)在跨時(shí)鐘域信號(hào)傳輸時(shí),由于源寄存器時(shí)鐘和目的寄存器時(shí)鐘相移未知,所以源寄存器數(shù)據(jù)發(fā)出數(shù)據(jù),數(shù)據(jù)可能在任何時(shí)間到達(dá)異步時(shí)鐘域的目的寄存器,所以無(wú)法保證滿足目的寄存器Tsu和Th的要求;

(2)在異步信號(hào)采集中,由于異步信號(hào)可以在任意時(shí)間點(diǎn)到達(dá)目的寄存器,所以也無(wú)法保證滿足目的寄存器Tsu和Th的要求;

當(dāng)數(shù)據(jù)在目的寄存器Tsu-Th時(shí)間窗口發(fā)生變化,也即當(dāng)數(shù)據(jù)的建立時(shí)間或者保持時(shí)間不滿足時(shí),就可能發(fā)生亞穩(wěn)態(tài)現(xiàn)象。如下圖亞穩(wěn)態(tài)產(chǎn)生示意圖所示。

f9512be6-569d-11ee-939d-92fbcf53809c.png


由圖可知,當(dāng)產(chǎn)生亞穩(wěn)態(tài)后Tco時(shí)間后會(huì)有Tmet(決斷時(shí)間)的振蕩時(shí)間段,當(dāng)振蕩結(jié)束回到穩(wěn)定狀態(tài)時(shí)為“0”或者“1”,這個(gè)是隨機(jī)的。因此,會(huì)對(duì)后續(xù)電路判斷造成影響。

2、復(fù)位電路的亞穩(wěn)態(tài)

2.1、異步復(fù)位電路
在復(fù)位電路設(shè)計(jì)中,復(fù)位信號(hào)基本都是異步的,常用異步復(fù)位電路Verilog描述如下:

f9638b6a-569d-11ee-939d-92fbcf53809c.png


綜合出來(lái)復(fù)位電路模型如下圖異步復(fù)位電路模型所示:

f96ebf9e-569d-11ee-939d-92fbcf53809c.png


如下圖異步復(fù)位時(shí)序所示,為復(fù)位電路復(fù)位時(shí)序圖。如果異步復(fù)位信號(hào)的撤銷時(shí)間在Trecovery(恢復(fù)時(shí)間)和Tremoval(移除時(shí)間)之內(nèi),那勢(shì)必造成亞穩(wěn)態(tài)的產(chǎn)生,輸出在時(shí)鐘邊沿的Tco后會(huì)產(chǎn)生振蕩,振蕩時(shí)間為Tmet(決斷時(shí)間),最終穩(wěn)定到“0”或者“1”,就會(huì)可能造成復(fù)位失敗。

f979ff58-569d-11ee-939d-92fbcf53809c.png



2.2、同步復(fù)位電路的亞穩(wěn)態(tài)

在復(fù)位電路中,由于復(fù)位信號(hào)是異步的,因此,有些設(shè)計(jì)采用同步復(fù)位電路進(jìn)行復(fù)位,并且絕大多數(shù)資料對(duì)于同步復(fù)位電路都認(rèn)為不會(huì)發(fā)生亞穩(wěn)態(tài),其實(shí)不然,同步電路也會(huì)發(fā)生亞穩(wěn)態(tài),只是幾率小于異步復(fù)位電路。


如下面verilog代碼對(duì)同步復(fù)位電路的描述。

f98da5a8-569d-11ee-939d-92fbcf53809c.png


綜合出硬件電路如下圖同步復(fù)位電路所示。

f9a02336-569d-11ee-939d-92fbcf53809c.png


在此,我們不討論同步復(fù)位的消耗資源問(wèn)題,只討論同步復(fù)位的亞穩(wěn)態(tài)產(chǎn)生情況。

當(dāng)輸入端Din為高電平,而且復(fù)位信號(hào)的撤銷時(shí)間在clk的Tsu和Th內(nèi)時(shí)候,亞穩(wěn)態(tài)就隨之產(chǎn)生了。如下圖同步復(fù)位電路時(shí)序圖所示,當(dāng)復(fù)位撤銷時(shí)間在clk的Tsu和Th內(nèi),輸入數(shù)據(jù)為“1”,通過(guò)和輸入數(shù)據(jù)相與后的數(shù)據(jù)也在clk的Tsu和Th內(nèi),因此,勢(shì)必會(huì)造成類似異步信號(hào)采集的亞穩(wěn)態(tài)情況。

f9afe12c-569d-11ee-939d-92fbcf53809c.png


3、亞穩(wěn)態(tài)產(chǎn)生概率以及串?dāng)_概率
在實(shí)際的FPGA電路設(shè)計(jì)中,常常人們想的是怎么減少亞穩(wěn)態(tài)對(duì)系統(tǒng)的影響,很少有人考慮怎么才能減少亞穩(wěn)態(tài)發(fā)生幾率,以及亞穩(wěn)態(tài)串?dāng)_的概率問(wèn)題。


3.1、亞穩(wěn)態(tài)發(fā)生概率
由上面分析得知,系統(tǒng)亞穩(wěn)態(tài)發(fā)生的都是由于clk的Tsu和Th不滿足,又或者是復(fù)位信號(hào)的移除和恢復(fù)時(shí)間不滿足。常用FPGA器件的Tsu+Th約等于1ns,復(fù)位移除和恢復(fù)時(shí)間相加約等于1ns。

當(dāng)異步信號(hào)不是一組數(shù)據(jù),或者信號(hào)量較少,那就需要對(duì)異步信號(hào)進(jìn)行同步處理,例如對(duì)一個(gè)異步脈沖信號(hào)進(jìn)行采集,只要脈沖信號(hào)變化發(fā)生在時(shí)鐘Tsu和Th窗口內(nèi),那就很可能會(huì)產(chǎn)生亞穩(wěn)態(tài),亞穩(wěn)態(tài)產(chǎn)生的概率大概為:

概率 = (建立時(shí)間 + 保持時(shí)間)/ 采集時(shí)鐘周期

由上述公式可以看出,隨著clk頻率的增加,亞穩(wěn)態(tài)發(fā)生的幾率是增加的。

例如,為系統(tǒng)采用100M時(shí)鐘對(duì)一個(gè)外部信號(hào)進(jìn)行采集,采集時(shí)鐘周期為10ns,那采集產(chǎn)生亞穩(wěn)態(tài)的概率為:1ns/10ns = 10%

同理采用300M時(shí)鐘對(duì)一個(gè)外部信號(hào)進(jìn)行采集,那產(chǎn)生亞穩(wěn)態(tài)的概率為:1ns/3.3ns = 30%。如果采用三相相位差為120°的時(shí)鐘對(duì)一個(gè)外部信號(hào)進(jìn)行采集,那產(chǎn)生亞穩(wěn)態(tài)的概率接近90%。所以在異步信號(hào)采集過(guò)程中,要想減少亞穩(wěn)態(tài)發(fā)生的概率:

(1) 降低系統(tǒng)工作時(shí)鐘,增大系統(tǒng)周期,亞穩(wěn)態(tài)概率就會(huì)減小;

(2) 采用工藝更好的FPGA,也就是Tsu和Th時(shí)間較小的FPGA器件。

3.2、亞穩(wěn)態(tài)的串?dāng)_概率
使用異步信號(hào)進(jìn)行使用的時(shí)候,好的設(shè)計(jì)都會(huì)對(duì)異步信號(hào)進(jìn)行同步處理,同步一般采用多級(jí)D觸發(fā)器級(jí)聯(lián)處理,如下圖三級(jí)寄存器同步所示,采用三級(jí)D觸發(fā)器對(duì)異步信號(hào)進(jìn)行同步處理。

f9bdc1f2-569d-11ee-939d-92fbcf53809c.png


這種模型大部分資料都說(shuō)的是第一級(jí)寄存器產(chǎn)生亞穩(wěn)態(tài)后,第二級(jí)寄存器穩(wěn)定輸出概率為90%,第三極寄存器穩(wěn)定輸出的概率為99%,如果亞穩(wěn)態(tài)跟隨電路一直傳遞下去,那就會(huì)另自我修護(hù)能力較弱的系統(tǒng)直接崩潰。接下來(lái)我們分析這種串?dāng)_的概率問(wèn)題。

如下圖三級(jí)寄存器消除亞穩(wěn)態(tài)所示為一個(gè)正常第一級(jí)寄存器發(fā)生了亞穩(wěn)態(tài),第二級(jí)、第三極寄存器消除亞穩(wěn)態(tài)時(shí)序模型。

f9c88f06-569d-11ee-939d-92fbcf53809c.png


由上圖可以看出,當(dāng)?shù)谝粋€(gè)寄存器發(fā)生亞穩(wěn)態(tài)后,經(jīng)過(guò)Tmet的振蕩穩(wěn)定后,第二級(jí)寄存器能采集到一個(gè)穩(wěn)定的值。但是為什么第二級(jí)寄存器還是可能會(huì)產(chǎn)生亞穩(wěn)態(tài)呢?

由于振蕩時(shí)間Tmet是受到很多因素影響的,所以Tmet時(shí)間有長(zhǎng)有短,所以當(dāng)Tmet時(shí)間長(zhǎng)到大于一個(gè)采集周期后,那第二級(jí)寄存器就會(huì)采集到亞穩(wěn)態(tài)。如下圖二級(jí)寄存器亞穩(wěn)態(tài)所示。

f9d463c6-569d-11ee-939d-92fbcf53809c.png

由上圖可知,第二級(jí)也是一個(gè)亞穩(wěn)態(tài),所以在這種情況下,亞穩(wěn)態(tài)產(chǎn)生了串?dāng)_,從第一級(jí)寄存器傳到了第二級(jí)寄存器,同樣也可能從第二級(jí)寄存器串?dāng)_到第三級(jí)寄存器。這樣會(huì)讓設(shè)計(jì)邏輯判斷出錯(cuò),產(chǎn)生亞穩(wěn)態(tài)傳輸,可能導(dǎo)致系統(tǒng)死機(jī)奔潰。

3.3、亞穩(wěn)態(tài)振蕩時(shí)間Tmet

亞穩(wěn)態(tài)震蕩時(shí)間Tmet關(guān)系到后級(jí)寄存器的采集穩(wěn)定問(wèn)題,Tmet影響因素包括:器件的生產(chǎn)工藝、溫度、環(huán)境以及寄存器采集到亞穩(wěn)態(tài)離穩(wěn)定態(tài)的時(shí)刻等。甚至某些特定條件,如干擾、輻射等都會(huì)造成Tmet增長(zhǎng)。

應(yīng)用分析

有亞穩(wěn)態(tài)產(chǎn)生,我們就要對(duì)亞穩(wěn)態(tài)進(jìn)行消除,常用對(duì)亞穩(wěn)態(tài)消除有三種方式:

對(duì)異步信號(hào)進(jìn)行同步處理;

采用FIFO對(duì)跨時(shí)鐘域數(shù)據(jù)通信進(jìn)行緩沖設(shè)計(jì);

對(duì)復(fù)位電路采用異步復(fù)位、同步釋放方式處理。

1、對(duì)異步信號(hào)進(jìn)行同步提取邊沿

在異步通信或者跨時(shí)鐘域通信過(guò)程中,最常用的就是對(duì)異步信號(hào)進(jìn)行同步提取邊沿處理。對(duì)一個(gè)異步信號(hào)進(jìn)行提取上升沿通常采用如下例子所示。

舉例:雙極寄存器提取邊沿

f9e89e5e-569d-11ee-939d-92fbcf53809c.png


這種邊沿提取方式對(duì)于一個(gè)穩(wěn)定的系統(tǒng)是不合適的,例如:當(dāng)?shù)谝患?jí)寄存器采集到亞穩(wěn)態(tài),那勢(shì)必造成sig_nsyn_p輸出亞穩(wěn)態(tài),這樣就會(huì)對(duì)采用sig_nsyn_p的信號(hào)進(jìn)行判斷的電路造成影響,甚至判斷出錯(cuò)誤的值。

根據(jù)上述介紹的亞穩(wěn)態(tài)產(chǎn)生概率,如果在100M時(shí)種下那第一級(jí)寄存器產(chǎn)生亞穩(wěn)態(tài)的概率約為10%,隨著系統(tǒng)采集頻率升高,那產(chǎn)生亞穩(wěn)態(tài)的概率也會(huì)隨之上升。因此,在進(jìn)行異步信號(hào)跨頻提取邊沿時(shí)候,一般采用多進(jìn)行一級(jí)寄存器消除亞穩(wěn)態(tài),可能在系統(tǒng)穩(wěn)定性要求高的情況下,采用更多級(jí)寄存器來(lái)消除亞穩(wěn)態(tài),如下舉例所示,即為采用4級(jí)寄存器消除亞穩(wěn)態(tài),相應(yīng)的邊沿信號(hào)產(chǎn)生的時(shí)間就晚了兩個(gè)時(shí)鐘周期。

舉例:多級(jí)寄存器提取邊沿信號(hào)

f9ef2b8e-569d-11ee-939d-92fbcf53809c.png


2、FIFO進(jìn)行異步跨頻數(shù)據(jù)處理
當(dāng)數(shù)據(jù)流從一個(gè)時(shí)鐘域到另一個(gè)時(shí)鐘域的時(shí)候,絕大多數(shù)情況下都采用FIFO來(lái)作為中間緩沖,采用雙時(shí)鐘對(duì)數(shù)據(jù)緩沖,就可以避免亞穩(wěn)態(tài)的發(fā)生。

3、異步復(fù)位,同步釋放
對(duì)于復(fù)位情況下的亞穩(wěn)態(tài),常常是由于恢復(fù)時(shí)間和移除時(shí)鐘不滿足造成的,因此,最常用的處理方式是采用異步復(fù)位、同步釋放。常用電路模型如所示。采用第二級(jí)寄存器輸出作為全局復(fù)位信號(hào)輸出。

舉例:異步復(fù)位處理

f9fcbaec-569d-11ee-939d-92fbcf53809c.png


通過(guò)上面三種方式處理異步信號(hào)、異步數(shù)據(jù)、以及異步復(fù)位可有效的提高系統(tǒng)的穩(wěn)定性。減少亞穩(wěn)態(tài)的產(chǎn)生。

通過(guò)上述對(duì)亞穩(wěn)態(tài)的分析以及各種模式的處理,相信各位大俠應(yīng)該有所收獲,今日說(shuō)"法"到此結(jié)束,下篇再見(jiàn),歡迎各位大俠投稿,交流學(xué)習(xí),共同進(jìn)步,祝一切安好!

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21796

    瀏覽量

    605996
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    26628
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2804

    瀏覽量

    77100
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2003

    瀏覽量

    61347
  • 亞穩(wěn)態(tài)
    +關(guān)注

    關(guān)注

    0

    文章

    46

    瀏覽量

    13327

原文標(biāo)題:今日說(shuō)“法”:讓FPGA設(shè)計(jì)中的亞穩(wěn)態(tài)“無(wú)處可逃”

文章出處:【微信號(hào):gh_9b9470648b3c,微信公眾號(hào):電子發(fā)燒友論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA亞穩(wěn)態(tài)——讓你無(wú)處可逃

    1. 應(yīng)用背景1.1亞穩(wěn)態(tài)發(fā)生原因在FPGA系統(tǒng),如果數(shù)據(jù)傳輸不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過(guò)程復(fù)位信號(hào)的釋放相對(duì)于有效時(shí)
    發(fā)表于 01-11 11:49

    FPGA亞穩(wěn)態(tài)——讓你無(wú)處可逃

    本帖最后由 eehome 于 2013-1-5 09:55 編輯 1. 應(yīng)用背景1.1亞穩(wěn)態(tài)發(fā)生原因在FPGA系統(tǒng),如果數(shù)據(jù)傳輸不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過(guò)程
    發(fā)表于 04-25 15:29

    FPGA觸發(fā)器的亞穩(wěn)態(tài)認(rèn)識(shí)

    返回到低電平, 這和輸入的數(shù)據(jù)無(wú)關(guān)。且在亞穩(wěn)態(tài)的過(guò)程,觸發(fā)器的輸出可能在震蕩,也可能徘徊在一個(gè)固定的中間電平上。我們來(lái)看一個(gè)真實(shí)案例。見(jiàn)圖3. 在這個(gè)案例,我們測(cè)試一個(gè)FPGA
    發(fā)表于 12-04 13:51

    亞穩(wěn)態(tài)問(wèn)題解析

    亞穩(wěn)態(tài)是數(shù)字電路設(shè)計(jì)中最為基礎(chǔ)和核心的理論。同步系統(tǒng)設(shè)計(jì)的多項(xiàng)技術(shù),如synthesis,CTS,STA等都是為了避免同步系統(tǒng)產(chǎn)生亞穩(wěn)態(tài)。異步系統(tǒng),更容易產(chǎn)生
    發(fā)表于 11-01 17:45

    簡(jiǎn)談FPGA學(xué)習(xí)中亞穩(wěn)態(tài)現(xiàn)象

    亞穩(wěn)態(tài)現(xiàn)象發(fā)生的概率(只能降低,不能消除),這在FPGA設(shè)計(jì)(尤其是大工程)是非常重要的。亞穩(wěn)態(tài)的產(chǎn)生:所有的器件都定義了一個(gè)信號(hào)時(shí)序要求,只有滿足了這個(gè)要求,才能夠正常的在輸入端獲
    發(fā)表于 08-01 09:50

    FPGA亞穩(wěn)態(tài)現(xiàn)象是什么?

    說(shuō)起亞穩(wěn)態(tài),首先我們先來(lái)了解一下什么叫做亞穩(wěn)態(tài)亞穩(wěn)態(tài)現(xiàn)象:信號(hào)在無(wú)關(guān)信號(hào)或者異步時(shí)鐘域之間傳輸時(shí)導(dǎo)致數(shù)字器件失效的一種現(xiàn)象。
    發(fā)表于 09-11 11:52

    FPGA復(fù)位電路中產(chǎn)生亞穩(wěn)態(tài)的原因

    亞穩(wěn)態(tài)概述01 亞穩(wěn)態(tài)發(fā)生原因在 FPGA 系統(tǒng),如果數(shù)據(jù)傳輸不滿足觸發(fā)器的 Tsu 和 Th 不滿足,或者復(fù)位過(guò)程
    發(fā)表于 10-19 10:03

    FPGA--復(fù)位電路產(chǎn)生亞穩(wěn)態(tài)的原因

    FPGA 系統(tǒng),如果數(shù)據(jù)傳輸不滿足觸發(fā)器的 Tsu 和 Th 不滿足,或者復(fù)位過(guò)程復(fù)位信號(hào)的釋放相對(duì)于有效時(shí)鐘沿的恢復(fù)時(shí)間(recovery time)不滿足,就可能產(chǎn)生
    發(fā)表于 10-22 11:42

    FPGA,同步信號(hào)、異步信號(hào)和亞穩(wěn)態(tài)的理解

    性的培訓(xùn)誘導(dǎo),真正的去學(xué)習(xí)去實(shí)戰(zhàn)應(yīng)用,這種快樂(lè)試試你就會(huì)懂的。話不多說(shuō),上貨。在FPGA,同步信號(hào)、異步信號(hào)和亞穩(wěn)態(tài)的理解PGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)
    發(fā)表于 02-28 16:38

    今日說(shuō)“法”:讓FPGA設(shè)計(jì)亞穩(wěn)態(tài)“無(wú)處可逃”

    ,有好的靈感以及文章隨筆,歡迎投稿,投稿請(qǐng)標(biāo)明筆名以及相關(guān)文章,投稿接收郵箱:1033788863@qq.com。今天帶來(lái)讓FPGA設(shè)計(jì)亞穩(wěn)態(tài)“無(wú)處可逃”,話不多說(shuō),上貨。 說(shuō)起亞穩(wěn)態(tài)
    發(fā)表于 04-27 17:31

    基于FPGA亞穩(wěn)態(tài)參數(shù)測(cè)量方法

    基于FPGA亞穩(wěn)態(tài)參數(shù)測(cè)量方法_田毅
    發(fā)表于 01-07 21:28 ?0次下載

    關(guān)于FPGA設(shè)計(jì)亞穩(wěn)態(tài)及其緩解措施的分析和介紹

    在進(jìn)行FPGA設(shè)計(jì)時(shí),往往只關(guān)心“0”和“1”兩種狀態(tài)。然而在工程實(shí)踐,除了“0”、“1”外還有其他狀態(tài),亞穩(wěn)態(tài)就是其中之一。亞穩(wěn)態(tài)是指觸發(fā)器或鎖存器無(wú)法在某個(gè)規(guī)定時(shí)間段內(nèi)達(dá)到一個(gè)可
    發(fā)表于 10-06 09:42 ?1344次閱讀
    關(guān)于<b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>亞穩(wěn)態(tài)</b>及其緩解措施的分析和介紹

    簡(jiǎn)談FPGA學(xué)習(xí)中亞穩(wěn)態(tài)現(xiàn)象

    大家好,又到了每日學(xué)習(xí)的時(shí)間了,今天我們來(lái)聊一聊FPGA學(xué)習(xí)亞穩(wěn)態(tài)現(xiàn)象。 說(shuō)起亞穩(wěn)態(tài),首先我們先來(lái)了解一下什么叫做亞穩(wěn)態(tài)
    的頭像 發(fā)表于 06-22 14:49 ?3491次閱讀
    簡(jiǎn)談<b class='flag-5'>FPGA</b>學(xué)習(xí)中<b class='flag-5'>亞穩(wěn)態(tài)</b>現(xiàn)象

    如何理解FPGA設(shè)計(jì)的打拍(寄存)和亞穩(wěn)態(tài)

    可能很多FPGA初學(xué)者在剛開(kāi)始學(xué)習(xí)FPGA設(shè)計(jì)的時(shí)候(當(dāng)然也包括我自己),經(jīng)常聽(tīng)到類似于”這個(gè)信號(hào)需要打一拍、打兩拍(寄存),以防止亞穩(wěn)態(tài)問(wèn)題的產(chǎn)生“這種話,但是對(duì)這個(gè)打拍和亞穩(wěn)態(tài)問(wèn)題
    的頭像 發(fā)表于 02-26 18:43 ?8259次閱讀
    如何理解<b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>中</b>的打拍(寄存)和<b class='flag-5'>亞穩(wěn)態(tài)</b>

    什么是亞穩(wěn)態(tài)?如何克服亞穩(wěn)態(tài)

    亞穩(wěn)態(tài)在電路設(shè)計(jì)是常見(jiàn)的屬性現(xiàn)象,是指系統(tǒng)處于一種不穩(wěn)定的狀態(tài),雖然不是平衡狀態(tài),但可在短時(shí)間內(nèi)保持相對(duì)穩(wěn)定的狀態(tài)。對(duì)工程師來(lái)說(shuō),亞穩(wěn)態(tài)的存在可以帶來(lái)獨(dú)特的性質(zhì)和應(yīng)用,如非晶態(tài)材料、晶體缺陷等
    的頭像 發(fā)表于 05-18 11:03 ?4956次閱讀
    百家乐官网出闲几率| 百家乐官网分路单析器| 百家乐五湖四海赌场娱乐网规则 | 盈禾| 百家乐路单走势图| 百家乐官网娱乐求解答| 德州扑克技巧视频| 南京百家乐赌博现场被| 立博百家乐官网的玩法技巧和规则| 百家乐官网起步多少| 大发888娱乐城dafa888dafa8| 澳门百家乐游戏说明书| 百家乐官网庄闲和赢率| 金榜百家乐官网现金网| 大发888金皇冠娱乐城| 百家乐看不到视频| 百家乐官网赌场博彩赌场网| 博讯网| 百家乐官网任你博赌场娱乐网规则 | 来博娱乐| 东京太阳城王子大酒店| 水晶百家乐筹码| 玩百家乐官网上高尔夫娱乐场| 澳门百家乐官网看路博客| 足球改单| 棋牌网| 单机百家乐官网的玩法技巧和规则| 百家乐玩法| 大发888体育注册| 百家乐倍投工具| 百家乐珠仔路| 百家乐注码调整| 百家乐官网输惨了| 网上百家乐官网软件大全酷| 百家乐官网真人投注网站| 利博国际| bet365体育在线15| 大发888真钱棋牌| 百家乐博百家乐的玩法技巧和规则 | 百家乐官网平注法到65688| 赌场百家乐官网是如何|