吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何減少PCB雜散電容的影響

領卓打樣 ? 來源:領卓打樣 ? 作者:領卓打樣 ? 2023-08-24 08:56 ? 次閱讀

一站式PCBA智造廠家今天為大家講講如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設計方法。當提到PCBA上的電子電路時,經常使用的術語是雜散電容。PCB上的導體、無源器件的預制電路板、PCBA、有安裝元器件的板之間以及元器件封裝(尤其是IC)中的SMD組件套件之間可能存在雜散電容。雜散電容是電子電路和電路板固有的物理屬性之一。那么如何減少PCB雜散電容的影響呢?今天深圳PCBA工廠就為大家解答一下吧!

減少PCB雜散電容的PCB設計方法

1、移除內層接地層

PCB設計由于接地層會由于鄰近而增加與相鄰導體的電容,因此刪除內層接地層以增加距離會有所幫助,這將使電容效應最小化。這必須與最小化接地平面與信號平面相鄰時獲得的EMI的好處進行權衡。

2、使用法拉第盾

法拉第屏蔽是放置在兩條跡線之間,PCB設計以最小化它們之間的電容效應的接地跡線或平面,并且像其他屏蔽結構一樣,它可以有效地減小雜散電容。

3、增加相鄰跡線之間的空間

另一種有效的緩解技術是PCB設計增加相鄰跡線之間的間距。隨著電容隨著距離的增加而減小,這是可以應用的非常好的方法。

4、盡量減少使用過孔

通孔是使緊湊,復雜的PCB成為可能的關鍵要素。但是,過度使用可能會增加寄生電容問題。例如雜散電容。通過PCB設計消除在沒有連接的層上的過孔周圍的環形環并最大程度地減少來自組件的過孔數量,可以減少這種PTH耦合。如BGA。

關于如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設計方法的知識點,想要了解更多的,可關注領卓PCBA,如有需要了解更多PCB打樣、SMT貼片、PCBA加工的相關技術知識,歡迎留言獲取!

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 雜散電容
    +關注

    關注

    0

    文章

    17

    瀏覽量

    1433
  • PCB
    PCB
    +關注

    關注

    1

    文章

    1825

    瀏覽量

    13204
收藏 人收藏

    評論

    相關推薦

    ADC10D1500采樣數據的原因?

    系列FPGA讀取ADC的量化數據,使用Matlab對數據做FFT,觀察信號頻譜,在750MHZ處有明顯,該硬件電路板為個人設計電路板,現在找不到引起750M的原因,圖片在附件
    發表于 01-08 07:22

    ADS5407較差的原因?

    的SFDR(無動態范圍)比較差,只有40~50dbc,而官方手冊上描述的SFDR在70dbc以上,我們做了以下措施: 修改了時鐘輸入端的匹配網絡,前期ADS5407時鐘輸入信號特別差,如下圖所示: 修改
    發表于 01-08 06:30

    邊帶和開關的含義是什么?會對電路造成什么影響?

    我在看ADC供電部分的時候,看到邊帶和開關這兩詞不知道它的含義。請問下大家它們的含義以及它們將會對電路造成什么影響? 謝謝大家了!!!!!
    發表于 12-31 06:32

    DAC3482存在怎么解決?

    當前DTRU產品中使用了DAC3482,故障率達到12%,從FPGA側IQ數據到達DAC3482,從3482出口處測量到的信號,發現近端存在。具體見下圖所示。 另外做了如下實驗: 1、將
    發表于 12-16 06:23

    使用ADC12DJ3200做采樣系統時,發現SFDR受限于交織,有什么方法降低Fs/2-Fin處的

    我在使用ADC12DJ3200做采樣系統時,發現SFDR受限于交織,在開了前景校準和offset filtering后,Fs/4和Fs/2處的明顯變小,但是Fs/2-Fin
    發表于 12-13 15:14

    DAC39J82輸出信號在140MHz頻率存在怎么解決?

    在使用DAC39J82過程中我們發現DAC芯片在輸出是0—500M頻率信號時,在120MHZ以下沒有沒有問題。在150M,200M,300M 頻率下也沒有問題。但在140M有
    發表于 11-22 06:07

    DAC38J84測試時有和諧波怎么解決?

    DAC38J84測試時有和諧波,的大小影響了SFDR,目前輸出60/50/70MHz IF點頻信號。在這些頻點中
    發表于 11-18 06:37

    LMX2572EVM在測試評估版時,不同頻率下整數邊界差別很大是為什么?

    在測試評估版時,不同頻率下整數邊界差別很大。 下表是100M鑒相頻率下,偏離1M的抑制: 頻率320133013401350136013701380139014001
    發表于 11-13 07:43

    LMX2594如何降低整數邊界

    我的參考頻率為80MHz,鑒相頻率為160MHz,現在為80 的整數倍,是否為整數邊界?如何降低整數邊界
    發表于 11-11 08:02

    請問LMX2694-EP輸出信號中有小數分頻該如何解決?

    大家好,如下圖所示,輸出的1GHz信號近端有小數分頻,后發現有的頻點沒有,有的頻點會更多,小數分頻的分子分母是計算出來可以正好輸出1GHz整數頻率; 相關配置:環路濾波器是用的參考設計中
    發表于 11-11 06:05

    有什么影響?從哪里來?

    說到射頻的難點不得不提也是射頻被稱為“玄學”的來源。也是學習射頻必經的一個難點。本
    的頭像 發表于 11-05 09:59 ?2143次閱讀
    <b class='flag-5'>雜</b><b class='flag-5'>散</b>有什么影響?<b class='flag-5'>雜</b><b class='flag-5'>散</b>從哪里來?

    時鐘對高速DAC性能的影響

    電子發燒友網站提供《時鐘對高速DAC性能的影響.pdf》資料免費下載
    發表于 10-17 11:10 ?0次下載
    時鐘<b class='flag-5'>雜</b><b class='flag-5'>散</b>對高速DAC性能的影響

    深入解析晶振時鐘信號干擾源:寄生電容電容與分布電容

    作為電路板基材,以降低電容的影響。 布局優化:合理布局和走線,減小元件之間的耦合電容,降低
    發表于 09-26 14:49

    LMX2531整數優化的案例分析

    電子發燒友網站提供《LMX2531整數優化的案例分析.pdf》資料免費下載
    發表于 08-27 09:21 ?0次下載
    LMX2531整數<b class='flag-5'>雜</b><b class='flag-5'>散</b>優化的案例分析

    一文詳解電感對SiC和IGBT功率模塊開關特性的影響

    IGBT和碳化硅(SiC)模塊的開關特性受到許多外部參數的影響,例如電壓、電流、溫度、柵極配置和元件。
    的頭像 發表于 03-08 10:11 ?1964次閱讀
    一文詳解<b class='flag-5'>雜</b><b class='flag-5'>散</b>電感對SiC和IGBT功率模塊開關特性的影響
    嘉义县| 百家乐官网算牌方| Bet百家乐娱乐城| 百家乐的保单打法| 网上百家乐官网平台下载| 大发888在线娱乐游戏| 百家乐官网小路规则| 白沙| 通吃98| 十三张百家乐的玩法技巧和规则| 百家乐官网3式打法微笑心法| 百家乐官网真钱电玩| 九乐棋牌官网| 威尼斯人娱乐城会员开户| 凤凰百家乐的玩法技巧和规则| 在线百家乐平台| 百家乐投注网中国| 德州百家乐官网21点桌| 淘宝博百家乐官网的玩法技巧和规则| 资源县| 乐百家国际娱乐城| 大发888送58| 太阳城的故事| 新濠百家乐的玩法技巧和规则| 百家乐赌博凯时娱乐| 澳门百家乐大揭密| 澳门百家乐皇冠网| 欧洲百家乐官网的玩法技巧和规则 | 百家乐服务区| 赌场百家乐赌场| ea百家乐系统| 百家乐桌布9人| 百家乐桌出租| 什么是百家乐赌博| 百家乐怎么完才能嬴| 王牌百家乐的玩法技巧和规则| 新彩百家乐的玩法技巧和规则| 全讯网百家乐的玩法技巧和规则| 百家乐筹码桌布| 百家乐官网赌场技巧论坛| 网上百家乐官网正规代理|