吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用高速NOR閃存配置FPGA

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-08-15 13:55 ? 次閱讀
wKgZomToRQKABVKAAAAAuFYhST8971.png

點擊上方藍字關(guān)注我們

NOR閃存已作為FPGA(現(xiàn)場可編程門列陣)的配置器件被廣泛部署。其為FPGA帶來的低延遲和高數(shù)據(jù)吞吐量特性使得FPGA在工業(yè)通信和汽車ADAS(高級駕駛輔助系統(tǒng))等應(yīng)用中得到廣泛采用。汽車場景中攝像頭系統(tǒng)的快速啟動時間要求就是很好的一個例子——車輛啟動后后視圖像在儀表板顯示屏上的顯示速度是最為突出的設(shè)計挑戰(zhàn)。

上電后,F(xiàn)PGA立即加載存儲于NOR器件中的配置比特流。傳輸完成后,F(xiàn)PGA轉(zhuǎn)換為活動(已配置)狀態(tài)。FPGA包括許多配置接口選項,通常包括并行NOR總線和串行外設(shè)接口(SPI)總線。支持這些總線的存儲器在不同廠商產(chǎn)品之間總是存在微小的不兼容性,增添了采購多款存儲器件的困難程度。

全新發(fā)布的JEDEC xSPI規(guī)范由各大主要NOR閃存廠商聯(lián)合制定。新標準結(jié)束了數(shù)十年來NOR閃存廠商獨立開發(fā)產(chǎn)品、各自為政的局面。雖然存在細微差別,但目前各廠商產(chǎn)品的核心JEDEC xSPI功能已完全相同。JEDEC xSPI規(guī)范對總線事務(wù)、命令和大量內(nèi)部功能進行了標準化。結(jié)合高吞吐量這一性能,這些下一代閃存可實現(xiàn)全新的應(yīng)用和功能。例如,賽普拉斯Semper NOR Flash系列符合JEDEC xSPI規(guī)范,并提供持續(xù)400MB /s讀取傳輸速率,非常適合作為FPGA配置存儲器。具體而言,憑借400MB/s的數(shù)據(jù)速率,容量為128MB(1Gb)的器件,其內(nèi)容可在320ms內(nèi)完成傳輸。

FPGA配置歷史回顧

當(dāng)FPGA首次面世時,可選擇的配置存儲器是并行EPROM或并行EEPROM產(chǎn)品。隨著時間的推移,NOR閃存技術(shù)應(yīng)運而生,同時因其系統(tǒng)內(nèi)可重復(fù)編程性和高性價比而被廣泛采用。在第二次革命性轉(zhuǎn)折中,SPI存儲器接口在大多數(shù)應(yīng)用中取代了并行NOR接口。今天的SPI存儲器產(chǎn)品具有高密度、小封裝尺寸和高讀取吞吐量,以及最重要的特點——更高效的低引腳數(shù)接口。

wKgZomToRQKAHDfFAAAJKsAbK_E046.png

圖1 - 千兆位四路SPI(6引腳)和并行NOR(45引腳)接口

圖1顯示了千兆位SPI器件與千兆位并行NOR的引腳分配的對比。對于一個千兆位存儲器,四路串行外設(shè)接口(QSPI)器件具有六引腳接口,而并行NOR器件則需要45個引腳。引腳數(shù)量的巨大差異導(dǎo)致QSPI器件作為首選配置接口而被廣泛采用。QSPI接口允許在不改變器件占用空間的情況下更改密度。
FPGA配置速度

隨著工藝節(jié)點縮小,F(xiàn)PGA器件得以繼續(xù)增加可用的可編程邏輯模塊數(shù)量,進而導(dǎo)致對更高密度和更快速度配置存儲器的需求。現(xiàn)代FPGA在配置期間需要加載多達128MB的數(shù)據(jù)。這些高密度配置比特流需要更長的時間才能從NOR閃存器件傳輸?shù)紽PGA。配置接口不僅針對讀取吞吐量進行了優(yōu)化,還專注于促進不同NOR閃存制造商之間的互操作性。

SPI讀取吞吐量

過去幾年,從最初以x1模式運行的SPI接口開始,一直到以x4 DDR模式運行的現(xiàn)代QSPI產(chǎn)品,SPI讀取吞吐量發(fā)生了顯著增長。從表1可以看出,下一代閃存器件能夠推動SPI總線性能實現(xiàn)又一次躍遷。

總線類型

總線寬度

P引腳數(shù)

時鐘頻率(MHz)

傳輸類型

數(shù)據(jù)吞吐量(MB/秒)

SPI

x1

4

20

SDR

1.5

QSPI

x4

6

133

SDR

66

QSPI

x4

6

80

DDR

80

xSPI

x4

7

200

DDR

200

xSPI

x8

11

200

DDR

400

表1 - 閃存器件SPI讀取吞吐量選項

現(xiàn)代SPI器件能夠永久配置為固定的總線寬度和傳輸類型,可在上電時立即運行。FPGA須支持這一永久配置,以便在上電后立即啟動配置過程。

又或者,SPI存儲器可在x1模式下退出通電狀態(tài),從而允許主機系統(tǒng)(FPGA)查詢存儲器中的串行閃存可發(fā)現(xiàn)參數(shù)(SFDP)表中的特性。這一x1模式已成為多家存儲器廠商支持的標準功能,并允許FPGA檢索有關(guān)器件功能的關(guān)鍵信息。一旦檢索到器件特性,就可以快速重新配置FPGA存儲器控制器和SPI存儲器器件,以獲得最大的讀取性能。

wKgZomToRQOACktiAAAJrXgrB1I784.png

圖2 - 通電時使用串行閃存可發(fā)現(xiàn)參數(shù)(SFDP)表配置SPI總線功能

在選用可使用x1、x4或x8總線寬度以及SDR或DDR傳輸類型運行的下一代閃存設(shè)備時,使用集成SFDP表檢索關(guān)鍵設(shè)備信息將格外重要。所選擇的總線寬度和傳輸類型必須與FPGA上實現(xiàn)的總線接口基礎(chǔ)設(shè)施保持一致。

雙QSPI配置接口

為減少FPGA配置時間,許多現(xiàn)代FPGA允許將配置位流分區(qū)至兩個QSPI器件(圖3)。這兩個QSPI器件以并行方式連接,其中位流的低半字節(jié)存儲在“主”QSPI器件(QSPI_P)中,位流的高半字節(jié)存儲在“輔助”QSPI器件(QSPI_S)中。這兩個器件在加載位流時并行運行,從而有效地使讀取數(shù)據(jù)傳輸速率提升一倍。

請注意,除共享SCK(串行時鐘)線以外,接口在兩個器件上基本上是獨立的。之所以要共享SCK線,是為了在以并行方式(即同時)讀取器件時實現(xiàn)時序偏差最小化。當(dāng)使用相同目標地址執(zhí)行相同操作時,可以一次僅對一個器件進行訪問,也可以同時對兩個器件進行訪問。

wKgZomToRQOABfTrAAAKAeijl8s551.png

圖3 - 雙QSPI配置接口(11個引腳)允許配置位流在兩個QSPI器件之間進行分區(qū),從而有效地將讀取數(shù)據(jù)傳輸速率提升一倍。

當(dāng)大型FPGA器件需要以最快的方式傳輸大配置(即高密度)配置比特流時,這種11引腳雙QSPI配置將具有非常大的優(yōu)勢。

閃存配置

下一代閃存采用x1(主要用于SFDP訪問)、x4或x8 IO總線寬度運行,支持SDR或DDR格式傳輸數(shù)據(jù),并且通過使用新的數(shù)據(jù)選通(Data Strobe)信號以促進高速傳輸。例如,使用11引腳接口的賽普拉斯Semper NOR閃存八進制配置(圖4)。

wKgZomToRQOALgQdAAAG0sgfGCE574.png

圖4 - 低引腳數(shù)接口支持SDR或DDR格式的x1、x4或x8 IO總線寬度傳輸數(shù)據(jù)。圖中顯示的是采用11引腳接口的賽普拉斯Semper NOR閃存八進制配置。

這一新的數(shù)據(jù)通選必須結(jié)合到FPGA配置接口中,從而可利用下一代閃存器件的高吞吐量讀取性能。數(shù)據(jù)選通與輸出讀取數(shù)據(jù)邊緣對齊,其方式與低功耗DDR DRAM器件上的選通方式相同(圖5)。數(shù)據(jù)選通“繪制”數(shù)據(jù)眼圖,并允許FPGA以高時鐘頻率有效抓取數(shù)據(jù)。

wKgZomToRQOAaEeRAAAOi5tKvUI544.png

圖5 - 具有數(shù)據(jù)選通功能的x8 DDR讀取事務(wù)與輸出讀取數(shù)據(jù)邊緣對齊,使FPGA能夠以高時鐘頻率有效抓取數(shù)據(jù)。

支持連續(xù)讀取操作是非常適用于FPGA配置的閃存功能之一。連續(xù)讀取始于主機(MCU微控制器)或FPGA)置位CS#(CS片選引腳),然后發(fā)出讀取命令,后跟目標地址。經(jīng)過多次延遲周期,存儲器從目標地址輸出數(shù)據(jù)。如果主機繼續(xù)切換時鐘,則存儲器將通過從下一個順序地址輸出數(shù)據(jù)來響應(yīng)。只要時鐘繼續(xù)切換,存儲器將繼續(xù)從順序地址輸出數(shù)據(jù)。這種順序讀取功能可以允許FPGA配置單個讀取事務(wù)。

AutoBoot(自動啟動)是另一項有助于FPGA配置的功能。AutoBoot在通電復(fù)位期間從預(yù)先配置的目標地址執(zhí)行自動讀取,然后在第一次CS#置位時立即輸出數(shù)據(jù)(圖6)。此功能對需要簡單配置機制的ASIC(專用芯片)器件也十分有用。一旦CS#解除置位,內(nèi)存將返回其待命狀態(tài),并以正常方式處理后續(xù)操作。

wKgZomToRQOARTjqAAAKBhYgm1Y879.png

圖6 - 運行中的AutoBoot讀取功能(具有3個預(yù)熱周期)

NOR 閃存器件的寫入事務(wù)(圖7)與標準SPI操作幾乎完全相同,但有兩點例外。首先,在整個事務(wù)期間必須將新的數(shù)據(jù)選通信號驅(qū)動為LOW(低電平)。其次,當(dāng)配置為DDR操作時,數(shù)據(jù)被寫為字(16b),而非傳統(tǒng)SPI產(chǎn)品的字節(jié)寫編程粒度。

wKgZomToRQOAbOUlAAALQ6h_p60957.png

圖7- NOR 閃存的寫入事務(wù)需要在整個事務(wù)期間將數(shù)據(jù)選通信號驅(qū)動為LOW,并且在配置為DDR操作時將數(shù)據(jù)寫為16位字。

下一代NOR閃存器件可提供滿足大規(guī)模FPGA應(yīng)用的高密度和隨開即用要求所需的高吞吐量。各大NOR閃存制造廠商都參與了JEDEC xSPI規(guī)范的開發(fā),為代工廠商提供了廣泛的采購選擇。JEDEC xSPI規(guī)范涵蓋了上述八進制SPI接口以及HyperBus接口,兩者均提供400MB/s的讀取吞吐量,已實現(xiàn)的讀取吞吐量遠高于傳統(tǒng)SPI產(chǎn)品。為利用高速基礎(chǔ)設(shè)施,需要對FPGA SPI控制器進行修改。需要考慮的新功能包括DDR數(shù)據(jù)速率,用于數(shù)據(jù)抓取的新數(shù)據(jù)選通引腳和擴展的x8總線接口。此外,一些NOR閃存器件(例如賽普拉斯Semper NOR系列)允許在實施雙QSPI配置架構(gòu)時消除其中一個QSPI器件。在需要進行快速FPGA配置的情況下,以及在執(zhí)行實時重新配置的FPGA應(yīng)用中,下一代閃存所提供的性能將具有強大的優(yōu)勢。

wKgZomToRQOAbmC8AAAJM7aZU1A916.png ? ?

wKgZomToRQOAIjJJAABUdafP6GM135.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgZomToRQOASKizAABiq3a-ogY099.jpgwKgZomToRQSAO-XdAAACXWrmhKE029.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:使用高速NOR閃存配置FPGA

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21796

    瀏覽量

    605987

原文標題:使用高速NOR閃存配置FPGA

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    羅徹斯特電子為傳統(tǒng)應(yīng)用提供卓越的內(nèi)存支持 為并行NOR Flash提供持續(xù)供貨支持

    ,得以繼續(xù)生產(chǎn)4Mb和8Mb 5V的NOR Flash產(chǎn)品。 閃存帶給電子行業(yè)的影響是巨大的,基于并行NOR Flash技術(shù)的初始設(shè)備成為板載代碼存儲的領(lǐng)先解決方案。幾十年來,憑借固有的可靠性和對所有存儲地址的輕松訪問,
    發(fā)表于 12-17 10:33 ?114次閱讀

    固化FPGA配置芯片的方式

    FPGA可以反復(fù)的重新配置,這就意味著設(shè)計者可以不斷的反復(fù)的下載設(shè)計的邏輯做驗證。如果出現(xiàn)錯誤或者需要升級,只需要修改設(shè)計,重新下載設(shè)計邏輯電路即可。FPGA雖然有重新配置的優(yōu)勢,帶來
    的頭像 發(fā)表于 10-24 18:13 ?461次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>芯片的方式

    一種簡單高效配置FPGA的方法

    本文描述了一種簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成
    的頭像 發(fā)表于 10-24 14:57 ?806次閱讀
    一種簡單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    配置bq275054-J4數(shù)據(jù)閃存

    電子發(fā)燒友網(wǎng)站提供《配置bq275054-J4數(shù)據(jù)閃存.pdf》資料免費下載
    發(fā)表于 10-17 11:32 ?0次下載
    <b class='flag-5'>配置</b>bq275054-J4數(shù)據(jù)<b class='flag-5'>閃存</b>

    配置bq20z40/bq20z45數(shù)據(jù)閃存

    電子發(fā)燒友網(wǎng)站提供《配置bq20z40/bq20z45數(shù)據(jù)閃存.pdf》資料免費下載
    發(fā)表于 10-17 10:16 ?1次下載
    <b class='flag-5'>配置</b>bq20z40/bq20z45數(shù)據(jù)<b class='flag-5'>閃存</b>

    NAND閃存NOR閃存有什么區(qū)別

    NAND閃存NOR閃存是兩種常見的閃存存儲器技術(shù),它們在多個方面存在顯著的差異。以下將從技術(shù)原理、結(jié)構(gòu)、性能特點、應(yīng)用場景以及發(fā)展趨勢等方面對兩者進行詳細比較。
    的頭像 發(fā)表于 08-10 16:14 ?3771次閱讀

    FPGA高速收發(fā)器的特點和應(yīng)用

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)高速收發(fā)器是現(xiàn)代數(shù)字通信系統(tǒng)中不可或缺的關(guān)鍵組件。它們以其高速、靈活和可編程的特性,在多個領(lǐng)域發(fā)揮著重要作用。以下是對
    的頭像 發(fā)表于 08-05 15:02 ?708次閱讀

    FPGA如何發(fā)出高速串行信號

    高速串行通信的“高速”一般比較高,基本至少都會上G。如果利用FPGA內(nèi)部的LUT、觸發(fā)器和普通IO是無法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?971次閱讀
    <b class='flag-5'>FPGA</b>如何發(fā)出<b class='flag-5'>高速</b>串行信號

    一文了解FPGA比特流的內(nèi)部結(jié)構(gòu)

    電或隨后的FPGA重新配置期間,比特流從外部諸如閃存這樣的非易失性存儲器中讀取,通過FPGA配置控制器的處理,加載到內(nèi)部的
    的頭像 發(fā)表于 07-16 18:02 ?9593次閱讀
    一文了解<b class='flag-5'>FPGA</b>比特流的內(nèi)部結(jié)構(gòu)

    NAND Flash與NOR Flash:壞塊管理需求的差異解析

    NOR Flash和NAND Flash是兩種不同類型的閃存技術(shù),它們在存儲單元的連接方式、耐用性、壞塊管理等方面存在差異。
    的頭像 發(fā)表于 07-10 14:25 ?2361次閱讀
    NAND Flash與<b class='flag-5'>NOR</b> Flash:壞塊管理需求的差異解析

    FPGA高速接口應(yīng)用注意事項

    FPGA高速接口應(yīng)用注意事項主要包括以下幾個方面: 信號完整性與電磁兼容性(EMC) : 在設(shè)計FPGA高速接口時,必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策
    發(fā)表于 05-27 16:02

    紫光的FPGA哪些系列支持高速接口?

    紫光的FPGA哪些系列支持高速接口?相關(guān)接口有哪些免費的IP可以使用呢?性能怎么樣?
    發(fā)表于 03-20 16:58

    CYUSB3KIT-003如何集成一個NOR閃存

    我有一個 CYUSB3KIT-003。 我需要集成一個 NOR 閃存,我可以從中將固件讀取到 RAM,然后 NOR 閃存的一部分內(nèi)存應(yīng)該EVAL_2K4W_ACT_BRD_S7作為大容
    發(fā)表于 03-05 07:23

    昂科燒錄器支持Macronix旺宏電子的256Mb位串行NOR閃存MX25L25673GM

    芯片燒錄行業(yè)領(lǐng)導(dǎo)者-昂科技術(shù)近日發(fā)布最新的燒錄軟件更新及新增支持的芯片型號列表,其中Macronix旺宏電子的256Mb位串行NOR閃存MX25L25673GM已經(jīng)被昂科的通用燒錄平臺AP8000所支持。
    的頭像 發(fā)表于 03-01 19:19 ?521次閱讀
    昂科燒錄器支持Macronix旺宏電子的256Mb位串行<b class='flag-5'>NOR</b><b class='flag-5'>閃存</b>MX25L25673GM

    昂科燒錄器支持Giantec聚辰半導(dǎo)體的串行NOR閃存GT25Q16A-UG

    芯片燒錄行業(yè)領(lǐng)導(dǎo)者-昂科技術(shù)近日發(fā)布最新的燒錄軟件更新及新增支持的芯片型號列表,其中Giantec聚辰半導(dǎo)體的串行NOR閃存GT25Q16A-UG已經(jīng)被昂科的通用燒錄平臺AP8000所支持。
    的頭像 發(fā)表于 02-27 19:52 ?430次閱讀
    昂科燒錄器支持Giantec聚辰半導(dǎo)體的串行<b class='flag-5'>NOR</b><b class='flag-5'>閃存</b>GT25Q16A-UG
    安卓水果机游戏| 做生意如何风水| 迪威百家乐官网娱乐平台| 大发888真钱客户端| 安卓水果机游戏| 大发888游戏官方下载| 大发888娱乐城 34hytrgwsdfpv| 大发888大发体育| 六合彩报| 新宝百家乐官网网址| 百家乐官网黑牌靴| 百家乐官网的巧门| 贵族百家乐官网的玩法技巧和规则| 百家乐官网平注法规则| 百家乐游戏世界视频| 澳门百家乐秘积| 加州百家乐的玩法技巧和规则| 大佬百家乐娱乐城| 大连娱网棋牌大厅| 百家乐官网公式分析| 百家乐官网有好的投注法吗| 十三张百家乐官网的玩法技巧和规则| 风水24山向| 粤港澳百家乐赌场娱乐网规则| 大发888娱乐场存款168| 博威娱乐在线| 澳门百家乐官网现场真人版| 哪个百家乐官网技巧平台信誉好| 天堂鸟百家乐官网的玩法技巧和规则 | 狮威百家乐赌场娱乐网规则| 新太阳城娱乐| 万博娱乐城| 试用的百家乐官网软件| 大发888娱乐城 真钱bt| 顶旺娱乐| 新思维百家乐官网投注法| 百家乐官网真人视频出售| 赌王百家乐的玩法技巧和规则| bet365娱乐场注册| 百家乐官网等投注网改单| 子山午向的房子24山图|