吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

降低PCB設計中噪聲與電磁干擾24條

jf_60870435 ? 來源:jf_60870435 ? 作者:jf_60870435 ? 2023-07-04 16:57 ? 次閱讀

1、能用低速芯片就不用高速的,高速芯片用在關鍵地方

2、可用串一個電阻的辦法,降低控制電路上下沿跳變速率

3、盡量為繼電器等提供某種形式的阻尼

4、使用滿足系統要求的最低頻率時鐘

5、時鐘產生器盡量靠近使用時鐘的器件,石英晶體振蕩器外殼要接地

6、用地線將時鐘區圈起來,時鐘線盡量短

7、I/O 驅動電路盡量近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射

8、MCD無用端要接高或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空

9、閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端

10、印制板盡量,使用 45°線而不用 90°線布線以減小高頻信號對外的發射與耦合

11、印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些

12、單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,成本能承受的話用多層板以減小電源,地的容生電感

13、時鐘、總線、片選信號要遠離 I/O 線和接插件

14、模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘

15、對 A/D 類器件,數字部分與模擬部分寧可統一也不要交叉

16、時鐘線垂直于 I/O 線比平行 I/O 線干擾小,時鐘元件引腳遠離I/O 電纜

17、元件引腳盡量短,去耦電容引腳盡量短

18、關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短且直

19、對噪聲敏感的線不要與大電流,高速開關線平行

20、石英晶體下面以及對噪聲敏感的器件下面不要走線

21、弱信號電路,低頻電路周圍不要形成電流環路

22、信號都不要形成環路,如不可避免,讓環路區盡量小

23、每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容

24、用大容量的鉭電容或聚酯電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地

鉭電容全稱鉭電解電容,屬于電解電容的一種;電解電容包括鉭電解電容,鋁電解電容,鈮電解電容等;鉭電解電容由于材質不同,所以它的濾波效果比鋁電解電容要好,但也有缺點,就是耐電壓不高,電流大時容易爆炸。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    394

    文章

    4698

    瀏覽量

    86341
  • 時鐘
    +關注

    關注

    11

    文章

    1746

    瀏覽量

    131799
  • 電磁干擾
    +關注

    關注

    36

    文章

    2330

    瀏覽量

    105645
收藏 人收藏

    評論

    相關推薦

    PCB設計降低噪聲電磁干擾24個竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹
    發表于 05-05 10:28 ?2512次閱讀

    【轉】PCB設計降低噪聲電磁干擾的一些小竅門

    小竅門。下面是經過多年設計總結出來的,在PCB設計降低噪聲電磁干擾24個竅門:(1) 能用
    發表于 03-10 21:32

    PCB設計降低噪聲電磁干擾的小竅門

    小竅門。  下面是經過多年設計總結出來的,在PCB設計降低噪聲電磁干擾24個竅門:  (1
    發表于 09-18 15:40

    PCB設計降低噪聲電磁干擾24個竅門

    的一些小竅門。  下面是經過多年設計總結出來的,在PCB設計降低噪聲電磁干擾24個竅門: 
    發表于 11-28 17:05

    PCB設計降低噪聲電磁干擾24個竅門(轉)

    小竅門。下面是經過多年設計總結出來的,在PCB設計降低噪聲電磁干擾24個竅門:  (1)
    發表于 12-21 09:29

    降低噪聲電磁干擾24個竅門

    小竅門。  下面是經過多年設計總結出來的,在PCB設計降低噪聲電磁干擾24個竅門:  (1
    發表于 01-26 22:53

    【轉】PCB設計降低噪聲電磁干擾24個竅門

    小竅門。  下面是經過多年設計總結出來的,在PCB設計降低噪聲電磁干擾24個竅門:  (1
    發表于 02-01 22:35

    PCB設計降低噪聲電磁干擾的竅門

    降低噪聲電磁干擾24個竅門》為PCB設計降低噪聲
    發表于 05-31 06:39

    PCB設計電磁干擾問題,如何抑制干擾

    PCB設計電磁干擾問題PCB干擾抑制步驟
    發表于 04-25 06:51

    降低噪聲電磁干擾PCB設計24個竅門

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹
    發表于 11-03 10:15 ?2116次閱讀

    如何才能降低噪聲電磁干擾有什么小竅門

    降低噪聲電磁干擾24個竅門》為PCB設計降低噪聲
    發表于 09-08 10:47 ?0次下載
    如何才能<b class='flag-5'>降低噪聲</b>與<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>有什么小竅門

    PCB設計降低噪聲電磁干擾24個竅門資料下載

    電子發燒友網為你提供PCB設計降低噪聲電磁干擾24個竅門資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文
    發表于 04-21 08:52 ?14次下載
    <b class='flag-5'>PCB設計</b>:<b class='flag-5'>降低噪聲</b>與<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的<b class='flag-5'>24</b>個竅門資料下載

    降低PCB設計噪聲電磁干擾24

    能用低速芯片就不用高速的,高速芯片用在關鍵地方
    發表于 07-03 09:40 ?390次閱讀

    PCB設計降低噪聲電磁干擾的一些經驗

    電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹
    的頭像 發表于 07-28 10:33 ?639次閱讀

    如何在PCB設計克服放大器的噪聲干擾

    如何在PCB設計克服放大器的噪聲干擾? 在PCB設計,放大器的
    的頭像 發表于 11-09 10:08 ?747次閱讀
    百家乐冯氏坐庄法| 百家乐桌子轮盘| 百家乐号解码器| 网上百家乐官网娱乐场开户注册| 1368棋牌官网| 百家乐游戏介绍与分析| 百家乐官网孖宝揽| 金都娱乐场| 网上老虎机游戏| 大发百家乐现金| 西游记百家乐官网娱乐城| 百家乐官网策略与心得| 全讯网分析| 百家乐投注方法| 百家乐官网3带厂家地址| 大赢家娱乐城怎么样| 缅甸百家乐赌场| 澳门百家乐技术| 网上的百家乐官网怎么才能赢| 山东省| bet365提款要多久| 百家乐筹码| 百家乐单人操作扫描道具| 百家乐招商用语| 百家乐官网博娱乐网赌百家乐官网的玩法技巧和规则 | 网上玩百家乐技巧| 王牌百家乐官网的玩法技巧和规则| 在线百家乐官网大家赢| 外围赌球网站| 赌球开户| bet365体育| 百家乐终端下载| 做生意的十大风水禁忌| 百家乐官网赌博公司| 赌博百家乐官网赢钱方法| 百家乐官网视频台球下载| 越西县| 鄄城县| 望江县| 百家乐官网长路投注法| 哪个百家乐官网玩法平台信誉好|