使用Orcad Capture軟件和Allegro軟件進(jìn)行PCB設(shè)計(jì)的時(shí)候,電路圖中有很多電路相同的模塊,使用模塊復(fù)用的操作方法可以提高工作效率、減少工作量,同時(shí)也可以使得電路板的設(shè)計(jì)整體上顯的整體美觀。
今天我們使用一個(gè)小模塊的電源電路作為例子來(lái)講解設(shè)計(jì)過程和方法。
1、建立原理圖文件
2、建立元件庫(kù)MP1495元件符號(hào)
3、繪制芯片的原理圖符號(hào)庫(kù)文件
4、建立層次關(guān)系
繪制完成后電源電路,如下圖所示。
?
5、添加封裝
6、核對(duì)文件編號(hào)
勾選PCB Editor Reuse 下的Generate Reuse module,點(diǎn)擊確定。后續(xù)兩個(gè)彈窗選擇確定。
7、同步導(dǎo)入網(wǎng)絡(luò)表
加載元件封裝后的情況。
8、對(duì)電路進(jìn)行布局
9、創(chuàng)建模塊電路
10、設(shè)置modulepath
Allegro要調(diào)用mdd文件,去modulepath指定的路徑中搜索,所以要先設(shè)置modulepath,然后將生成的mdd文件放入modulepath指定路徑。
在原理圖里面放多個(gè)BLOCK圖。
11、檢查生成的電路
12、同步原理圖
然后同步原理圖,然后再次導(dǎo)入網(wǎng)絡(luò)表。執(zhí)行模塊復(fù)用后的效果。
總結(jié)
通過上面的學(xué)習(xí)讓我們了解了如何使用Orcad Capture和Allegro進(jìn)行模塊電路設(shè)計(jì)與復(fù)用的辦法技巧。運(yùn)用此方法可以幫助大家提高設(shè)計(jì)效率,節(jié)省設(shè)計(jì)時(shí)間。閱讀完這篇文章的小伙伴可以自己去試一試這個(gè)新功能,為己所用提高工作效率。
-
電路設(shè)計(jì)
+關(guān)注
關(guān)注
6677文章
2465瀏覽量
205342
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
如何在電路設(shè)計(jì)中優(yōu)化電阻
cadence allegro orcad各版本軟件下載鏈接分享
Orcad中怎么批量修改屬性值字體的大小
![<b class='flag-5'>Orcad</b><b class='flag-5'>中</b>怎么批量修改屬性值字體的大小](https://file1.elecfans.com/web2/M00/0A/0D/wKgaomcGL6qAXNa4AAB3fTxLlXI743.png)
OrCAD Capture 17.2 點(diǎn)擊edit simulation profile沒有反應(yīng)
如何在反激式拓?fù)?b class='flag-5'>中實(shí)現(xiàn)軟啟動(dòng)
![如<b class='flag-5'>何在</b>反激式拓?fù)?b class='flag-5'>中</b><b class='flag-5'>實(shí)現(xiàn)</b>軟啟動(dòng)](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
電源多路復(fù)用器電路設(shè)計(jì)指南
電路仿真和PCB設(shè)計(jì)軟件
![<b class='flag-5'>電路</b>仿真和<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>軟件</b>](https://file.elecfans.com/web2/M00/27/37/poYBAGHBmA2AD7e7AAAahjWuYP4250.jpg)
PCB及電路設(shè)計(jì)的接地資料基礎(chǔ)
藍(lán)牙模塊的工作原理與電路設(shè)計(jì)
如何使用Cadence SPB 23.1進(jìn)行設(shè)計(jì)復(fù)用
![如何使用Cadence SPB 23.1進(jìn)行設(shè)計(jì)<b class='flag-5'>復(fù)用</b>](https://file.elecfans.com/web2/M00/27/37/poYBAGHBmA2AD7e7AAAahjWuYP4250.jpg)
orcad capture修改元件庫(kù)后如何更新原理圖
Allegro SPB 16.3 版 PCB 畫板速成教材
快速學(xué)會(huì) OrCAD Capture CIS
OrCAD Capture V16.3 簡(jiǎn)易教程
利用Sigrity Aurora進(jìn)行PCB布線后的仿真分析-阻抗及寄生參數(shù)析
![利用Sigrity Aurora進(jìn)行<b class='flag-5'>PCB</b>布線后的仿真分析-阻抗及寄生參數(shù)析](https://file1.elecfans.com/web2/M00/C1/DD/wKgaomXb5eyACKvGAAA3d1s6n5o158.png)
評(píng)論