中國(guó)年度半導(dǎo)體技術(shù)盛會(huì)——中國(guó)國(guó)際半導(dǎo)體技術(shù)大會(huì)(CSTIC)將于2023年6月26-27日在上海國(guó)際會(huì)議中心舉辦。近百位世界領(lǐng)先的行業(yè)及學(xué)術(shù)專家匯聚一堂,內(nèi)容涵蓋IC設(shè)計(jì)、半導(dǎo)體器件與集成、光刻、刻蝕、CMP、封裝測(cè)試等各項(xiàng)前沿技術(shù)。
作為全球領(lǐng)先的半導(dǎo)體創(chuàng)新晶圓制造設(shè)備及服務(wù)供應(yīng)商,泛林集團(tuán)先進(jìn)技術(shù)發(fā)展事業(yè)部公司副總裁潘陽博士受邀將為大會(huì)做主題演講,以“先進(jìn)封裝技術(shù)的挑戰(zhàn): 來自設(shè)備供應(yīng)商的觀點(diǎn)” 為題,介紹泛林集團(tuán)的創(chuàng)新設(shè)備解決方案。與此同時(shí),泛林集團(tuán)多位專家還將在多個(gè)分會(huì)場(chǎng)進(jìn)行學(xué)術(shù)分享,內(nèi)容覆蓋先進(jìn)制程、工藝集成方案與碳膜填充等相關(guān)話題。
CSTIC 2023 大會(huì)主題演講嘉賓
潘陽
泛林集團(tuán)先進(jìn)技術(shù)發(fā)展事業(yè)部
公司副總裁
演講時(shí)間
2023年6月26日
演講主題
先進(jìn)封裝技術(shù)的挑戰(zhàn): 來自設(shè)備供應(yīng)商的觀點(diǎn)
內(nèi)容摘要
隨著集成電路器件尺寸縮小變得越來越具有挑戰(zhàn)性,先進(jìn)封裝技術(shù)開始在驅(qū)動(dòng)系統(tǒng)性能、功率、外形尺寸和降低成本方面發(fā)揮重要作用。設(shè)備供應(yīng)商是實(shí)現(xiàn)亞微米級(jí)封裝技術(shù)路線圖所必需的供應(yīng)鏈中的關(guān)鍵組成部分。泛林集團(tuán)的創(chuàng)新設(shè)備解決方案將使我們的客戶能夠采用混合鍵合和硅通孔(TSV)等重要技術(shù)。
泛林集團(tuán)分論壇演講日程
Symposium IV: Thin Film, Plating and Process Integration
演講嘉賓
鄧全
演講時(shí)間
2023年6月26日
演講主題
在動(dòng)態(tài)隨機(jī)存儲(chǔ)器先進(jìn)節(jié)點(diǎn)中使用不同位線間隔工藝集成方案的寄生電容研究
內(nèi)容摘要
這項(xiàng)研究中,我們?cè)u(píng)估了先進(jìn)動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)器件中電容節(jié)點(diǎn)接觸(NC)和位線(BL)之間的寄生電容。工藝建模用于分析不同工藝集成方案下的寄生電容。結(jié)果表明,位線接觸(BLC)和位線間距的奇偶效應(yīng)(BL-PW)對(duì)動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器的寄生電容有很大的影響。在工藝集成方案中使用低k間隔物和氣隙間隔物均有助于減少寄生電容。我們的研究表明,使用低k間隔物和使用氣隙間隔物可以分別使平均寄生電容降低16.5%和31.3%。
Symposium IV: Thin Film, Plating and Process Integration
演講嘉賓
盧冠峰
演講時(shí)間
2023年6月26日
演講主題
碳膜填充在反向自對(duì)準(zhǔn)雙重曝光
(r-SADP)中的應(yīng)用
內(nèi)容摘要
隨著臨界尺寸的不斷縮小,反向自對(duì)準(zhǔn)雙重曝光(r-SADP)技術(shù)被廣泛應(yīng)用于DRAM的圖形制造中。對(duì)于成熟的r-SADP技術(shù),一個(gè)關(guān)鍵挑戰(zhàn)是如何降低在不同圖案密度下,碳間隙填充后的高度差,簡(jiǎn)而言之,就是如何實(shí)現(xiàn)碳膜填充后的圖形平坦化。傳統(tǒng)的旋轉(zhuǎn)碳膜涂布(SOC)在不同的圖案密度下會(huì)存在高低差問題,這是r-SADP中的關(guān)鍵工藝步驟,這個(gè)問題在后續(xù)圖案轉(zhuǎn)移到下面的氧化物層期間可能會(huì)導(dǎo)致刻蝕工藝窗口變窄,進(jìn)而導(dǎo)致不同圖案區(qū)域的斷線和刻蝕不足等問題。與傳統(tǒng)的旋轉(zhuǎn)碳膜涂布(SOC)相比,泛林集團(tuán)的VectorAHMHCE機(jī)臺(tái)提供了獨(dú)特的CVD碳間隙填充工藝,該工藝實(shí)現(xiàn)了鍍膜刻蝕協(xié)作自下而上的生長(zhǎng)模式,從而獲得平坦化的碳膜填充圖形以及更高的碳膜量。我們成功地在不同的圖案密度下進(jìn)行了驗(yàn)證,碳膜的臺(tái)階高度從70nm優(yōu)化到5nm。此外,搭配這種新型的碳膜間隙填充工藝以及泛林的 Kiyo刻蝕機(jī)臺(tái),復(fù)雜圖案成功地轉(zhuǎn)移到下方氧化層,并且沒有斷線和橋接等問題。
Symposium III: Dry & Wet Etch and Cleaning
演講嘉賓
許星星
演講時(shí)間
2023年6月27日
演講主題
先進(jìn)制程的硬掩膜刻蝕中降低SiARC殘留物的方法
內(nèi)容摘要
使用旋涂法沉積的光阻(PR),硅基的抗反射層(SiARC)和碳層(SOC)的軟三明治結(jié)構(gòu)掩膜在先進(jìn)制程中被用于將光阻圖形轉(zhuǎn)移到下層的硬掩膜。但是在先進(jìn)制程中,光阻圖形十分復(fù)雜,這增加了刻蝕過程中缺陷或者由刻蝕殘留物造成的缺陷。在基于PR/SiARC/SOC的硬掩膜刻蝕過程中,由于不同的關(guān)鍵尺寸刻蝕的不均勻性導(dǎo)致的在硬掩膜刻蝕后SiARC的殘留是一個(gè)很常見的問題。但是由于關(guān)鍵尺寸的減小,刻蝕工藝過程中對(duì)于形貌的嚴(yán)格控制導(dǎo)致選擇合適的SiARC殘留物去除方法是一個(gè)很大的難題。本課題從SiARC殘留物形成的機(jī)理出發(fā),比較了三種通過優(yōu)化刻蝕工藝去除SiARC殘留物的方法,并研究了這些方法對(duì)下層硬掩膜形貌的影響。這三種方法包括:1)增強(qiáng)主刻蝕后的去軟掩膜步驟的清除能力,2)優(yōu)化硬掩膜刻蝕中的break through步驟去除的能力,3)在SOC刻蝕過程中通過優(yōu)化SOC對(duì)SiARC的選擇比來增加對(duì)SiARC的清除能力。通過對(duì)比,我們展示了如何通過組合優(yōu)化的方式來獲得對(duì)形貌影響最小的SiARC去除方式。
隨著科技進(jìn)步與行業(yè)助力,半導(dǎo)體產(chǎn)業(yè)的不斷發(fā)展成為支撐世界經(jīng)濟(jì)增長(zhǎng)的重要支柱。作為全球領(lǐng)先的半導(dǎo)體創(chuàng)新晶圓制造設(shè)備及服務(wù)供應(yīng)商,泛林集團(tuán)將與同業(yè)者攜手共進(jìn),持續(xù)用創(chuàng)新的解決方案助力半導(dǎo)體產(chǎn)業(yè)的發(fā)展,推動(dòng)定義下一代半導(dǎo)體技術(shù)的突破。
6月26 – 27日
泛林集團(tuán)期待與您相約CSTIC 2023
共話創(chuàng)新 共望未來!
你也在看嗎?
審核編輯:湯梓紅
-
集成電路
+關(guān)注
關(guān)注
5392文章
11622瀏覽量
363184 -
半導(dǎo)體
+關(guān)注
關(guān)注
334文章
27708瀏覽量
222645 -
光刻
+關(guān)注
關(guān)注
8文章
324瀏覽量
30247 -
泛林集團(tuán)
+關(guān)注
關(guān)注
0文章
58瀏覽量
11841
原文標(biāo)題:泛林集團(tuán)邀您共享CSTIC 2023技術(shù)盛會(huì)
文章出處:【微信號(hào):泛林半導(dǎo)體設(shè)備技術(shù),微信公眾號(hào):泛林半導(dǎo)體設(shè)備技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論