吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR跑不到速率后續來了,相鄰層串擾深度分析!

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2023-06-06 17:22 ? 次閱讀

高速先生成員:黃剛

就在剛剛,雷豹把他對疊層的調整方式和改善后的仿真結果給師傅Chris看完后,Chris給雷豹點了個大大的贊,因為優化的方式其實不需要大改DDR的走線,只需要把相鄰層的信號最大限度的拉開,同時為了保證疊層厚度不變,就需要把信號和參考的地平面相應的靠近。這個操作的好處是顯而易見,信號與信號之間的距離變遠的同時,信號與參考地平面的距離又變近了,串擾肯定就能夠改善了啊!下面是雷豹想到的改善后的疊層方案。

wKgaomR--rqAIF_DAAB2Rdy2tZ0506.jpg

信號與信號由之前的4.476mil拉大到了5.5mil,同時為了保持厚度不變,信號與地的距離從3mil減小到了2.5mil。這個時候會不會有粉絲問,為什么不再拉大一點呢,直接拉到6mil以上不更好了。呃,這個……只能回答你們,PCB設計是需要多種因素來權衡,拉到6mil的串擾肯定會更好,但是信號離地平面近了,線寬需要減小才能控到之前的阻抗,近到2mil壓根就控不到阻抗了,因為線忒細了。

其實雷豹坦言,采取這個疊層調整的方案其實也主要是通過“憑感覺”來的,理論是知道的,就是信號之間遠了,信號和地平面近了,電磁場在信號之間的交叉量就少了,因此串擾能夠改善。但是改善了多少,能不能通過其他指標更清晰的量化出來呢,雷豹心里其實是打鼓的!

Chris看破不點破,決定親自來接手這個案例后續的串擾分析。我們知道,去衡量任何信號質量的手段無非就兩種,要么是在時域上判斷,要么就是在頻域上去分析。時域的話,雷豹已經在信號眼圖上有對比過了,那么想繼續分析這個串擾的改善的話,就有在頻域上去做文章了。

Chris對雷豹調整疊層前后的走線結構進行建模,利用cadence的3D clarity快速的建立了兩種結構的模型,可以看到,雷豹的優化方案就是把信號間距拉遠,信號與地間距拉近,同時減小一定的線寬來控制阻抗不變。

wKgaomR--ryAVmXqAABB_2pxt2Y555.jpg

原始仿真模型版本中,我們把相鄰層的走線長度定在1000mil,基本上和該案例的DDR走線的最大并行長度接近,使得這個仿真模型更貼近該案例的真實情況。

分別對兩個模型進行仿真,仿真后得到兩者的串擾參數的結果,Chris把它們擺在一起來看。

wKgZomR--r2AUXogAABQdMt01EU206.jpg

從對比結果可以看到,串擾在DDR運行的頻率處從22db改善到29db,大家可不要小看這個7db的串擾改善,從db損耗反推回幅度的話,如果串擾源電壓是1V的話,基本上22db是80mV的串擾幅度,29db只有35mV左右,改善還是非常的大的,有興趣的粉絲后面可以自己算算哈!

當然,在雷豹驚呼很厲害的時候,Chris突然問雷豹,那優化了疊層之后,還有沒有什么辦法通過走線的變化進一步優化串擾呢?此時雷豹看著Chris的仿真模型,同時腦中不停的翻滾曾經學過的串擾理論,duang的一聲,有啦!目前仿真模型是信號線并行長度1000mil,如果能縮短到500mil呢,會不會使得串擾結果進一步變好呢?Chris滿意的點了點頭,進步很大的小伙子!只見Chris飛快的對模型上的信號走線縮短一半,只剩500mil的并行長度,然后再次進行仿真,結果令人滿意,串擾量級又改善了3個多db!

wKgZomR--r2AUrUJAABVphDR-IM193.jpg

的確,從串擾產生的理論出發去尋找改善串擾的方案,的確是比較好的解決問題的思路,于是雷豹在之前的疊層優化建議之外,還加上了一條,盡量減小相鄰層并行的走線的長度,這下這個案例的改板設計就更保險了!正當雷豹開始暗爽的時候,突然Chris來了一句,那在這個case里,主控和DDR的布局位置都不變的時候,具體要怎么走線才能達到縮短并行長度的目標呢?雷豹剛開始楞了下,不過鎮定下來思考片刻后,作為PCB設計出身然后轉到我們高速先生團隊的他還是想到了不少的辦法實現了!



審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路板
    +關注

    關注

    140

    文章

    4996

    瀏覽量

    98841
  • DDR
    DDR
    +關注

    關注

    11

    文章

    715

    瀏覽量

    65525
  • 信號
    +關注

    關注

    11

    文章

    2804

    瀏覽量

    77097
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26992
  • PCB
    PCB
    +關注

    關注

    1

    文章

    1824

    瀏覽量

    13204
收藏 人收藏

    評論

    相關推薦

    常見信號完整性的問題之PCB設計的原因與Altium Designer中的消除技術

    Altium中的信號完整性分析包括檢查信號上升時間,下降時間,提供終端方案和進行分析的能力。您還可以定義模型并設置規則和約束以及信號完整性分析
    的頭像 發表于 08-25 15:50 ?9605次閱讀
    常見信號完整性的問題之PCB設計<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因與Altium Designer中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>消除技術

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號
    的頭像 發表于 09-12 08:08 ?1470次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    PCB設計與-真實世界的(上)

    作者:一博科技SI工程師陳德恒摘要:隨著電子設計領域的高速發展,產品越來越小,速率越來越高,信號完整性越來越成為一個硬件工程師需要考慮的問題。,阻抗匹配等詞匯也成為了硬件工程師的口頭禪。電路板
    發表于 10-21 09:53

    基于高速PCB分析及其最小化

    的方法來力求的最小化。結合上面的分析,解決問題主要從以下幾個方面考慮:  在布線條件允許的條件下,盡可能拉大傳輸線間的距離;或者盡可
    發表于 09-11 15:07

    溯源是什么?

    所謂,是指有害信號從一個傳輸線耦合到毗鄰傳輸線的現象,噪聲源(攻擊信號)所在的信號網絡稱為動態線,***的信號網絡稱為靜態線。產生
    發表于 08-02 08:28

    幾張圖讓你輕松理解DDR

    DDR這種并行信號的,還是在時域的角度上去分析會更直觀和有說服力。當然難度也擺在這里,你必須把整組信號乃至整個通道的信號一起分析,才能得
    發表于 09-05 11:01

    “一秒”讀懂對信號傳輸時延的影響

    對信號造成的時延影響,因此走線在內層可以減小走線之間因遠端造成的時延差異。問題來了在繞線等長設計中,如
    發表于 01-10 14:13

    DDR不到速率,調整下PCB疊就搞掂了?

    ,客戶的描述也非常的直擊問題點,就是。。。DDR4不到額定的2400M的速率! 只想板子跑到額定2400M的速率,客戶這個要求一點也不過
    發表于 06-02 15:32

    DDR不到速率后續來了相鄰深度分析

    多少,能不能通過其他指標更清晰的量化出來呢,雷豹心里其實是打鼓的! Chris看破不點破,決定親自來接手這個案例后續分析。我們知道,去衡量任何信號質量的手段無非就兩種,要么是在
    發表于 06-06 17:24

    pcb設計中的—兩傳輸線相鄰太近

    簡單地講都是因為兩傳輸線相鄰太近造成的,那么在高頻走線里如何減小串,首先要弄清楚傳輸線的概念,搞清楚傳輸線
    發表于 11-21 13:50 ?3219次閱讀

    淺談層疊設計、同

    1、 層疊設計與同 很多時候,超標的根源就來自于層疊設計。也就是我們第一篇文章說的設計上先天不足,后面糾正起來會比較困難。 講到層
    的頭像 發表于 04-09 17:21 ?4413次閱讀
    淺談層疊設計、同<b class='flag-5'>層</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>、<b class='flag-5'>層</b>間<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    如何解決EMC設計中的問題?

    ? 是通過近電場(電容耦合)和磁場(電感耦合)在相鄰導體之間耦合的噪聲。盡管任何相鄰導體都表現出
    的頭像 發表于 12-25 15:12 ?2475次閱讀

    高速差分過孔間的 差分過孔間的仿真分析

    假設差分端口D1—D4是芯片的接收端,我們通過觀察D5、D7、D8端口對D2端口的遠端分析相鄰通道的
    發表于 11-11 12:28 ?827次閱讀

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是
    的頭像 發表于 11-01 10:10 ?1347次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹

    嵌入式開發中引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導體的有風險的區域最小化、
    發表于 03-07 09:30 ?1877次閱讀
    嵌入式開發中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?
    百家乐大转轮| 百家乐官网开发软件| 金龙博彩| 现金百家乐| 遂平县| 汝南县| 网上百家乐官网平台下载| 澳门百家乐官网官网www.bjbj100.com | 网络百家乐金海岸破解软件| 百家乐庄家怎样赚钱| 博狗百家乐的玩法技巧和规则| 威尼斯人娱乐场wnsrdcylcbywz | 百家乐赌博| 浩博百家乐官网娱乐城| 百家乐官网投注信用最好的| 百家乐官网娱乐网开户| LV百家乐官网赢钱LV| 百家乐游戏看路| 重庆百家乐团购百嘉乐量贩KTV地址| 百家乐官网庄牌| 中国百家乐技巧| 大发888怎么玩不了| 阳曲县| 真人百家乐官网娱乐场开户注册| 百家乐试玩活动| 新时代百家乐娱乐城| 大发888娱乐老虎机| 寿光市| 迪威百家乐官网赌场娱乐网规则 | 噢门百家乐玩法| 大发888娱乐城俄罗斯| 福泉市| 南宁百家乐官网赌| 澳门百家乐下路写法| 大发888娱乐城pt| 百樂坊娱乐| 百家乐官网网上真钱娱乐| 百家乐英皇娱乐城| 沙龙百家乐官网赌场娱乐网规则| 澳门百家乐游戏皇冠网| 大发888官网z46|