吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文為您揭秘碳化硅芯片的設計和制造

安森美 ? 來源:未知 ? 2023-03-30 22:15 ? 次閱讀

本文作者:安森美汽車主驅功率模塊

產品經理Bryan Lu

眾所周知,對于碳化硅MOSFET(SiC MOSFET)來說,高質量的襯底可以從外部購買得到,高質量的外延片也可以從外部購買到,可是這只是具備了獲得一個碳化硅器件的良好基礎,高性能的碳化硅器件對于器件的設計和制造工藝有著極高的要求。這篇文章為您介紹SiC MOSFET器件設計和制造流程并展示安森美(onsemi)在這方面的創新技術與成果。

Die Layout

首先,下圖是一張制造測試完成了的SiC MOSFET的晶圓(wafer)。

4fc42946-cf04-11ed-bfe3-dac502259ad0.png

芯片表面一般是如圖二所示,由源極焊盤(Source pad),柵極焊盤(Gate Pad)開爾文源極焊盤(Kelvin Source Pad)構成。有一些只有Gate pad,如上圖的芯片就沒有Kelvin source pad。 4fe889ee-cf04-11ed-bfe3-dac502259ad0.png

圖二.芯片表面

在這里我們仔細觀察芯片的周圍有一個很窄的環形,它的作用主要是提升芯片的耐壓,我們叫耐壓環(Edge termination Ring),通常是JTE結構,其實一個芯片主要就是由三部分構成:Terminal Ring,Gate Pad,Kelvin Source Pad和開關單元(Active Cell)。芯片外圍一圈是耐壓環,Gate pad把柵極信號傳遞到每一個Cell上面,然后里面是上百萬個Active Cell。

通常大家關注比較多的是Active Cell,因為芯片的開關和導通性能主要是和Active Cell有比較大的關系。在這里我們把芯片的layout還有各個部分的作用特點總結一下,這樣方便大家對芯片有一個更好的認識。

耐壓環

(Edge termination Ring)

環繞著芯片的開關單元,目前大多數采用JTE結構;

有效控制漏電流,提高SiC器件的可靠性和穩定性;

減小電場集中效應,提高SiC器件的擊穿電壓,SiC MOSFET的擊穿電壓和具體的每一個開關單元有關,同時和耐壓環也有很大的關系;

防止離子遷移,JTE技術可以用于抑制移動離子的漂移,從而提高SiC MOSFET的可靠性和穩定性。

其實耐壓環的最主要的作用就是提升芯片的耐壓,SiC MOSFET的耐壓和Active Cell有關系,但是芯片邊緣的場強很大,及其容易導致邊緣擊穿,所以這就是JTE的作用所在。在一些高壓的器件中,甚至JTE的面積會大于Active Cell的面積。

柵極焊盤,開爾文源極焊盤

(Gate Pad,Kelvin Source Pad )

柵極pad主要作用就一個,把柵極的信號傳輸到各個開關單元,同時提一下,安森美的芯片是集成了柵極電阻的,這樣在模塊封裝上可以節省空間和一些成本。

開爾文源極主要是增加了開關速度,減小開關損耗。不過在做并聯使用的時候,就需要特別的設計來使用它。

開關單元

(Active Cell)

電流導通和關閉的路徑;

所有的單元是并聯;

固定的單元特性下,單元的數量決定了整個芯片的導通電阻大小和短路電流能力;

目前主要分為平面和溝槽兩種結構。

現在,我們已經對SiC MOSFET的表面layout有了認識,在SiC的芯片里Edge terminal和Active Cell是非常重要的兩部分,安森美在JTE的設計上具有豐富的經驗,在SiC MOSET上已經從M1發展到了M3,通過幾代的技術迭代發展,JTE設計仿真和制造非常的成熟。我們來總結一下JTE的一些特點和一些設計考慮因素。

SiC JTE(結延伸區)是用于改善硅碳化物(SiC)功率器件電壓阻斷能力的結構。SiC JTE的設計對于實現所需的擊穿電壓并避免因器件邊緣處高電場而導致的過早擊穿至關重要。

以下是SiC JTE設計的一些關鍵考慮因素:

1. JTE區域的寬度和摻雜:JTE區域的寬度和摻雜濃度確定器件邊緣處的電場分布。較寬和重摻JTE區域可以減少電場并提高擊穿電壓。

2. JTE的錐角和深度:JTE的錐角和深度影響電場分布和擊穿電壓。較小的錐角和較深的JTE可以減少電場并提高擊穿電壓。

3. 表面鈍化:表面鈍化層對于減少表面泄漏并提高擊穿電壓非常重要。需要特別為SiC JTE器件精心設計和優化鈍化層。

4. 熱設計:SiC JTE器件可以在比其Si對應物更高的溫度下工作。但是,高溫也可能降低器件性能和可靠性。因此,在SiC JTE設計過程中應考慮熱設計,如散熱和熱應力。

總體而言,SiC JTE設計是一個復雜的過程,涉及各種設計參數之間的權衡。需要進行仔細的優化和仿真,以實現所需的器件性能和可靠性。

Active Cell開關單元 – SiC MOSFET的核心

我們可以把MOSFET(硅和碳化硅)根據它們的柵極結構分成兩類:平面結構溝槽結構,它們的示意圖如圖三所示。如果從結構上來說,硅和碳化硅MOSFET是一樣的,但是從制造工藝和設計上來說,由于碳化硅材料和硅材料的特性導致它們要考慮的點大部分都不太一樣。比如SiC大量使用了干蝕刻(Dry etch),還有高溫離子注入工藝,注入的元素也不一樣。

4fc42946-cf04-11ed-bfe3-dac502259ad0.png500fd648-cf04-11ed-bfe3-dac502259ad0.png

圖三.MOSFET的平面結構與溝槽結構

當前國際上的SiC MOSFET絕大部分都采用了圖三A的平面結構,有少部分的廠家采用了圖三B的溝槽結構。從發展的角度來看,最終都會衍生到溝槽結構。但是目前的平面結構的潛力還是可以繼續深挖的,而溝槽結構也沒有表現出它們應當有的水平,在這里我們引入一個統一的尺度來衡量它們的性能 - Rsp(Rdson * area),標識的是單位面積里的導通電阻大小。平面結構的SiC MOSFET具有可靠性高,設計加工簡單的優點

安森美用在汽車主驅逆變器里的SiC MOSFET的Rsp 從第一代M1的4.2 m? * cm2降低到M2的2.6 m? * cm2,目前的最新的M3e常溫下的Rsp性能和友商的溝槽結構的SiC MOSFET的水平一致,而高溫下的Rsp則低于友商溝槽結構SiC MOSFET的Rsp,達到了行業領先的水平。M3e的cell pitch值和目前的溝槽結構的SiC MOSFET pitch值相當,這表明安森美在平面結構的SiC MOSFET發展優化到了一個相當高的水平。當然一個MOSFET的性能不僅僅看Rsp,還要考慮開關損耗。通過前幾代的SiC MOSFET發展,以及根據大量的客戶應用反饋,安森美SiC MOSFET器件優化了導通損耗、開通損耗、反向恢復損耗以及短路時間,使得它們在客戶的應用中達到最優化的一個效率。

SiC MOSFET的平面結構的Active Cell的設計制造方向主要是減小開關單元間距也就是pitch值,提升開關單元的密度,減小Rdson,提升柵極氧化層的可靠性。

如圖三A中的結構為了盡可能的減小導通電阻,需要調整開關單元的間距,pitch值和Wg也就是柵極的寬度有一定的關系,pitch值變小,Wg也相應變小,這個對于柵極的可靠性是有一定好處的,在SiC MOSFET里,柵極氧化層(Gate Oxide)非常的薄,小于100納米,因此在SiC的生產工藝中使用了干式蝕刻的方法來控制加工的精度。

根據圖三A中的導通電阻示意圖,我們可以得出Rdson = Rs + Rch + Ra + Rjfet + Rdrif + Rsub, 在這里面Rch和Ra占比最大,超過60%以上,所以它們變成了設計和工藝優化的一個重點方向之一。不過也不是一味的減小開關單元柵極的寬度就可以減小Rsp,柵極的Wg寬度減小到一定范圍,反而會導致Rsp變大,在設計的時候需要綜合考慮以上的參數相互之間的影響,這樣才能獲得一個比較理想的優化結果,安森美經過幾代的工藝迭代發展,其平面結構的SiC MOSFET上已經在性能,良率、可靠性等方面發展得相對成熟。

在芯片里,每個active cell是并聯在一起的,圖四是一個芯片的截面圖的示意圖,在這里采用的是帶狀結構的布局。從這里大家會對于芯片可以有更形象的了解。

4fc42946-cf04-11ed-bfe3-dac502259ad0.png

5042b6ee-cf04-11ed-bfe3-dac502259ad0.png

圖四.芯片的截面圖

以下是SiC MOSFET Rdson設計的一些關鍵考慮因素:

1. 通道寬度和摻雜:SiC MOSFET的通道寬度和摻雜濃度會影響Rdson和電流密度。較寬和重摻的通道可以降低Rdson并提高電流承載能力。

2. 柵極氧化層厚度:柵極氧化層的厚度影響柵極電容,進而影響開關速度和Rdson。較薄的柵極氧化物可以提高開關速度,但也可能增加柵極漏電流,并增加氧化層擊穿失效的風險。

3. 柵極設計:柵極設計影響柵極電阻,進而影響開關速度和Rdson。較低的柵極電阻可以提高開關速度,但也可能增加柵極電容。

總體而言,SiC MOSFET Rdson設計是一個復雜的過程,涉及綜合考慮各個參數之間的相互影響。需要進行仔細的優化和仿真并且進行試驗和測試,以實現所需的器件性能和可靠性。

集成片上柵極電阻

安森美所有針對主驅逆變器開發的SiC MOSFET都集成了柵極的電阻,我們可以從圖五看到有無電阻的區別。圖五A是不需要柵極電阻(芯片上集成了),圖五B是需要額外加一個柵極電阻。

50669ac8-cf04-11ed-bfe3-dac502259ad0.png

圖五.有無柵極電阻的區別

集成柵極電阻會給模塊設計和制造帶來一些好處:

簡化了模塊綁定線的工藝,降低了失效率。

減少了焊接電阻到DBC的工藝

降低了BOM和制造成本

便于封裝的相對小型化設計和制造

SiC MOSFET的設計制造工藝非常復雜,本文對其流程與一些關鍵考慮因素進行了簡要介紹,希望能讓大家對SiC MOSFET的設計和制造有一個概念。

安森美在SiC功率器件的設計和制造領域擁有十多年的經驗,我們的SiC MOSFET產品經過幾代的迭代發展,無論是性能還是品質和可靠性都已經穩定和具有競爭力,非常歡迎選擇和使用我們的SiC MOSFET產品。

點個星標,茫茫人海也能一眼看到我

5079a97e-cf04-11ed-bfe3-dac502259ad0.gif

50b0fb7c-cf04-11ed-bfe3-dac502259ad0.jpg

點贊、在看,記得兩連~」


原文標題:一文為您揭秘碳化硅芯片的設計和制造

文章出處:【微信公眾號:安森美】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 安森美
    +關注

    關注

    32

    文章

    1704

    瀏覽量

    92158

原文標題:一文為您揭秘碳化硅芯片的設計和制造

文章出處:【微信號:onsemi-china,微信公眾號:安森美】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    碳化硅薄膜沉積技術介紹

    多晶碳化硅和非晶碳化硅在薄膜沉積方面各具特色。多晶碳化硅以其廣泛的襯底適應性、制造優勢和多樣的沉積技術而著稱;而非晶碳化硅則以其極低的沉積溫
    的頭像 發表于 02-05 13:49 ?77次閱讀
    <b class='flag-5'>碳化硅</b>薄膜沉積技術介紹

    什么是MOSFET柵極氧化層?如何測試SiC碳化硅MOSFET的柵氧可靠性?

    具有決定性的影響。因此,深入理解柵極氧化層的特性,并掌握其可靠性測試方法,對于推動碳化硅 MOSFET的應用和發展具有重要意義。今天的“SiC科普小課堂”將聚焦于“柵極氧化層”這新話題:“什么是柵極
    發表于 01-04 12:37

    碳化硅在新能源領域的應用 碳化硅在汽車工業中的應用

    碳化硅在新能源領域的應用 1. 太陽能光伏 碳化硅材料在太陽能光伏領域主要應用于制造高性能的太陽能電池。由于其高熱導率和良好的化學穩定性,碳化硅可以作為太陽能電池的基底材料,提高電池的
    的頭像 發表于 11-29 09:31 ?465次閱讀

    碳化硅的應用領域 碳化硅材料的特性與優勢

    碳化硅的應用領域 碳化硅(SiC),作為種寬禁帶半導體材料,因其獨特的物理和化學特性,在多個領域展現出廣泛的應用潛力。以下是碳化硅些主
    的頭像 發表于 11-29 09:27 ?2324次閱讀

    碳化硅SiC制造工藝詳解 碳化硅SiC與傳統半導體對比

    碳化硅SiC制造工藝詳解 碳化硅(SiC)作為種高性能的半導體材料,其制造工藝涉及多個復雜步驟,以下是對SiC
    的頭像 發表于 11-25 16:32 ?2161次閱讀

    碳化硅襯底,進化到12英寸!

    電子發燒友網報道(/梁浩斌)碳化硅產業當前主流的晶圓尺寸是6英寸,并正在大規模往8英寸發展,在最上游的晶體、襯底,業界已經具備大量產能,8英寸的碳化硅晶圓產線也開始逐漸落地,進入試產階段。 ? 讓
    的頭像 發表于 11-21 00:01 ?2836次閱讀
    <b class='flag-5'>碳化硅</b>襯底,進化到12英寸!

    Wolfspeed推出創新碳化硅模塊

    全球領先的芯片制造商 Wolfspeed 近日宣布了項重大技術創新,成功推出了款專為可再生能源、儲能系統以及高容量快速充電領域設計的碳化硅
    的頭像 發表于 09-12 17:13 ?612次閱讀

    碳化硅晶圓和硅晶圓的區別是什么

    以下是關于碳化硅晶圓和硅晶圓的區別的分析: 材料特性: 碳化硅(SiC)是種寬禁帶半導體材料,具有比硅(Si)更高的熱導率、電子遷移率和擊穿電場。這使得碳化硅晶圓在高溫、高壓和高頻應
    的頭像 發表于 08-08 10:13 ?1844次閱讀

    Wolfspeed碳化硅制造工廠取得顯著進展

    在全球半導體技術持續革新的浪潮中,碳化硅芯片作為新代功率半導體器件的核心材料,正逐步成為市場的新寵。近日,半導體制造領域的佼佼者Wolfspeed公司宣布,其
    的頭像 發表于 06-27 14:33 ?686次閱讀

    碳化硅MOS在直流充電樁上的應用

    MOS碳化硅
    瑞森半導體
    發布于 :2024年04月19日 13:59:52

    碳化硅器件的類型及應用

    碳化硅種廣泛用于制造半導體器件的材料,具有比傳統硅更高的電子漂移率和熱導率。這意味著碳化硅器件能夠在更高的溫度和電壓下工作,同時保持穩定性和效率。
    發表于 04-16 11:54 ?802次閱讀

    碳化硅芯片設計:創新引領電子技術的未來

    隨著現代電子技術的飛速發展,碳化硅(SiC)作為種新型的半導體材料,以其優異的物理和化學性能,在功率電子器件領域展現出巨大的應用潛力。碳化硅芯片的設計和
    的頭像 發表于 03-27 09:23 ?1267次閱讀
    <b class='flag-5'>碳化硅</b><b class='flag-5'>芯片</b>設計:創新引領電子技術的未來

    碳化硅壓敏電阻 - 氧化鋅 MOV

    和發電機繞組以及磁線圈中的高關斷電壓。 棒材和管材EAK碳化硅壓敏電阻 這些EAK非線性電阻壓敏電阻由碳化硅制成,具有高功率耗散和高能量吸收。該系列采用棒材和管材制造,外徑范圍
    發表于 03-08 08:37

    了解SiC碳化硅MOSFET的應用及性能優勢

    耐壓,高可靠性??梢詫崿F節能降耗,小體積,低重量,高功率密度等特性,在新能源汽車、光伏發電、軌道交通、智能電網等領域具有明顯優勢。 . 碳化硅MOSFET常見封裝TO247 碳化硅MOSFET是
    的頭像 發表于 02-21 18:24 ?1571次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>了解SiC<b class='flag-5'>碳化硅</b>MOSFET的應用及性能優勢
    百家乐官网官网| 百家乐官网谁能看准牌| 棋牌百家乐官网赢钱经验技巧评测网| 百家乐官网小型抽水泵| 百家乐官网最安全打法| 电脑百家乐官网的玩法技巧和规则 | 永寿县| 网上百家乐官网平台下载| 百家乐官网高手怎么下注| 加州百家乐娱乐城| 杭州百家乐西园| 威尼斯人娱乐备用网址| 万通国际娱乐| 百家乐官网怎样做弊| 百家乐官网群shozo| 百家乐英皇娱乐城| 大发888问题缺少组件| 现金游戏平台| 百家乐官网赌场彩| 澳门百家乐官网官方网站破解百家乐官网技巧| 太阳城百家乐手机投注| 死海太阳城酒店| 太阳城百家乐官网群| 百家乐官网国际娱乐场| 24山方位吉凶| 全讯网| 万豪国际娱乐城| 百家乐官网娱乐平台备用网址 | 赌博网站| 大世界百家乐官网娱乐网| 澳门百家乐国际娱乐城| 全讯网zq06| 百家乐官网下注时机| 百家乐官网策略网络游戏信誉怎么样 | 网络百家乐内幕| 棋牌评测网| 电玩百家乐官网游戏机路单| 破解百家乐真人游戏| 网络赌博平台| 博九百家乐官网的玩法技巧和规则| 德州百家乐21点桌|