瑞薩電子采用 Verisium 平臺和應用程序,可針對最新 R-Car SoC 汽車應用設計中的特定錯誤,將糾錯效率提升 6 倍
楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,瑞薩電子(Renesas Electronics)已采用全新的人工智能(AI)驅動的 CadenceVerisium驗證平臺,實現更高效的錯誤根本原因分析。基于全新的 Verisium 平臺,瑞薩顯著提高了糾錯效率,縮短其面向汽車應用 R-Car 設計的上市時間。
Verisium 平臺及應用包括 Versium AutoTriage、Verisium SemanticDiff、Verisium WaveMiner、Verisium PinDown、Verisium Debug 和 Verisium Manager,是 Cadence 整合企業數據及 AI(JedAI)平臺的組成部分,致力于實現 AI 驅動的錯誤根本原因分析。從 IP 到 SoC ,單次或多次運行,該解決方案為用戶提供全面的糾錯解決方案,利用波形圖、原理圖、動因追溯和 SmartLog 技術建立快速、完整的交互式后處理糾錯流程,進一步提高糾錯效率。
“質量和效率是確保 R-Car 設計按時交付的關鍵,”瑞薩設計越南(Renesas Design Vietnam Co., Ltd.)總裁阪本憲成先生表示,“Cadence Verisium Debug 平臺幫助工程師完成從 IP 到 SoC 設計的完整糾錯。全新的波形格式符合現代驗證的需求,并將仿真探測性能提高 2 倍。采用 AI 驅動的 Verisium 應用,我們將糾錯效率提升至最高 6 倍,設計團隊也得以進一步縮短驗證周期。”
“AI 將重塑 EDA 領域的格局,”Cadence 高級副總裁兼系統與驗證事業部總經理 Paul Cunningham 說道,“通過將驗證全流程輸入和輸出數據匯總到 Cadence JedAI 平臺,我們得以開發全新的基于 AI 的 Verisium 應用,大幅提高了驗證生產力和效率。”
基于 AI 的 Verisium 驗證平臺是 Cadence 驗證全流程的一部分,其中包括 PalladiumZ2 硬件仿真加速系統,ProtiumX2 原型驗證系統,Xcelium仿真平臺,Jasper形式化驗證平臺和 HeliumVirtual and Hybrid Studio 平臺。Cadence 的驗證全流程可提供最高的驗證吞吐率,用最少的時間和資金投入找到缺陷。Verisium 平臺和應用支持公司的智能系統設計(Intelligent System Design)戰略,旨在實現 SoC 卓越設計。
審核編輯:湯梓紅
-
Cadence
+關注
關注
65文章
930瀏覽量
142456 -
eda
+關注
關注
71文章
2788瀏覽量
173873 -
AI
+關注
關注
87文章
31524瀏覽量
270339 -
瑞薩電子
+關注
關注
37文章
2876瀏覽量
72409
原文標題:Cadence Verisium 驗證平臺以 AI 助力瑞薩電子提高糾錯效率
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論