吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

UCIe能否統一多晶片系統封裝內互連技術?

中科院半導體所 ? 來源:TechSugar ? 2023-02-01 16:53 ? 次閱讀

《道德經》里說“圖難于其易,為大于其細。天下難事,必作于易;天下大事必作于細。”其實芯片也是這樣,要做大,先做小,這里的從小做起不僅是指器件建模、RTL描述或IP實現,還包括以真正的“芯粒”組合來搭建大芯片。

在當前先進工藝開發的大型SoC中,根據主要功能劃分出計算、存儲、接口等不同模塊,每個模塊選擇最合適的工藝制造完成后,再通過封裝技術組合在一起,已經成為了一種常見選擇。這種“硬核拼搭”的樂高積木式開發方法,可以有效化解集成度持續提高帶來的風險,例如良率面積限制、開發成本過高等問題,因而逐漸成為行業發展的熱點方向。

小芯片之間如何拼接,成為多晶片系統(Multi Die System)設計方法學實現的關鍵。在多晶片系統(Multi Die System)出現的早期,由于技術新穎,都是各廠商自己摸索,采用自有技術實現不同小芯片之間的連接。但各家都是自研接口技術,不僅重復開發工作繁重,而且也難以真正發揮多晶片系統(Multi Die System)的效力,如果能夠將芯粒的接口技術標準化,則不僅可以加速推廣多晶片系統(Multi Die System)技術,減少重復開發工作量,也可以打破廠商界限,將不同供應商的芯粒組合在一起,從而進一步提高資源利用率和開發效率,最終圍繞芯粒建立一個大型的生態系統。

正當其時的UCIe

近年來,已有不同的行業組織提出了適用于多晶片系統的芯粒間(Die-to-Die)互連技術規格,而通用芯粒互連標準UCIe(Universal Chiplet Interconnect Express)在2022年3月發布,作為較晚出現的技術標準,UCIe不僅獲得了半導體生態鏈上各主要廠商的支持,也是到目前為止,技術規范定義最完整的一個標準。

9d00342e-980a-11ed-bfe3-dac502259ad0.png

圖片來源:新思科技

從UCIe聯盟公布的白皮書來看,UCIe 1.0標準支持即插即用,在協議層支持PCIe或CXL等成熟技術,也支持用戶自定義的流式傳輸,兼具普適性與靈活性;在協議上,UCIe定義了完整的芯粒間互連堆棧,確保了支持UCIe技術的芯粒相互之間的互操作性,這是實現多裸片系統的前提條件;雖然是為芯粒技術定制,但UCIe既支持封裝內集成,也支持封裝間互連,可用于數據中心等大型系統設備間的互連組裝;對封裝內互連,UCIe既支持成本優先的普通封裝,也支持能效或性能優先的立體封裝。總而言之,得到了半導體及應用領域各環節核心廠商支持的UCIe,具備了成為普適技術的基礎。

9d0e04fa-980a-11ed-bfe3-dac502259ad0.png

不同封裝UCIe參數

UCIe規范概述

UCIe是一個三層協議。物理層負責電信號、時鐘、鏈路協商、邊帶等,芯粒適配器(Die-to-Die Adpater)層為提供鏈路狀態管理和參數控制,它可選地通過循環冗余校驗 (CRC) 和重試機制保證數據的可靠傳輸,UCIe接口通過這兩層與標準互連協議層相連。

9d1c8c78-980a-11ed-bfe3-dac502259ad0.png

其中,物理層是最底層,這一層是封裝介質的電氣接口。它包括電氣模擬前端AFE、發射器、接收器以及邊帶信道,可實現兩個裸片間的參數交換和協商。該層還具備邏輯PHY,可實現鏈路初始化、訓練和校準算法,以及通道的測試和修復功能。

芯粒適配器層負責鏈路管理功能以及協議仲裁和協商。它包括基于循環冗余校驗 CRC 和重試機制,以及可選的糾錯功能。

協議層可支持對一個或多個 UCIe 支持協議的實現。這些協議基于流控單元(Flit),用戶可根據需要選擇PCIe/CXL協議,也可以根據應用自定義流式傳輸協議。優化的協議層可為用戶提供更高的效率和更低的延遲。

能否統一封裝內互連技術?

芯粒間接口技術標準化,既可以為眾廠商提供技術發展路線圖做參考,又可以讓不同廠商生產的符合標準的芯粒自由組合,打破良率尺寸限制,建立起基于先進封裝技術的SoC開發新生態。

在當前已有的協議中,UCIe在協議完整性、支持廠商等方面都具有優勢,也具備進一步的發展空間,例如支持更高的數據速率和3D封裝等,只不過由于UCIe技術相對較新,要成功推廣,還需要產業鏈上核心廠商在IP、工具和制造等方面提供足夠的支持。






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • soc
    soc
    +關注

    關注

    38

    文章

    4204

    瀏覽量

    219104
  • crc
    crc
    +關注

    關注

    0

    文章

    199

    瀏覽量

    29576
  • 晶片系統
    +關注

    關注

    0

    文章

    3

    瀏覽量

    5668
  • UCIe
    +關注

    關注

    0

    文章

    48

    瀏覽量

    1652

原文標題:為什么UCIe最適合多晶片系統 ?

文章出處:【微信號:bdtdsj,微信公眾號:中科院半導體所】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯IP子系統

    Semi在高速互聯技術領域的又次飛躍。 據Alpahwave Semi介紹,其第三代64Gbps UCIe D2D IP子系統是在此前24Gbps、36Gbps兩代
    的頭像 發表于 12-25 14:49 ?310次閱讀

    系統封裝(SiP)技術介紹

    Si3P框架簡介 系統封裝(SiP)代表電子封裝技術的重大進步,將多個有源和無源元件組合在單個封裝中。本文通過Si3P框架探討SiP的基本
    的頭像 發表于 11-26 11:21 ?977次閱讀
    <b class='flag-5'>系統</b>級<b class='flag-5'>封裝</b>(SiP)<b class='flag-5'>技術</b>介紹

    文了解晶圓級封裝中的垂直互連結構

    隨著電子產品需求的不斷提升,半導體封裝技術的發展已經從2D 結構發展到2.5D 乃至3D結構,這對包括高密度集成和異質結構封裝在內的系統封裝
    的頭像 發表于 11-24 11:47 ?628次閱讀
    <b class='flag-5'>一</b>文了解晶圓級<b class='flag-5'>封裝</b>中的垂直<b class='flag-5'>互連</b>結構

    先進封裝互連工藝凸塊、RDL、TSV、混合鍵合的新進展

    談先進封裝中的互連工藝,包括凸塊、RDL、TSV、混合鍵合,有哪些新進展?可以說,互連工藝是先進封裝的關鍵
    的頭像 發表于 11-21 10:14 ?1290次閱讀
    先進<b class='flag-5'>封裝</b>中<b class='flag-5'>互連</b>工藝凸塊、RDL、TSV、混合鍵合的新進展

    先進封裝技術趨勢

    半導體封裝已從傳統的 1D PCB 設計發展到晶圓級的尖端 3D 混合鍵合。這進步允許互連間距在個位數微米范圍,帶寬高達 1000 GB/s,同時保持高能效。先進半導體
    的頭像 發表于 11-05 11:22 ?371次閱讀
    先進<b class='flag-5'>封裝</b>的<b class='flag-5'>技術</b>趨勢

    芯片和封裝互連技術的最新進展

    近年來,計算領域發生了巨大變化,通信已成為系統性能的主要瓶頸,而非計算本身。這轉變使互連技術 - 即實現計算系統各組件之間數據交換的通道
    的頭像 發表于 10-28 09:50 ?533次閱讀

    新思科技發布全球領先的40G UCIe IP,助力多芯片系統設計全面提速

    IP,可實現異構和同構芯片之間的快速連接。 新思科技40G UCIe PHY IP 能夠在同樣的芯片尺寸和能效基礎上,提供比 UCIe 規范高 25% 的帶寬。 集成了信號完整性監控器和可測試性功能從而提高多芯片系統
    發表于 09-10 13:45 ?446次閱讀

    統一多云管理平臺怎么用?

     統一多云管理平臺的使用主要涉及資源納管、費用控制和智能運維等方面。統一多云管理平臺是種能夠同時管理多種公有云、私有云以及傳統IT環境的資源,并實現自動化和服務化交付的工具。它為企業提供了強大
    的頭像 發表于 08-14 11:28 ?272次閱讀

    Alphawave推出業界首款支持臺積電CoWoS封裝的3nm UCIe IP

    的3nm Die-to-Die(D2D)多協議子系統IP。這里程碑式的成果不僅標志著半導體互連技術的又次飛躍,還通過深度融合臺積電的Ch
    的頭像 發表于 08-01 17:07 ?890次閱讀

    新思科技針對主要代工廠提供豐富多樣的UCIe IP解決方案

    Multi-Die設計之所以成為可能,除了封裝技術的進步之外,用于Die-to-Die連接的通用芯粒互連技術UCIe)標準也是
    的頭像 發表于 07-03 15:16 ?1056次閱讀

    保護半導體晶片的“封裝”—保護晶片避免氣體或液體侵入

    完成打線的半導體晶片,為了防止外界物理性接觸或污染的侵入,需要以包裝或是封裝材料密封。
    的頭像 發表于 04-28 14:28 ?892次閱讀
    保護半導體<b class='flag-5'>晶片</b>的“<b class='flag-5'>封裝</b>”—保護<b class='flag-5'>晶片</b>避免氣體或液體侵入

    CoWoS封裝在Chiplet中的信號及電源完整性介紹

    基于 CoWoS-R 技術UCIe 協議與 IPD 的高速互連是小芯片集成和 HPC 應用的重要平臺。
    的頭像 發表于 04-20 17:48 ?1648次閱讀
    CoWoS<b class='flag-5'>封裝</b>在Chiplet中的信號及電源完整性介紹

    新思科技與英特爾在UCIe互操作性測試進展

    英特爾的測試芯片Pike Creek由基于Intel 3技術制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司N3工藝制造的新思科技UCIe IP測試芯片形成組合。
    的頭像 發表于 04-18 14:22 ?843次閱讀

    系統封裝技術綜述

    封裝,有效解決了傳統封裝面臨的帶寬、互連延遲、功耗和集成度方面的難題。同時將 SiP 與系統級芯片 SoC 相比較,指出各自的特點和發展
    的頭像 發表于 04-12 08:47 ?399次閱讀

    Cadence與Intel代工廠合作通過EMIB封裝技術實現異構集成

    Cadence 與 Intel 代工廠合作開發并驗證了項集成的先進封裝流程。該流程能利用嵌入式多晶互連橋接(EMIB)技術來應對異構集成
    的頭像 發表于 03-11 11:48 ?868次閱讀
    百家乐官网网站平台| 职业赌百家乐官网技巧| 怎么玩百家乐的玩法技巧和规则 | 老虎机派通娱乐| 24葬书-葬法| 赌博百家乐官网赢不了| 威尼斯人娱乐场送18| 百家乐试玩平台| 至尊百家乐官网停播| 大发888官方hgx2dafa888gwd| 百家乐游戏机博彩正网| 网络百家乐官网会作假吗| 皇冠网络刷qb软件| 环球百家乐的玩法技巧和规则 | 南澳县| 大发888娱乐城备用| 广州百家乐桌子| 任我赢百家乐官网自动投注分析系统 | 百家乐官网娱乐城体验金| 百家乐官网龙虎斗扎金花| 皇冠平台| 波克棋牌完整版下载| 职业百家乐的玩法技巧和规则| 亚洲百家乐新全讯网| 澳门百家乐官网游戏玩法| 百家乐官网美国玩法| 真人百家乐官网分析软件是骗局| 澳门赌百家乐的玩法技巧和规则| 金宝博百家乐游戏| 百家乐官网投注助手| 百家乐图淑何看| 百家乐必知技巧| 大家赢百家乐投注| 百家乐开户优惠多的平台是哪家| 哪家百家乐官网从哪而来| 百家乐官网跟路技巧| 壹贰博娱乐城| 星期八娱乐城官网| 利辛县| 真人百家乐官网信誉| 百家乐官网规则澳门|