吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速脈沖發(fā)生器具有可編程電平

星星科技指導員 ? 來源:ADI ? 作者:ADI ? 2023-01-10 10:38 ? 次閱讀

隨著集成電路IC)的加速,大多數脈沖和函數發(fā)生器的上升/下降時間(典型值為5ns)不足以測量20ns以下的時間間隔。您可以使用模擬開關或高級 CMOS 邏輯門來克服此限制,從而創(chuàng)建更快的數字邊沿。這些開關的導通/關斷時間產生非常快的上升/下降時間。單刀雙擲 (SPDT) 開關可以產生高電平和低電平可編程的脈沖。

與大多數數字和許多模擬工藝的亞微米幾何形狀相關的小人國尺寸導致更快的電路操作。隨著IC的加速,大多數脈沖和函數發(fā)生器的上升/下降時間(典型值為5ns)不足以測量低于20ns的時間間隔。您可以使用模擬比較器或高級CMOS邏輯門來克服這一限制,從而創(chuàng)建更快的數字邊沿。它們的上升/下降時間足夠快,但信號電平包括接地和V抄送只。

高速數字電路中使用的亞微米工藝也已應用于模擬開關,因此這些開關的導通/關斷時間也會產生非常快的上升/下降時間。更重要的是,單刀雙擲 (SPDT) 開關可以產生高電平和低電平可編程的脈沖。

模擬開關的一個阻礙其用作脈沖發(fā)生器的特性是固有的內置延遲(先開后合時間),可確保SPDT開關在轉換期間不會將兩個開關端子短接在一起。不幸的是,這種延遲和開關的有限導通時間也會延長上升和下降時間。可以通過在電路中添加動態(tài)上拉和下拉來避免這種影響(圖1)。足夠低的上拉/下拉阻抗可以顯著改善相應的上升和下降時間。

poYBAGO8z6-AIo7_AAAl-o1I5ys159.gif?imgver=1

圖1.該脈沖發(fā)生器輸出端的模擬開關提供的動態(tài)上拉和下拉功能可確保快速上升/下降時間。

輸入時鐘信號 (Φ1) 控制配置為上拉/下拉驅動器的單刀雙擲模擬開關 (U1)。Φ1也通過高速CMOS逆變器(U3)發(fā)送,以產生延遲時鐘信號(Φ2)。延遲時鐘驅動配置為輸出驅動器的SPDT模擬開關(U2)。

考慮 Φ1 低而 Φ2 高的穩(wěn)態(tài)條件。U1的COM引腳和U2的COM引腳連接到V_LOW,Φ1的上升沿導致U1將輸出信號拉高。由于串聯電阻R1相對于MAX4644導通電阻較大(典型值為47Ω vs 2.5Ω),因此對輸出電壓的直接影響很小。然而,一旦Φ1通過逆變器串傳播,Φ2的下降沿會導致U2從V躍遷在(低)到 V在(高).低阻抗上拉(R1)的存在為信號轉換提供了驅動力,緊隨其后的是U2的閉合。

輸入信號為 5V 邏輯信號,輸出擺幅為 1V 至 2V(圖 2)。您可以設置 V在(低)和 V在(高)到 U1 和 U2 供應范圍內的任何水平。請注意,電路的靜態(tài)電流基本上為零,僅在輸出轉換期間出現短暫的峰值。輸出端的上升/下降時間約為4ns,輸出阻抗為2.5Ω。

pYYBAGO8z7CAfgX7AAAoou1GxlE494.gif?imgver=1

圖2.圖1的輸入(下跡線)和輸出(上跡線)說明了快速輸出轉換和可設置的輸出電平。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5392

    文章

    11623

    瀏覽量

    363189
  • CMOS
    +關注

    關注

    58

    文章

    5736

    瀏覽量

    236095
  • 逆變器
    +關注

    關注

    288

    文章

    4753

    瀏覽量

    207706
收藏 人收藏

    評論

    相關推薦

    可編程交流負載標準

    標準通常具有高精度和高穩(wěn)定性的特點,在測試過程中,負載需要提供穩(wěn)定的電壓和電流輸出,以確保測試結果的準確性。因此,可編程交流負載設備通常會采用先進的控制技術和高精度的傳感器,以保證輸出的穩(wěn)定性和精度
    發(fā)表于 01-15 13:53

    任意波形發(fā)生器的基本架構

    任意波形發(fā)生器(Arbitrary Waveform Generator,AWG)是從信號發(fā)生器演進過來的一款信號源,其架構的設計旨在提供高精度、高穩(wěn)定性和靈活可編程的波形信號輸出。
    的頭像 發(fā)表于 10-18 16:29 ?409次閱讀

    可編程晶振的優(yōu)點和缺點

    可編程晶振,近年來漸入人們眼中。什么是可編程晶振,與普通晶振有什么區(qū)別?可編程晶振的優(yōu)點和缺點有哪些?1,什么是可編程晶振可編程晶振是一種可
    的頭像 發(fā)表于 09-30 10:44 ?501次閱讀
    <b class='flag-5'>可編程</b>晶振的優(yōu)點和缺點

    可編程按鈕、脈沖檢測器和脈沖發(fā)生器解決方案

    電子發(fā)燒友網站提供《可編程按鈕、脈沖檢測器和脈沖發(fā)生器解決方案.pdf》資料免費下載
    發(fā)表于 09-18 11:22 ?0次下載
    <b class='flag-5'>可編程</b>按鈕、<b class='flag-5'>脈沖</b>檢測器和<b class='flag-5'>脈沖</b><b class='flag-5'>發(fā)生器</b>解決方案

    CDCI6214超低功耗時鐘發(fā)生器(具有PCIe支持、四路可編程輸出和EEPROM)數據表

    電子發(fā)燒友網站提供《CDCI6214超低功耗時鐘發(fā)生器(具有PCIe支持、四路可編程輸出和EEPROM)數據表.pdf》資料免費下載
    發(fā)表于 08-21 11:50 ?0次下載
    CDCI6214超低功耗時鐘<b class='flag-5'>發(fā)生器</b>(<b class='flag-5'>具有</b>PCIe支持、四路<b class='flag-5'>可編程</b>輸出和EEPROM)數據表

    LMH1983高度集成的可編程音頻/視頻(AV)時鐘發(fā)生器數據表

    電子發(fā)燒友網站提供《LMH1983高度集成的可編程音頻/視頻(AV)時鐘發(fā)生器數據表.pdf》資料免費下載
    發(fā)表于 08-21 09:16 ?0次下載
    LMH1983高度集成的<b class='flag-5'>可編程</b>音頻/視頻(AV)時鐘<b class='flag-5'>發(fā)生器</b>數據表

    具有14個可編程輸出的LMK03806超低抖動時鐘發(fā)生器數據表

    電子發(fā)燒友網站提供《具有14個可編程輸出的LMK03806超低抖動時鐘發(fā)生器數據表.pdf》資料免費下載
    發(fā)表于 08-20 10:45 ?0次下載
    <b class='flag-5'>具有</b>14個<b class='flag-5'>可編程</b>輸出的LMK03806超低抖動時鐘<b class='flag-5'>發(fā)生器</b>數據表

    可編程晶振都有什么頻率的呢?分享3個挑選可編程晶振的技巧

    頻率范圍全面覆蓋,滿足多樣化需求: ? CMOS可編程晶振:1~200MHz寬廣選擇,為您的基礎應用提供穩(wěn)定可靠的支持。 ? 可編程差分晶振:高達2100MHz的卓越性能,滿足高速數據傳輸與信號處理的高標準要求。 ?
    的頭像 發(fā)表于 07-18 18:30 ?1260次閱讀
    <b class='flag-5'>可編程</b>晶振都有什么頻率的呢?分享3個挑選<b class='flag-5'>可編程</b>晶振的技巧

    可編程電源的作用是什么

    簡介 可編程電源是一種高度靈活的電源設備,它允許用戶通過軟件或硬件接口設置輸出電壓和電流。這種電源設備在電子行業(yè)中具有廣泛的應用,包括研發(fā)、測試、生產和維護等各個環(huán)節(jié)。 #### 2. 可編程電源的基本原理
    的頭像 發(fā)表于 06-10 15:33 ?749次閱讀

    可編程電源使用方法

    的使用技巧。 關鍵詞:可編程電源;使用方法;操作步驟;注意事項 1. 引言 可編程電源是一種廣泛應用于電子設備測試、研發(fā)和生產領域的電源設備。它具有輸出電壓、電流可調,輸出波形可編程
    的頭像 發(fā)表于 06-10 15:29 ?1160次閱讀

    可編程電源如何編程

    可編程電源如何編程? 可編程電源是一種可以調節(jié)輸出電壓和電流的電源設備,廣泛應用于電子設備測試、研發(fā)和生產等領域。通過編程,用戶可以根據需要設置電源的輸出參數,實現自動化測試和控制。本
    的頭像 發(fā)表于 06-10 15:24 ?1542次閱讀

    什么是現場可編程邏輯陣列?它有哪些特點和應用?

    在電子工程領域,現場可編程邏輯陣列(Field Programmable Logic Array,簡稱FPLA)是一種具有強大靈活性和可編程性的半導體器件。它屬于可編程邏輯器件(PLD
    的頭像 發(fā)表于 05-23 16:25 ?1126次閱讀

    可編程片上系統是什么

    到一個芯片中。這種系統不僅具有處理器內核、存儲器、輸入輸出接口等基本元件,還包含豐富的IP Core資源、足夠的片上可編程邏輯資源以及小容量的片內高速RAM資源。
    的頭像 發(fā)表于 03-28 14:55 ?736次閱讀

    現場可編程門陣列簡介

    可編程邏輯塊(CLB)和輸入輸出模塊(IOB)。CLB是實現邏輯功能的基本單元,主要由邏輯函數發(fā)生器、觸發(fā)器、數據選擇器等數字邏輯電路構成。IOB則提供了芯片引腳和內部邏輯陣列之間的連接,可獨立編程為輸入、輸出和雙向I/O。
    的頭像 發(fā)表于 03-27 14:48 ?651次閱讀

    具有過流保護功能的 TPS65680 18 通道圖形可編程電平位移器數據表

    電子發(fā)燒友網站提供《具有過流保護功能的 TPS65680 18 通道圖形可編程電平位移器數據表.pdf》資料免費下載
    發(fā)表于 03-06 11:19 ?0次下載
    <b class='flag-5'>具有</b>過流保護功能的 TPS65680 18 通道圖形<b class='flag-5'>可編程</b><b class='flag-5'>電平</b>位移器數據表
    黄金会百家乐赌城| 太阳城百家乐怎么出千| 安阳百家乐官网赌博| 百家乐官网二号博彩正网| 菠菜百家乐官网娱乐城| 球探网足球比分| 香港六合彩官方网| 百家乐官网出千技巧| 百家乐官网百乐发破解版| 哪里有百家乐官网代理| 百家乐官网棋牌交友| 百家乐官网微笑打法| 百家乐官网棋| 新2百家乐娱乐城| 网上百家乐作| 高额德州扑克第七季| 优博国际娱乐| 最好的百家乐官网论坛| 百家乐官网园36bol在线| 属蛇做生意坐向| 百家乐评级网站| 大发888网页版出纳| 宣威市| 澳门百家乐官网游戏说明| 新濠百家乐官网的玩法技巧和规则| 百家乐官网下载| 杭州百家乐西园| 华人博彩论坛| 什么百家乐官网平注法| 免费百家乐官网计划| 澳门百家乐官网网站| 韩国百家乐官网的玩法技巧和规则| 网上百家乐的技巧| 金花百家乐的玩法技巧和规则| 大发888娱乐场客户端下载| 泸溪县| 万宝路百家乐官网的玩法技巧和规则 | 沈阳盛京棋牌官网| 百家乐官网四式正反路| 平博百家乐游戏| 威尼斯人娱乐场it|