吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence Allegro單個元器件的PCB封裝更新操作

凡億PCB ? 來源:未知 ? 2022-12-22 07:40 ? 次閱讀

Cadence Allegro單個元器件PCB封裝更新操作

PCB設計中如何對同一種類型的元器件進行封裝的更新,有時候會出現這樣的情況,出現錯誤的操作,誤刪除的其中一個器件的絲印或者是什么的,能否只更新這一個器件呢,其它的不進行更新,當然是可以的,具體的操作步驟如下所示:

如圖1所示,將該元器件的絲印線誤刪除了一截,需要單獨更新這個器件的封裝,其它同類型的不動。


圖1 單個元器件屬性示意圖


第一步,執行菜單命令,選擇PCB的設計模式,點擊Setup-Application Mode,在下拉菜單中選擇Placement Edit,布局模式,如圖2所示;


圖2布局模式的選取示意圖


第二步,在Find面板中,選擇Symbols,然后將鼠標移動到需要更新封裝的元器件上,這時候元器件會被臨時選中,選中后點擊鼠標右鍵,執行菜單命令Refresh symbols instance,進行單個器件的封裝更新,如圖3所示;


圖3 更新單個元器件封裝示意圖


第三步,執行上述命令之后,如圖4所示,該器件被刪除的絲印線就已經更新回來了,而相同類型的元器件并不會發生變化。


圖4更新單個元器件封裝完成示意圖

聲明:

本文凡億教育原創文章,轉載請注明來源!
投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207
往期文章 精彩回顧

Mentor PADS如何保存元件類型到庫中

Altium Designer走差分線出現網格是什么原因?

Altium Designer 軟件的自定義快捷鍵

Altium Designer創建異形銅皮

AD設置絲印到阻焊的間距,并分析絲印重疊對阻焊的影響

點擊“閱讀原文”查看更多干貨文章


原文標題:Cadence Allegro單個元器件的PCB封裝更新操作

文章出處:【微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4326

    文章

    23161

    瀏覽量

    399974

原文標題:Cadence Allegro單個元器件的PCB封裝更新操作

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    常用電子元器件的物理封裝

    電子發燒友網站提供《常用電子元器件的物理封裝.pdf》資料免費下載
    發表于 01-21 14:56 ?0次下載
    常用電子<b class='flag-5'>元器件</b>的物理<b class='flag-5'>封裝</b>

    華秋商城器件做EDA封裝

    供應商。 1:建議器件做EDA封裝(AD/ Cadence/PADS任一格式的器件原理圖和PCB封裝
    發表于 10-26 09:59

    cadence allegro orcad各版本軟件下載鏈接分享

    851825 Cadence Allegro and OrCAD 2022 https://pan.quark.cn/s/923a58670d69 cadence 16.6補丁 https
    發表于 10-18 13:51

    Cadence Allegro 17.4PCB阻抗分析功能操作

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質量起著關鍵性的作用。
    發表于 09-23 17:11 ?4次下載

    pcb怎么改變焊盤大小

    Cadence Allegro和Protel99se等具體軟件的操作步驟: 通用流程 打開PCB設計文件 :首先,使用PCB設計軟件打開需要
    的頭像 發表于 09-02 15:01 ?1737次閱讀

    直接下載了OPA659的PCB封裝,用ultra librarian導入到cadence allegro 16.6里面,為什么會報錯?

    直接下載了OPA659的PCB封裝,用ultra librarian 導入到cadence allegro 16.6里面了,但是想要放置到板子上的時候會報錯: E- (SPMHGE-
    發表于 08-27 08:29

    Cadence快板PCB培訓

    Allegro環境介紹Allegro環境設定 焊盤制作 元件封裝制作 電路板創建PCB疊層設置和網表導入 約束規則管理布局 布線 覆銅PCB
    發表于 07-02 17:22 ?0次下載

    Allegro X 23.11 版本更新 I PCB 設計:DFA_BOUND 用于 DFA 規則設定

    Allegro X 23.11 版本更新 I PCB 設計:DFA_BOUND 用于 DFA 規則設定
    的頭像 發表于 06-29 08:12 ?979次閱讀
    <b class='flag-5'>Allegro</b> X 23.11 版本<b class='flag-5'>更新</b> I <b class='flag-5'>PCB</b> 設計:DFA_BOUND 用于 DFA 規則設定

    電子元器件封裝與散熱的優化設計

    摘要:本論文探討了在現代電子器件設計和制造中,封裝與散熱的關鍵優化策略。通過選擇封裝形式和材料,重建引腳布局,封裝密封的方法優化封裝設計,從
    的頭像 發表于 06-09 08:10 ?874次閱讀
    電子<b class='flag-5'>元器件</b><b class='flag-5'>封裝</b>與散熱的優化設計

    電子元器件封裝形式有哪幾種?

    電子元器件封裝形式有多種,常見的包括: DIP封裝(Dual Inline Package)。這是一種較早的芯片封裝類型,主要用于排列直插式的引腳,有直插式和表面貼裝式兩種形式。 S
    發表于 05-07 17:55

    Cadence Allegro16.5教程

    電子發燒友網站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發表于 04-17 09:22 ?5次下載

    請問Altium Designer如何對PCB元器件進行打散操作呢?

    有時需要將某個元器件中的元素全部進行分離,也就將元器件中包含的元素不設置為一個整體即就是元器件進行打散的意思。如何實現此操作可以按照如下的步驟進行。
    的頭像 發表于 03-14 09:35 ?1495次閱讀
    請問Altium Designer如何對<b class='flag-5'>PCB</b><b class='flag-5'>元器件</b>進行打散<b class='flag-5'>操作</b>呢?

    pcb板加工過程中元器件脫落

    pcb板加工過程中元器件脫落
    的頭像 發表于 03-05 10:25 ?1525次閱讀

    電子元器件如何進行封裝測試?

    1.檢查電子元器件外觀。通過對元器件外觀的檢查,可以確保元器件沒有明顯的損壞或缺陷,例如裂紋、氧化等。外觀檢查還能夠幫助確定元器件的型號和封裝
    的頭像 發表于 02-26 14:50 ?787次閱讀

    電子元器件進行封裝測試的步驟有哪些?

    電子元器件封裝測試是確保元器件在正常工作條件下能夠穩定運行的重要環節。
    的頭像 發表于 02-23 18:17 ?1712次閱讀
    无锡百家乐官网的玩法技巧和规则| 百家乐官网赌博博彩赌博网| 正品百家乐地址| 百家乐官网开户首选| 大发888怎么注册不了| 免费百家乐官网缩水软件| 星河百家乐官网现金网| 百家乐翻天在线观看| 百家乐双倍派彩的娱乐城| 百家乐官网牌壳| 百家乐官网www| 百家乐官网线上代理网站| 威尼斯人娱乐城| 大发888怎么找| 米其林百家乐的玩法技巧和规则| 百家乐官方网址| 赌百家乐官网可以赢钱| 百家乐官网神仙道官网| www.sbobet2.com| 博彩e族777| 大发888在线官方| 百家乐最新缆| 百家乐翻天腾讯视频| 乐天堂百家乐官网赌场娱乐网规则| 百家乐视频交友| 代理百家乐官网试玩| 百家乐官网桌布| 百家乐官网合理的投注法| 百家乐官网如何投注法| 百家乐官网预测和局| 真人百家乐官网网西陆| 百家乐官网娱乐城代理| 百家乐官网中的概率| 柳江县| 秀山| 喀喇| 葡京百家乐官网注码 | 百家乐视频游戏平台| 属龙属虎合伙做生意吗| 百家乐平台要多少钱| 百家乐有没有绝|