外延工藝是指在襯底上生長完全排列有序的單晶體層的工藝。一般來講,外延工藝是在單晶襯底上生長一層與原襯底相同晶格取向的晶體層。外延工藝廣泛用于半導(dǎo)體制造,如集成電路工業(yè)的外延硅片。MOS 晶體管的嵌入式源漏外延生長,LED襯底上的外延生長等。根據(jù)生長源物相狀態(tài)的不同,外延生長方式可以分為固相外延、液相外延、氣相外延。在集成電路制造中,常用的外延方式是固相外延和氣相外延。
固相外延,是指固體源在襯底上生長一層單晶層,如離子注入后的熱退火實(shí)際上就是一種固相外延過程。離于注入加工時(shí),硅片的硅原子受到高能注入離子的轟擊,脫離原有晶格位置,發(fā)生非晶化,形成一層表面非晶硅層;再經(jīng)過高溫?zé)嵬嘶穑蔷г又匦禄氐骄Ц裎恢茫⑴c襯底內(nèi)部原子晶向保持一致。
氣相外延的生長方法包括化學(xué)氣相外延生長(CVE)、分子束外延( MBD)、原子層外(ALE)等。在集成電路制造中,最常用的是化學(xué)氣相外延生長(CVE)。化學(xué)氣相外延與化學(xué)氣相沉積(CVD) 原理基本相同,都是利用氣體混合后在晶片表面發(fā)生化學(xué)反應(yīng),沉積薄膜的工藝;不同的是,因?yàn)榛瘜W(xué)氣相外延生長的是單晶層,所以對(duì)設(shè)備內(nèi)的雜質(zhì)含量和硅片表面的潔凈度要求都更高。早期的化學(xué)氣相外延硅工藝需要在高溫條件下(大于 1000°C)進(jìn)行。隨著工藝設(shè)備的改進(jìn),尤其是真空交換腔體(Load Lock Chamber)技術(shù)的采用,設(shè)備腔內(nèi)和硅片表面的潔凈度大大改進(jìn),硅的外延已經(jīng)可以在較低溫度 (600~700°C)下進(jìn)行。 在集成電路制造中,CVE 主要用于外延硅片工藝和 MOS 晶體管嵌人式源漏外延工藝。外延硅片工藝是在硅片表面外延一層單晶硅,與原來的硅襯底相比,外延硅層的純度更高,晶格缺陷更少,從而提高了半導(dǎo)體制造的成品率。另外,硅片上生長的外延硅層的生長厚度和摻雜濃度可以靈活設(shè)計(jì),這給器件的設(shè)計(jì)帶來了靈活性,如可以用于減小襯底電阻,增強(qiáng)襯底隔離等。 嵌入式源漏外延工藝是在邏輯先進(jìn)技術(shù)節(jié)點(diǎn)廣泛采用的技術(shù),是指在 MOS 晶體管的源漏區(qū)域外延生長摻雜的鍺硅或硅的工藝。引入嵌入式源漏外延工藝的主要優(yōu)點(diǎn)包括:可以生長因晶格適配而包含應(yīng)力的贗晶層,提升溝道載流子遷移率;可以原位摻雜源漏,降低源漏結(jié)寄生電阻,減少高能離子注入的缺陷。
審核編輯 :李倩
-
單晶體
+關(guān)注
關(guān)注
0文章
15瀏覽量
8481 -
半導(dǎo)體制造
+關(guān)注
關(guān)注
8文章
421瀏覽量
24140
原文標(biāo)題:外延工藝(Epitaxy)
文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
集成電路外延片詳解:構(gòu)成、工藝與應(yīng)用的全方位剖析
![集成電路<b class='flag-5'>外延</b>片詳解:構(gòu)成、<b class='flag-5'>工藝</b>與應(yīng)用的全方位剖析](https://file1.elecfans.com/web3/M00/07/19/wKgZO2eTAouATtdqAACEqxlsXbk837.png)
光耦的制造工藝及其技術(shù)要求
用于半導(dǎo)體外延片生長的CVD石墨托盤結(jié)構(gòu)
![用于半導(dǎo)體<b class='flag-5'>外延</b>片生長的CVD石墨托盤結(jié)構(gòu)](https://file1.elecfans.com/web3/M00/00/DC/wKgZPGdOqFyAFwC5AACoeBgifsw605.png)
8英寸單片高溫碳化硅外延生長室結(jié)構(gòu)
![8英寸單片高溫碳化硅<b class='flag-5'>外延</b>生長室結(jié)構(gòu)](https://file1.elecfans.com/web3/M00/00/DC/wKgZPGdOqFyAFwC5AACoeBgifsw605.png)
溝槽結(jié)構(gòu)碳化硅的外延填充方法
![溝槽結(jié)構(gòu)碳化硅的<b class='flag-5'>外延</b>填充方法](https://file1.elecfans.com/web3/M00/00/DC/wKgZPGdOqFyAFwC5AACoeBgifsw605.png)
SiGe外延工藝及其在外延生長、應(yīng)變硅應(yīng)用及GAA結(jié)構(gòu)中的作用
![SiGe<b class='flag-5'>外延</b><b class='flag-5'>工藝</b>及其在<b class='flag-5'>外延</b>生長、應(yīng)變硅應(yīng)用及GAA結(jié)構(gòu)中的作用](https://file1.elecfans.com/web3/M00/03/2E/wKgZPGdlDN2AdZ-vAAAMXDLMEX0606.jpg)
基于石英玻璃外延GaN的工藝改進(jìn)方法有哪些?
![基于石英玻璃<b class='flag-5'>外延</b>GaN的<b class='flag-5'>工藝</b>改進(jìn)方法有哪些?](https://file1.elecfans.com/web3/M00/00/DC/wKgZPGdOqFyAFwC5AACoeBgifsw605.png)
SiC外延生長技術(shù)的生產(chǎn)過程及注意事項(xiàng)
![SiC<b class='flag-5'>外延</b>生長技術(shù)的生產(chǎn)過程及注意事項(xiàng)](https://file1.elecfans.com/web2/M00/0C/7E/wKgaomc1nWeAMHeOAAAQ7AQ4f5o124.jpg)
外延片和擴(kuò)散片的區(qū)別是什么
半導(dǎo)體襯底和外延的區(qū)別分析
![半導(dǎo)體襯底和<b class='flag-5'>外延</b>的區(qū)別分析](https://file1.elecfans.com/web2/M00/D7/91/wKgZomYoineAZ_xHAAA5WzMKodg166.png)
異質(zhì)外延對(duì)襯底的要求是什么?
![異質(zhì)<b class='flag-5'>外延</b>對(duì)襯底的要求是什么?](https://file1.elecfans.com/web2/M00/CA/8A/wKgZomYfKKGADyfBAAAK7jnciUo272.jpg)
晶盛機(jī)電6英寸碳化硅外延設(shè)備熱銷,訂單量迅猛增長
半導(dǎo)體襯底和外延有什么區(qū)別?
![半導(dǎo)體襯底和<b class='flag-5'>外延</b>有什么區(qū)別?](https://file1.elecfans.com/web2/M00/C3/48/wKgZomXqggaATgUPAAAOr4Lk1e0165.jpg)
外延層在半導(dǎo)體器件中的重要性
![<b class='flag-5'>外延</b>層在半導(dǎo)體器件中的重要性](https://file1.elecfans.com/web2/M00/C1/A4/wKgaomXYFNyAUWvYAABHmvpNYUk211.png)
評(píng)論