電子發(fā)燒友網報道(文/周凱揚)盡管制造工藝的推進速度已經放緩,芯片設計的復雜程度依然絲毫不減,對于芯片設計者來說,在這樣一個AI驅動的時代下,如果不能將AI為自己所用,無疑會讓自己乃至整個設計項目的效率停滯不前。雖說大家都已經察覺到AI開始滲透進EDA工具中,那么現(xiàn)階段的AI,究竟能解決哪些設計上的挑戰(zhàn)呢?
驗證
驗證是芯片設計中最大的挑戰(zhàn)之一,我們已經見識過了價格高昂的專用驗證硬件,以及驗證上云的潮流,這些都足以說明驗證是芯片設計中一個多么耗費資源的過程,這里指代的也不僅僅是硬件計算資源,還有時間資源。驗證所耗時間甚至可能高過其他流程,這些年諸多芯片開發(fā)團隊中的驗證工程師人數(shù)也在逐漸增長,增速甚至已經超過了設計工程師,然而業(yè)內卻很少有人去優(yōu)化驗證這個流程。
AI的出現(xiàn)終于讓這個缺口出現(xiàn)了松動,不少廠商都開始利用AI去優(yōu)化驗證這一流程,比如通過覆蓋率預測和激勵優(yōu)化來加速覆蓋率達標。Cadence也在今年發(fā)布了Verisium AI驅動驗證平臺,根據(jù)Cadence的說法,Verisium 的出現(xiàn)意味著SoC驗證從單運行單引擎算法,轉向了由AI和大數(shù)據(jù)輔助的多運行多引擎算法,從而減少了調試周轉時間、提高了調試效率,還會自動對失敗測試案例分類,減少人為分析的工作量。
模擬設計自動化
相對數(shù)字IC設計來說,模擬IC的設計顯然在自動化程度上還是差了不少的。在數(shù)字電路的設計過程中,整個流程的自由度是在逐級降低的。模擬電路設計雖然也是如此,但其下降幅度還是不比數(shù)字電路設計的,尤其是在布局布線和驗證上,所以自動化一直沒有提上日程,現(xiàn)階段大部分模擬電路設計主要還是取決于設計者本身的直覺、技能和經驗。
有了AI的幫助后,EDA工具在大量數(shù)據(jù)的訓練下給出了先進的機器學習算法,使得模擬電路的布局布線有了更高效的自動化流程,尤其是在約束提取和生成,布局優(yōu)化上,模擬電路的優(yōu)化和生成及仿真驗證也可以在AI驅動下獲得提速。如此一來,每個模擬電路設計的迭代數(shù)量會進一步減少,芯片的上市周期也隨之縮短。
系統(tǒng)集成
近幾年流行起來的UCIe、Chiplet、3D封裝等,其實都是一個系統(tǒng)集成的概念。以此引入的設計與制造優(yōu)化方案也受到了持續(xù)關注,比如DTCO等。如何集成更多的晶體管、更多的內存以及邏輯+內存集成,還有最后軟件聯(lián)合硬件的熱管理等,都是系統(tǒng)集成需要考慮的問題。
那么AI該如何從系統(tǒng)集成上進行優(yōu)化呢?答案就是提供一個更高效探索設計空間的路線,能夠給出預測模型和更快的實現(xiàn)方式,例如新思的DSO.ai和Fusion Complier,就提供了完備的AI設計方案,以求實現(xiàn)更好的PPA和更快的設計驗收。據(jù)了解,新思的這些方案最近在臺積電的N3E工藝上得到了驗證,為高性能計算、AI和移動設備等計算密集負載提供了增強的功耗、性能和良率。
寫在最后
其實一旦芯片設計進入AI輔助的時代,也對設計工程師們提出了相應的更高要求,因為不少低級設計問題已經被AI預測、優(yōu)化和生成給解決了。設計工程師們需要在更高層級的設計上實現(xiàn)創(chuàng)新,比如系統(tǒng)/軟件聯(lián)合優(yōu)化等等,這樣自己才不會被“優(yōu)化”掉。設計工程師們的專業(yè)技能,未來也會更加趨向于數(shù)據(jù)科學家需要掌握的技能,而數(shù)據(jù)科學家們也說不定會因此獲得搶設計工程師飯碗的機會。
驗證
驗證是芯片設計中最大的挑戰(zhàn)之一,我們已經見識過了價格高昂的專用驗證硬件,以及驗證上云的潮流,這些都足以說明驗證是芯片設計中一個多么耗費資源的過程,這里指代的也不僅僅是硬件計算資源,還有時間資源。驗證所耗時間甚至可能高過其他流程,這些年諸多芯片開發(fā)團隊中的驗證工程師人數(shù)也在逐漸增長,增速甚至已經超過了設計工程師,然而業(yè)內卻很少有人去優(yōu)化驗證這個流程。
AI的出現(xiàn)終于讓這個缺口出現(xiàn)了松動,不少廠商都開始利用AI去優(yōu)化驗證這一流程,比如通過覆蓋率預測和激勵優(yōu)化來加速覆蓋率達標。Cadence也在今年發(fā)布了Verisium AI驅動驗證平臺,根據(jù)Cadence的說法,Verisium 的出現(xiàn)意味著SoC驗證從單運行單引擎算法,轉向了由AI和大數(shù)據(jù)輔助的多運行多引擎算法,從而減少了調試周轉時間、提高了調試效率,還會自動對失敗測試案例分類,減少人為分析的工作量。
模擬設計自動化
相對數(shù)字IC設計來說,模擬IC的設計顯然在自動化程度上還是差了不少的。在數(shù)字電路的設計過程中,整個流程的自由度是在逐級降低的。模擬電路設計雖然也是如此,但其下降幅度還是不比數(shù)字電路設計的,尤其是在布局布線和驗證上,所以自動化一直沒有提上日程,現(xiàn)階段大部分模擬電路設計主要還是取決于設計者本身的直覺、技能和經驗。
有了AI的幫助后,EDA工具在大量數(shù)據(jù)的訓練下給出了先進的機器學習算法,使得模擬電路的布局布線有了更高效的自動化流程,尤其是在約束提取和生成,布局優(yōu)化上,模擬電路的優(yōu)化和生成及仿真驗證也可以在AI驅動下獲得提速。如此一來,每個模擬電路設計的迭代數(shù)量會進一步減少,芯片的上市周期也隨之縮短。
系統(tǒng)集成
近幾年流行起來的UCIe、Chiplet、3D封裝等,其實都是一個系統(tǒng)集成的概念。以此引入的設計與制造優(yōu)化方案也受到了持續(xù)關注,比如DTCO等。如何集成更多的晶體管、更多的內存以及邏輯+內存集成,還有最后軟件聯(lián)合硬件的熱管理等,都是系統(tǒng)集成需要考慮的問題。
那么AI該如何從系統(tǒng)集成上進行優(yōu)化呢?答案就是提供一個更高效探索設計空間的路線,能夠給出預測模型和更快的實現(xiàn)方式,例如新思的DSO.ai和Fusion Complier,就提供了完備的AI設計方案,以求實現(xiàn)更好的PPA和更快的設計驗收。據(jù)了解,新思的這些方案最近在臺積電的N3E工藝上得到了驗證,為高性能計算、AI和移動設備等計算密集負載提供了增強的功耗、性能和良率。
寫在最后
其實一旦芯片設計進入AI輔助的時代,也對設計工程師們提出了相應的更高要求,因為不少低級設計問題已經被AI預測、優(yōu)化和生成給解決了。設計工程師們需要在更高層級的設計上實現(xiàn)創(chuàng)新,比如系統(tǒng)/軟件聯(lián)合優(yōu)化等等,這樣自己才不會被“優(yōu)化”掉。設計工程師們的專業(yè)技能,未來也會更加趨向于數(shù)據(jù)科學家需要掌握的技能,而數(shù)據(jù)科學家們也說不定會因此獲得搶設計工程師飯碗的機會。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
AI
+關注
關注
87文章
31523瀏覽量
270339
發(fā)布評論請先 登錄
相關推薦
應急救援的痛點:大核桃單北斗防爆手持終端如何成為破局者?
在應急救援的緊張與緊迫中,每一秒都至關重要。然而,傳統(tǒng)的應急通訊設備往往面臨諸多挑戰(zhàn),從定位不準確到通信不穩(wěn)定,再到功能單一,這些問題都極大地限制了救援工作的效率與安全性。面對這些痛點,大核桃單北斗
![應急救援的<b class='flag-5'>痛</b><b class='flag-5'>點</b>:大核桃單北斗防爆手持終端如何成為破局者?](https://file1.elecfans.com/web2/M00/EE/50/wKgZomZtTlOADOXXAABetHAWP5k474.png)
【直播預告】ADI &amp; WT·世健MCU痛點問題探索季:MCU應用難題全力擊破!
面臨著諸多挑戰(zhàn)與痛點,這些問題不僅關乎系統(tǒng)的性能與可靠性,更直接影響著整個系統(tǒng)的穩(wěn)定性與用戶體驗。為了深入剖析這些難題,WT文曄科技聯(lián)合ADI在行業(yè)媒體eeworld論壇發(fā)起了"
![【直播預告】ADI &amp; WT·世健MCU<b class='flag-5'>痛</b><b class='flag-5'>點</b>問題探索季:MCU應用難題全力擊破!](https://file.elecfans.com/web2/M00/4C/78/poYBAGKyxUaAVCbBAAAfziEvOio242.jpg)
光伏電站運維系統(tǒng)解決傳統(tǒng)光伏電站運維痛點
光伏電站運維系統(tǒng)解決傳統(tǒng)光伏電站運維痛點 隨著光伏電站的日益普及,光伏運維成為保障光伏電站安全、高效運行的重要手段,但是傳統(tǒng)的運維方式面臨著一系列挑戰(zhàn),為了應對這些挑戰(zhàn)并提高運維效率,陜西公眾
![光伏電站運維系統(tǒng)解決傳統(tǒng)光伏電站運維<b class='flag-5'>痛</b><b class='flag-5'>點</b>](https://file1.elecfans.com/web2/M00/F3/13/wKgZomZ7zZmAaOF_AAIWESybF_g809.png)
IO模塊助力水處理行業(yè)升級,破解行業(yè)發(fā)展痛點
水處理行業(yè)作為關乎國計民生的重要領域,其發(fā)展水平直接影響到水資源利用效率和生態(tài)環(huán)境保護。然而,傳統(tǒng)水處理行業(yè)面臨諸多挑戰(zhàn)。明達技術利用IO模塊解決水處理行業(yè)的痛點問題,推動行業(yè)技術升級和可持續(xù)發(fā)展。
![](https://file1.elecfans.com/web2/M00/F1/61/wKgaomZyrnOAbO85AAiuMBguFwY566.png)
![](https://file1.elecfans.com/web2/M00/EB/91/wKgaomZZjwCAN_uBAAymuuihSJQ815.png)
工業(yè)級路由器:解決網絡傳輸?shù)?b class='flag-5'>痛點
工業(yè)級路由器專為工業(yè)應用場景設計,具備高可靠性、穩(wěn)定性和帶寬,解決實時性要求高、大量數(shù)據(jù)傳輸、復雜網絡環(huán)境等痛點,適用于制造業(yè)和能源行業(yè),提升生產效率、產品質量和企業(yè)競爭優(yōu)勢。
risc-v多核芯片在AI方面的應用
RISC-V多核芯片在AI方面的應用主要體現(xiàn)在其低功耗、低成本、靈活可擴展以及能夠更好地適應AI算法的不同需求等特點上。
首先,RISC-V適合用于高效設計實現(xiàn),其內核面積更小,功耗更低,使得它能
發(fā)表于 04-28 09:20
數(shù)據(jù)采集邊緣網關解決企業(yè)數(shù)據(jù)采集痛點的關鍵
網關 應運而生,成為解決企業(yè)數(shù)據(jù)采集痛點的關鍵所在。 一、企業(yè)背景與痛點分析 在當前信息化、智能化的時代背景下,許多企業(yè)面臨著海量數(shù)據(jù)采集和處理的難題。這些企業(yè)通常擁有多個分散的業(yè)務場
![](https://file1.elecfans.com/web2/M00/C5/FA/wKgZomYD8NKAa5cEAAhYhvdFLsw797.png)
ai芯片是什么東西 ai芯片和普通芯片的區(qū)別
AI芯片是專門為人工智能應用設計的處理器,它們能夠高效地執(zhí)行AI算法,特別是機器學習和深度學習任務。
電梯物聯(lián)網技術如何解決電梯管理的痛點?
隨著物聯(lián)網技術的不斷發(fā)展,電梯行業(yè)也迎來了新的變革。電梯物聯(lián)網技術的應用為電梯管理帶來了許多新的機遇和優(yōu)勢,同時也有效地解決了傳統(tǒng)電梯管理中存在的各種痛點。
本文梯云物聯(lián)網將探討電梯物聯(lián)網技術如何解決電梯管理的痛
![](https://file1.elecfans.com/web2/M00/C0/62/wKgZomXVXYSAHbEsAAX04wEIvxA868.png)
![](https://file1.elecfans.com/web2/M00/C1/20/wKgaomXTJROASUxYAAbccsQ1Hvk670.png)
5G網絡通信有哪些技術痛點?光耦技術在5G網絡通信的應用
5G網絡通信有哪些技術痛點?光耦技術在5G網絡通信的應用? 5G網絡通信的技術痛點: 1. 頻譜資源短缺:5G通信需要更高的頻譜資源來支持更大的數(shù)據(jù)傳輸量和更高的速度,但是目前無線通信
評論