吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

過孔串擾的問題

Meanwellsh ? 來源:信號完整性學習之路 ? 作者:信號完整性學習之 ? 2022-11-07 11:20 ? 次閱讀

在硬件系統設計中,通常我們關注的串擾主要發生在連接器芯片封裝和間距比較近的平行走線之間。但在某些設計中,高速差分過孔之間也會產生較大的串擾,本文對高速差分過孔之間的產生串擾的情況提供了實例仿真分析和解決方法。

高速差分過孔間的串擾

對于板厚較厚的PCB來說,板厚有可能達到2.4mm或者3mm。以3mm的單板為例,此時一個通孔在PCB上Z方向的長度可以達到將近118mil。如果PCB上有0.8mm pitch的BGA的話,BGA器件的扇出過孔間距只有大約31.5mil。

如下圖所示,兩對相鄰差分過孔之間Z方向的并行長度H大于100mil,而兩對差分過孔在水平方向的間距S=31.5mil。在過孔之間Z方向的并行距離遠大于水平方向的間距時,就要考慮高速信號差分過孔之間的串擾問題。

順便提一下,高速PCB設計的時候應該盡可能最小化過孔stub的長度,以減少對信號的影響。如下圖示,靠近Bottom層走線這樣Stub會比較短,或者可以采用背鉆的方式。

534bd914-5c55-11ed-a3b6-dac502259ad0.png

差分過孔間串擾的仿真分析

下面是對一個板厚為3mm,0.8mm BGA扇出過孔pitch為31.5mil,過孔并行距離H=112mil的設計實例進行的仿真。

如下圖所示,我們根據走線將4對差分對定義成8個差分端口。

536bbd88-5c55-11ed-a3b6-dac502259ad0.png

假設差分端口D1—D4是芯片的接收端,我們通過觀察D5、D7、D8端口對D2端口的遠端串擾來分析相鄰通道的串擾情況。

由下圖所示的結果我們可以看到距離較近的兩個通道,通道間的遠端串擾可以達到-37dB@5GHz和-32dB@10GHz,需要進一步優化設計來減小串擾。

5388c964-5c55-11ed-a3b6-dac502259ad0.png

也許讀到這里會產生疑問:如何判定是差分過孔引起的串擾而不是差分走線引起的串擾呢?

為了說明這個問題,我們將上述的實例分成BGA扇出區域和差分走線兩部分分別進行仿真。仿真結果如下圖所示:

53a4b8e0-5c55-11ed-a3b6-dac502259ad0.png

從上圖右側的仿真結果可以看出差分走線間的串擾都在-50dB以下,在10GHz頻段下甚至達到了 -60dB以下。而BGA扇出區域的串擾和原來整體仿真的串擾數值比較接近。

從上圖中的仿真結果我們可以得出在上述實例中差分過孔間的串擾起主要作用。

差分過孔間串擾的優化

了解了此類問題產生串擾的根源,優化差分過孔之間串擾的方法就比較明確了。增加差分過孔之間的間距是簡單易行并且十分有效的方法。我們在實例原設計的基礎上將差分過孔位置進行了優化,使得每對差分過孔之間的間距大于75mil。

從下圖所示的仿真結果以及表1的數據對比可以看出,優化后的遠端串擾比原設計在15GHz頻帶內有15~20dB的改善,在15~20GHz頻帶內有10dB的改善。

54389d1c-5c55-11ed-a3b6-dac502259ad0.png

5460bf72-5c55-11ed-a3b6-dac502259ad0.png

最后,說一點個人想法:高速產品,比如服務器、交換機等,厚度超過2mm,考慮背鉆的時候,就該考慮Z軸的串擾問題,串擾肯定是有。本文給出的方法是:拉大過孔間距。方法簡單粗暴,也有相關數據支撐,實際的產品,PCB板設計中,布局空間的問題,一般給不到75mils的間距要求,應用難度有點大。如果能給出一個可行且優化的數值,那就更好了。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4326

    文章

    23160

    瀏覽量

    399935
  • 連接器
    +關注

    關注

    98

    文章

    14656

    瀏覽量

    137229
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26992

原文標題:過孔串擾的問題

文章出處:【微信號:信號完整性學習之路,微信公眾號:信號完整性學習之路】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速差分過孔之間的分析

    在硬件系統設計中,通常我們關注的主要發生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設計中,高速差分過孔之間也會產生較大的
    發表于 12-18 10:45 ?4703次閱讀

    什么是?如何減少?

    01 . 什么是? ? 是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-23 09:25 ?6661次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    學習筆記(1)

    講到,基礎的知識比如是由電場耦合和磁場耦合的共同結果啊,從
    的頭像 發表于 10-25 14:43 ?4576次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學習筆記(1)

    高速差分過孔之間的分析及優化

    在硬件系統設計中,通常我們關注的主要發生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設計中,高速差分過孔之間也會產生較大的
    發表于 09-04 14:48

    高速差分過孔產生的情況仿真分析

    方向的間距時,就要考慮高速信號差分過孔之間的問題。順便提一下,高速PCB設計的時候應該盡可能最小化過孔stub的長度,以減少對信號的影響。如下圖所1示,靠近Bottom層走線這樣S
    發表于 08-04 10:16

    同樣是BGA扇出,為什么別人設計出來的性能就是比你好!

    位置的,大家知道,一般在BGA內,高速信號都是相鄰的,因此要通過打過孔到內層,然后走出BGA,這就是所謂的BGA扇出。 這種BGA扇出結構設計對高速信號性能而言,難點就2個,一是這個扇出位置的阻抗優化
    發表于 11-07 10:24

    高速差分過孔之間的仿真分析

    本文對高速差分過孔之間的產生的情況提供了實例仿真分析和解決方法。 高速差分過孔間的 對于
    發表于 03-20 14:44 ?1576次閱讀
    高速差分<b class='flag-5'>過孔</b>之間的<b class='flag-5'>串</b><b class='flag-5'>擾</b>仿真分析

    解決的方法

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少的方法
    的頭像 發表于 08-14 11:50 ?1.9w次閱讀

    淺談層疊設計、同層、層間

    1、 層疊設計與同層 很多時候,超標的根源就來自于層疊設計。也就是我們第一篇文章說的設計上先天不足,后面糾正起來會比較困難。 講到層疊對
    的頭像 發表于 04-09 17:21 ?4413次閱讀
    淺談層疊設計、同層<b class='flag-5'>串</b><b class='flag-5'>擾</b>、層間<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    淺談溯源,是怎么產生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發表于 03-29 10:26 ?3450次閱讀

    實例分析:高速差分過孔之間的資料下載

    電子發燒友網為你提供實例分析:高速差分過孔之間的資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發表于 04-04 08:55 ?11次下載
    實例分析:高速差分<b class='flag-5'>過孔</b>之間的<b class='flag-5'>串</b><b class='flag-5'>擾</b>資料下載

    高速差分過孔間的 差分過孔的仿真分析

    假設差分端口D1—D4是芯片的接收端,我們通過觀察D5、D7、D8端口對D2端口的遠端來分析相鄰通道的情況。
    發表于 11-11 12:28 ?827次閱讀

    什么是?如何減少

    是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-22 09:54 ?4052次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    的類型,產生的原因?

    當信號通過電纜發送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴重影響信噪比。通過容易產生EMI 和
    的頭像 發表于 07-06 10:07 ?2118次閱讀

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進來所干擾就是。
    的頭像 發表于 11-01 10:10 ?1347次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹
    百家乐单跳| 建湖县| 大赢家百家乐的玩法技巧和规则 | 百家乐赌博破解方法| 百家乐官网筹码| 百家乐官网发牌盒子| 百家乐官网赌博牌路分析| 百家乐官网电子作弊器| 太子娱乐城开户| 778棋牌游戏| 通化大嘴棋牌游戏| 大发888下载17| 金杯百家乐的玩法技巧和规则 | 开远市| 必博备用网站| 蓝盾国际| 速博| 蛟河市| 百家乐官网娱乐城玩法| 百家乐官网游戏分析| 百家乐官网必胜下注法| 赌百家乐官网咋赢对方| 百家乐官网博彩策略论坛| 百家乐官网庄家赢钱方法| 百家乐规则| 淘宝皇冠网店| 德州扑克单机| 永州市| 真钱百家乐官网游戏大全| 百家乐官网游戏机的玩法| 澳门百家乐官网赌技术| 百家乐官网技巧何为百家乐官网之路| 百家乐官网必胜密| 游戏厅百家乐官网技巧| 百家乐官网赌场占多大概率| 百家乐官网天下第一和| 巴厘岛百家乐官网的玩法技巧和规则 | 大亨百家乐官网游戏| 百家乐官网投注网站是多少| 百家乐官网下| 大佬百家乐现金网|