吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

數字IC設計+EDA流程及專有名詞

電路和微電子考研 ? 來源:CSDN ? 作者:CSDN ? 2022-11-01 11:25 ? 次閱讀

數字IC設計+EDA流程及專有名詞

1. 數字IC設計流程相關名詞梳理

半定制設計(ASIC):

工藝廠商已經把邏輯門設計好了,只需要搭建自己的電路,不用管邏輯門里面的晶體管

RTL ( Register Transfer Level)設計:

利用硬件描述語言,如verilog對電路以寄存器之間的傳輸為基礎進行描述;寄存器傳輸是時序電路,時鐘沿到來的時候才變化,寄存器可以統一受時鐘控制。

功能驗證:

在功能上確保每一步設計與實現的流程轉換時,能夠保證它的邏輯不要變形,在ASIC設計與實現各個階段都對應有不同的驗證手段和工作。

邏輯綜合:

將RTL級設計中所得的程序代碼翻譯成實際電路的各種元器件以及他們之間的連接關系,可以用一張表來表示,稱為門級網表( Netlist ),門級網表也是一個標準的Verilog語言,他描述的層次比RTL層級更低。

門級網表:標準單元的門+連線。圖紙是半定制,不用細節到晶體管,只用到門和連線即可;

所需內容:庫文件,RTL代碼,時序等約束文件(.sdc),綜合的腳本(即命令,可以提前寫好);

生成內容:門級網表(還是代碼 .gv gate verilog),SDC。

形式驗證:

主要是檢查網表和和RTL是否等價,不需要激勵,是靜態仿真:通過數學模型的方法看是否滿足。做等價性檢查用到Synopsys的Formality工具。

STA ( Static Timing Analysis,靜態時序分析) :

套用特定的時序模型(Timing Model),針對特定電路分析其是否違反設計者給定的時序限制(Timing Constraint);靜態時序分析:通過數學的方法,來計算所有的路徑,有沒有滿足時序。

對布圖前后的門級網表進行STA:在布圖前,PrimeTime使用由庫指定的線載模型估計線網延時。如果所有關鍵路徑的時序是可以接受的,則由PrimeTime或DC得到一個約束文件,目的是為了預標注到布圖工具。在布圖后,實際提取的延遲被反標注到PrimeTime以提供真實的延遲計算

時鐘樹綜合CTS(Clock Tree Synthesis):

簡單點說就是時鐘的布線。由于時鐘信號在數字芯片的全局指揮作用,它的分布應該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。CTS工具,Synopsys的Physical Compiler

布局布線:

布局規劃:就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規劃能直接影響芯片最終的面積。

布線(CTS之后)就是普通信號布線了,包括各種標準單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實際上就是這里金屬布線可以達到的最小寬度,從微觀上看就是MOS管的溝道長度。工具Synopsys的Astro,或者Synopsys的IC Compiler (ICC)(ICC是Astro的下一代取代產品

Extrat RC和STA:

前面邏輯綜合后STA的話,用的是一個理想的時序模型(Timing Model)去做的,這個實際上并沒有實際的時序信息,實際cell擺在哪里,兩個cell之間的走線延時等信息都是沒有的,因為這個時候還沒有布局布線,兩個的位置都是不確定的,自然沒有這些信息。當位置確定之后,才會真正的去提取這些延時信息(Extrat RC),然后再做布局布線之后的STA,此時的STA相較于綜合時的STA,拿到的延時信息就是更真實的!包括時鐘,也是插了時鐘樹之后真正的時鐘走線,時鐘路徑的延時也是更真實的。如果布局布線之后還有不滿足時序的地方,也會退回去前面的階段進行修改。

版圖物理驗證:

對完成布線的物理版圖進行功能和時序上的驗證,驗證項目很多,如:

LVS(Layout Vs Schematic)驗證:簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證;

DRC(Design Rule Checking):設計規則檢查,檢查連線間距,連線寬度等是否滿足工藝要求;

ERC(Electrical Rule Checking):電氣規則檢查,檢查短路和開路等電氣 規則違例;等等。

工具為Synopsys的Hercules。

實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM可制造性設計)問題。物理版圖驗證完成也就是整個芯片設計階段完成,下面的就是芯片制造了。

GDSII文件:

物理版圖以GDSII的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路,再進行封裝和測試,就得到了實際的芯片。

2. IC設計過程中用到的EDA工具總結

2f1e42e0-5992-11ed-a3b6-dac502259ad0.png

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • IC設計
    +關注

    關注

    38

    文章

    1302

    瀏覽量

    104286
  • eda
    eda
    +關注

    關注

    71

    文章

    2788

    瀏覽量

    173866
  • 晶體管
    +關注

    關注

    77

    文章

    9746

    瀏覽量

    138901

原文標題:數字IC設計流程相關名詞梳理及各流程EDA工具總結

文章出處:【微信號:feifeijiehaha,微信公眾號:電路和微電子考研】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    艾偉達發布數字芯片EDA工具adsDesigner

    。 adsDesigner是一套集RTL(寄存器傳輸級)邏輯綜合與物理布局于一體的完整解決方案。它不僅能夠同時優化時序、面積、功耗和物理布局等多重目標,還實現了從RTL到物理布局的“一次按鍵”全自動流程。這一創新設計極大地簡化了傳統數字
    的頭像 發表于 12-17 10:40 ?480次閱讀

    數字設計ic芯片流程

    主要介紹芯片的設計流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發表于 11-20 15:57 ?0次下載

    如何提升EDA設計效率

    EDA設計效率的有效方法: 一、選擇合適的EDA工具 根據需求選擇工具 :不同的EDA工具適用于不同的硬件設計任務,如數字電路設計、模擬電路設計、電路板設計等。在選擇
    的頭像 發表于 11-08 14:23 ?574次閱讀

    EDA與傳統設計方法的區別

    在電子設計領域,隨著技術的發展,EDA(電子設計自動化)工具已經成為工程師們不可或缺的助手。與傳統的設計方法相比,EDA工具提供了更為高效、精確的設計流程。 1. 設計流程的自動化程度
    的頭像 發表于 11-08 13:47 ?558次閱讀

    【「數字IC設計入門」閱讀體驗】+ 數字IC設計流程

    設計的流程,對IC行業有個初步的認識,這樣有助于后面技術章節的學習;對于我通讀第1章后,最大的收獲就是了解了數字IC的設計流程。書中使用圖1
    發表于 09-25 15:51

    【「數字IC設計入門」閱讀體驗】+ 概觀

    IC和模擬IC的設計流程,后面幾節說明了模擬IC數字IC和FPGA設計的區別,平時了解的這些知
    發表于 09-24 10:58

    濾波參數tor對數字濾波結果的影響

    在探討濾波參數tor對數字濾波結果的影響時,首先需要澄清一點:在標準的濾波理論和技術文獻中,并沒有直接名為“tor”的濾波參數。這可能是一個誤寫、特定領域的專有名詞或是對某個參數的非標準縮寫
    的頭像 發表于 09-21 09:39 ?586次閱讀

    大語言模型:原理與工程時間+小白初識大語言模型

    /模/型 sunword粒度: 中文->我/賊/喜/歡/看/大/語/言/模/型 English->let/\'/s/go/to/li/##b 這里有個專有名詞OOV:模型無法
    發表于 05-12 23:57

    為昕原理圖設計EDA軟件(Jupiter)試用

    為昕原理圖設計EDA軟件(Jupiter)是一款符合中國國情的原理圖設計軟件,聚焦核心功能,覆蓋原理圖設計全流程,功能設計更智能化,界面操作更人性化,讓硬件工程師使用得更愉悅、順暢。為昕科技旨在通過
    發表于 04-12 14:30

    數字后端全流程EDA企業日觀芯設完成數千萬元Pre-A輪融資

    近日,國內數字后端全流程EDA企業日觀芯設宣布完成數千萬元的Pre-A輪融資。本輪融資由藍馳創投領投,源碼資本跟投,本輪融資資金將用于市場推廣以及產品升級迭代的研發。
    的頭像 發表于 04-07 16:23 ?923次閱讀

    思爾芯再度榮膺2024中國IC設計行業TOP 10 EDA公司

    國內首家數字EDA企業,思爾芯憑借在EDA領域的的不懈創新和競爭優勢,獲業內的廣泛認可,繼2023年首次上榜后,再次獲得“TOP10EDA公司”的榮譽,綜合排名第
    的頭像 發表于 04-04 08:22 ?470次閱讀
    思爾芯再度榮膺2024中國<b class='flag-5'>IC</b>設計行業TOP 10 <b class='flag-5'>EDA</b>公司

    芯行紀榮獲“2024中國IC設計成就獎之年度創新EDA公司”獎項

    2024年3月29日,芯行紀科技有限公司(以下簡稱“芯行紀”)憑借其在數字實現EDA領域的多項創新技術和產品,榮獲“2024中國IC設計成就獎之年度創新EDA公司”獎項。
    的頭像 發表于 04-01 17:14 ?1120次閱讀
    芯行紀榮獲“2024中國<b class='flag-5'>IC</b>設計成就獎之年度創新<b class='flag-5'>EDA</b>公司”獎項

    概倫電子蟬聯中國IC設計成就獎之年度產業杰出貢獻EDA公司

    3月29日,2024年度中國IC設計成就獎榜單揭曉,概倫電子再度榮獲年度產業杰出貢獻EDA公司,作為國內首家EDA上市公司、關鍵核心技術具備國際市場競爭力的EDA領軍企業,概倫電子連續
    的頭像 發表于 04-01 11:46 ?791次閱讀

    年度技術突破EDA公司!思爾芯憑先進解決方案榮獲2024中國IC設計成就獎

    首家數字EDA企業,思爾芯憑借其完善的數字前端EDA解決方案,榮獲了“2024中國IC設計成就獎之年度技術突破
    的頭像 發表于 03-30 08:22 ?638次閱讀
    年度技術突破<b class='flag-5'>EDA</b>公司!思爾芯憑先進解決方案榮獲2024中國<b class='flag-5'>IC</b>設計成就獎

    數字IC設計入門經典書籍合集推薦

    本文所列書籍都面向數字集成電路方向,其他方向,諸如模擬集成電路、射頻IC、功率器件、工藝、器件等,均未涉及。將從理論基礎、晶體管級電路、系統級電路、物理實現、Verilog HDL 、FPGA、處理器設計、數字
    的頭像 發表于 03-07 13:48 ?1219次閱讀
    七匹狼娱乐城开户| 百家乐官网博彩破解论坛| 澳门百家乐怎么下载| 网上百家乐官网骗人的| 做生意风水问题| 大庆冠通棋牌下载| 粤港澳百家乐官网娱乐| 大发888代理平台| 百家乐官网赌博论坛| 明珠百家乐的玩法技巧和规则| 百家乐官网庄家的胜率| 百家乐自动投注| 百家乐官网太阳城小郭| 玩百家乐的玩法技巧和规则| 百家乐桌布动物| 百家乐官网tt娱乐城娱乐城| 百家乐专打方法| 利澳百家乐官网娱乐城| 老虎机破解| 百家乐官网路子分| 大发888手机版下载安装| 百家乐官网博彩吧| 武鸣县| 百家乐桌布尼布材质| 百家乐官网太阳城怎么样| 网上的百家乐怎么才能赢| 百家乐官网里靴是什么意识| 棋牌乐| 百家乐官网推二八杠| 大发8881| 百家乐官网社区| 开封市| 网上玩百家乐的玩法技巧和规则| 电玩百家乐官网游戏机路单| 网络赌博| 百家乐大小牌路的含义| 百家乐官网赌大小| 金傲皇冠网论坛| 网页百家乐的玩法技巧和规则| 樱桃木百家乐官网桌| bet365备用网|