吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

講講SSC擴頻時鐘

冬至配餃子 ? 來源:信號完整性學習之路 ? 作者:廣元兄 ? 2022-08-11 09:18 ? 次閱讀

這段時間,會翻一翻PCIe相關協議規范,看到不同章節不同地方會有關于SSC擴頻時鐘的內容,那就講講SSC擴頻時鐘。

pYYBAGL0WFOABlNPAAF7nFEWhWU640.png

SSC,全稱Spread Spectrum Clocking,即擴頻時鐘。由于信號的能量過于集中在其載波頻率位置,導致信號的能量在某一頻點位置處的產生過大的輻射發射。為了有效地降低EMI輻射,芯片廠家在設計芯片時也給容易產生EMI的信號增加了SSC擴頻時鐘的功能,頻率變化的時鐘,其頻譜能量被分散在一定頻譜范圍上。當前PCIE、SATASAS、USB3.0等高速芯片都支持SSC的功能。采用SSC的功能可以有效的降低信號所產生的EMI。

pYYBAGL0WGeAbTJRAABe7gLlQ7I352.png

說到擴頻,會想到分頻和倍頻,也有過混淆的情況。分頻和倍頻說的是CPU與總線、外設之間工作頻率的關系。為什么會有分頻、倍頻?是因為有些外部設備達不到CPU的工作頻率,一般情況下,CPU的工作頻率永遠是高于外部設備的,為了協調CPU與外部設備的工作時序,就只有進行分頻和倍頻處理。

CPU的頻率,即主頻為外頻與倍頻兩者的乘積。

SSC不僅對時鐘振蕩頻率(基波)有抑制作用,對高次諧波(準確地說是基頻的奇次諧波)的峰值也有抑制作用。

SRIS - Separate Refclk Independent SSC. 獨立參考擴頻;

SRNS - Separate Refclk with No SSC。獨立參考無擴頻;

SRNS允許600ppm,而SRIS允許5600ppm(其中SSC允許5000ppm,TX/RX允許600ppm);

一般芯片支持SRIS也會支持SRNS。

+0%~-0.5%這個說的是擴頻類型。擴頻類型有三種:中心擴頻,向上擴頻還有向下擴頻。由于中心和向上擴頻都會產生超過系統時鐘的頻率,會對系統造成影響,所以一般使用向下擴頻。

30KHz~33KHz這個說的是被調制信號頻率范圍內的變化速度。調制頻率太快,后級的PLL電路可能跟蹤不上,應遠小于源時鐘的頻率,以免引起時序問題(建立/保持時間等);調制頻率太慢,會產生人耳可識別的聲音的頻率范圍(20Hz~20KHz)音噪。

在實際應用中,調制頻率一般選擇30KHz~33KHz。

后級PLL電路,這里擴充一些。

時鐘展頻只引入非常小的周期間抖動,當展頻的時鐘輸出到下游的PLL時,此時PLL表現為低通濾波器,允許輸入的低頻部分通過,衰減其中的高頻部分。擴頻時鐘輸入PLL時,PLL可能出現無法鎖住頻率的問題。務必確保PLL必須能檢測展頻時鐘的頻率變化并允許展頻時鐘通過。以上取決于PLL的帶寬,如果帶寬太低,PLL可能無法可靠地偵測輸入時鐘,造成偵測偏差,給系統引入更大的Jitter。

PLL 受控變量通常是信號的相位。

一階用于相位變量/ 狀態,二階是一階的導數,即頻率。

調制解調器之間任何載波頻率偏移將始終產生恒定的相位滯后,只能通過二階PLL來消除。

調制波形之前也說過,有正弦波,鋸齒波,還有三角波等

三角波調制方式簡單,調制后信號的頻譜比較均勻,調制波形一般采用三角波。

pYYBAGL0WH2ATJndAAAzyXIREbI129.png

PCIE串行總線3.0速率為8Gbps,規定擴展率為0~-0.5%,調制頻率為30~33kHz,這樣的要求不但滿足了EMI的衰減要求,同時也為兼顧擴頻時鐘帶來的周期抖動最小化的要求。

pYYBAGL0WIuAGMrLAABrLs5gKrc630.png

SSC是為了系統EMI問題,濾波和屏蔽的方法才是實際工作中常用的解決之道。SSC在實際工作中都是關閉狀態。這里面有個問題,既然打開對EMI有利,其標準又符合相關抖動Jitter的標準,為什么不將其打開?

poYBAGL0WJ6AXtFaAACsEvW0qus106.png

SSC也有資料給出時鐘展頻有三個主要的控制參數:調制速度(Modulation Rate)、調制深度(Modulation Depth)和調制方式(Modulation Profile),里面的理論和知識大同小異,這里就不做展開。




審核編輯:劉清


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • emi
    emi
    +關注

    關注

    53

    文章

    3602

    瀏覽量

    128213
  • PCIe
    +關注

    關注

    15

    文章

    1262

    瀏覽量

    83201
  • 擴頻時鐘
    +關注

    關注

    0

    文章

    9

    瀏覽量

    10629
  • ssc
    ssc
    +關注

    關注

    0

    文章

    25

    瀏覽量

    11243
收藏 人收藏

    評論

    相關推薦

    探索通信新紀元:展頻與擴頻技術的無限潛力!

    一、前言:作為EMI解決方案,擴頻時鐘發生器(SSCG)正在受到業界的關注。SSCG(SpreadSpectrumClockGenerator)不僅具有高度的電磁干擾(EMI)抑制效果,還有助于產品
    的頭像 發表于 02-05 16:58 ?56次閱讀
    探索通信新紀元:展頻與<b class='flag-5'>擴頻</b>技術的無限潛力!

    星宸科技SSC309QL:智能眼鏡市場的創新引擎

    當前,智能穿戴設備市場呈現出一片繁榮景象,而智能眼鏡作為其中極具潛力的細分領域,正以前所未有的速度崛起,逐步融入大眾生活,為人們開啟全新的交互體驗。2024年星宸科技開發者大會上重磅推出了專為智能眼鏡領域打造的--小尺寸、低功耗、輕智能影像處理芯片SSC309QL。
    的頭像 發表于 01-08 09:46 ?417次閱讀
    星宸科技<b class='flag-5'>SSC</b>309QL:智能眼鏡市場的創新引擎

    擴頻時鐘技術分享:SSC技術是什么、SSC對測試高速總線信號的影響

    擴頻時鐘,全稱Spread Spectrum Clocking。當前PCIE、SATA、SAS、USB3.0等幾乎所有的高速芯片都支持SSC的功能。我們在日常的測試中也會經常接觸到SSC
    的頭像 發表于 01-06 11:38 ?1117次閱讀
    <b class='flag-5'>擴頻</b><b class='flag-5'>時鐘</b>技術分享:<b class='flag-5'>SSC</b>技術是什么、<b class='flag-5'>SSC</b>對測試高速總線信號的影響

    CDCM61004時鐘Buffer是否支持SSC功能?

    CDCM61004 時鐘Buffer是否支持SSC功能
    發表于 11-08 16:09

    無線擴頻系統由什么組成

    無線擴頻系統是一種利用擴頻技術來提高信號傳輸的抗干擾能力和安全性的通信系統。擴頻通信技術通過將傳輸信號的帶寬擴展到遠大于原始信號帶寬,從而在接收端通過相關處理恢復原始信號。這種技術在軍事、無線局域網
    的頭像 發表于 10-15 16:33 ?373次閱讀

    CDCS502帶可選SSC的晶體振蕩器/時鐘發生器數據表

    電子發燒友網站提供《CDCS502帶可選SSC的晶體振蕩器/時鐘發生器數據表.pdf》資料免費下載
    發表于 08-22 11:30 ?0次下載
    CDCS502帶可選<b class='flag-5'>SSC</b>的晶體振蕩器/<b class='flag-5'>時鐘</b>發生器數據表

    CDCS501 SSC時鐘發生器/緩沖器數據表

    電子發燒友網站提供《CDCS501 SSC時鐘發生器/緩沖器數據表.pdf》資料免費下載
    發表于 08-22 10:05 ?0次下載
    CDCS501 <b class='flag-5'>SSC</b><b class='flag-5'>時鐘</b>發生器/緩沖器數據表

    CDCS503帶可選SSC時鐘緩沖器/時鐘乘法器數據表

    電子發燒友網站提供《CDCS503帶可選SSC時鐘緩沖器/時鐘乘法器數據表.pdf》資料免費下載
    發表于 08-22 09:18 ?0次下載
    CDCS503帶可選<b class='flag-5'>SSC</b>的<b class='flag-5'>時鐘</b>緩沖器/<b class='flag-5'>時鐘</b>乘法器數據表

    CDCE(L)949:支持SSC以降低EMI的靈活低功耗LVCMOS時鐘發生器數據表

    電子發燒友網站提供《CDCE(L)949:支持SSC以降低EMI的靈活低功耗LVCMOS時鐘發生器數據表.pdf》資料免費下載
    發表于 08-20 11:01 ?0次下載
    CDCE(L)949:支持<b class='flag-5'>SSC</b>以降低EMI的靈活低功耗LVCMOS<b class='flag-5'>時鐘</b>發生器數據表

    使用TLE9893的SSC0向一個SPI設備發送一些數據,數據寄存器中的字節傳輸到移位寄存器后,是否會產生傳輸結束中斷?

    我正在使用 TLE9893 的 SSC0 向一個 SPI 設備發送一些數據。 我正在手動控制芯片選擇。 我有這樣的代碼來發送數據: static bool
    發表于 07-23 08:21

    如何在RTE中啟用SSC1?

    我使用的是 TLE9893,當我啟用 SSC1 模塊時,出現了這樣的編譯錯誤: RTE/Device/TLE9893_2QKW62S/tle_device.c(132): error:模塊 SSC1 已在配置向導中啟用,但未在 RTE 中啟用! 什么是 RTE?如何在 R
    發表于 07-22 06:17

    燦芯半導體推出通用高性能小數分頻鎖相環IP

    24bits高精度小數分頻,最高輸出頻率4.5Ghz,另外還支持擴頻時鐘SSC)功能,可以為客戶提供多功能的小數分頻 PLL解決方案。
    的頭像 發表于 07-09 14:13 ?2.8w次閱讀

    擴頻通信的主要特點有哪些

    擴頻通信是一種無線通信技術,它通過將信號的頻帶寬度故意擴展到比原始信息帶寬大得多的程度來實現通信。
    的頭像 發表于 05-07 15:26 ?1471次閱讀

    銳斯特發布基于SSC377的黑光全彩行車記錄儀,共筑黑光全彩停車監控新高度

    SSC377系列芯片以其卓越的性能和穩定性,為銳斯特黑光全彩行車記錄儀提供了強大的技術支撐。
    的頭像 發表于 05-07 14:21 ?2026次閱讀
    銳斯特發布基于<b class='flag-5'>SSC</b>377的黑光全彩行車記錄儀,共筑黑光全彩停車監控新高度

    給大家講講嵌入式系統中I2C總線的時序

    I2C總線在嵌入式系統中很常見,今天就來給大家講講I2C總線的時序。
    的頭像 發表于 02-23 09:47 ?1773次閱讀
    給大家<b class='flag-5'>講講</b>嵌入式系統中I2C總線的時序
    四方百家乐的玩法技巧和规则| 利来国际娱乐| 百家乐官网游戏平台有哪些哪家的口碑最好 | 大发888官网df888| 葡京赌场| 百家乐官网斗地主炸金花| 百家乐筹码真伪| 奉节县| 百家乐d博彩论坛| 香港六合彩开奖记录| 都坊百家乐官网的玩法技巧和规则| 百家乐桌布无纺布| 网上百家乐官网骗局| 丽星百家乐的玩法技巧和规则| 诸城市| 太阳城百家乐网址--| 石阡县| 百家乐免费赌博软件| 西盟| 百家乐赌神| 方城县| 百家乐网上赌博网| 固安县| 现场百家乐牌路分析| 百家乐官网太阳城线上| 网上百家乐辅助软件| 忻城县| 百家乐职业赌徒的解密| 百家乐官网娱乐城体育| 成都百家乐的玩法技巧和规则 | 大发888真人网站| G3百家乐官网的玩法技巧和规则| 诚信真人博彩网站| 百家乐官网平注资讯| 38坊| 百家乐游戏怎么刷钱| 百家乐官网体育博彩| 百家乐庄闲排| 百家乐官网博彩通博彩网皇冠网澳门赌场真人赌博 | 新思维百家乐官网投注法| 威尼斯人娱乐场 澳门|