吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

創建輸入輸出接口時序約束的竅門

吳湛 ? 來源:魯林 ? 作者:魯林 ? 2022-08-02 09:54 ? 次閱讀

時序約束中的 set_input_delay/set_output_delay 約束一直是一個難點,無論是概念、約束值的計算,還是最終的路徑分析,每一次都要費一番腦子。Vivado為方便用戶創建輸入輸出接口的約束,整理出了一套非常實用的InputDelay/Output Delay Constraints Language Templates。只需根據接口信號的特征匹配到對應的 template 分類,就可以輕松套用模板中的公式創建約束。

本文將通過3個例子來展示,如何精確找到匹配的 template。

01 Input Delay/Output Delay Constraints Language Template

首先來介紹下 Vivado 的 language Template。在 Vivado GUI 界面下,Tools 菜單里即可打開 Language Template。下圖紅框部分即 InputDelay/Output Delay Constraints 部分的模板

pYYBAGGYH_SAOI_fAAPHF3eoQbs200.png

02 模板分類目錄中的關鍵字

1. System Synchronous(系統同步)和 Source Synchronous(源同步)

System Synchronous:兩個 device 之間進行通信時,使用一個共用時鐘,用于數據發送和接收。

pYYBAGGYH_aAE8rTAABc-XyNwP0096.png

Source Synchronous:兩個 device 間進行通信時,發送端生成一個伴隨發送數據的時鐘信號。接收端利用該隨路時鐘進行數據接收。

poYBAGGYH_eAd__7AABZz5yfVHI887.png

2. SDR 和 DDR

SDR:singledata rate。一個時鐘周期只傳輸一個 data。

poYBAGGYH_iAQ5jbAAAlMfPFWIU090.png

DDR:doubledata rate。一個時鐘周期傳輸兩個 data。

pYYBAGGYH_mAAsOwAAAtHqrJK_k133.png

3. Center-Aligned 和 Edge-Aligned

Center-Aligned 中心對齊,指時鐘的采樣沿 (capture edge) 處于對應數據有效窗口的中心位置附近。

poYBAGGYH_qAZ6ieAAAQDcPq_R8498.png

Edge-Aligned 邊沿對齊,指時鐘的采樣沿處于對應數據的起始或結束位置附近.

pYYBAGGYH_uAJUr1AAASWCF1I0E042.png

03 Template的內容

我們以"InputDelay Constraints -> Source Synchronous -> Center-Aligned -> SDR, Rising Edge" 模板為例,看看模板的具體內容。

poYBAGGYH_2AJnqMAAGMhIDFpnY728.png

每個模板開頭都有個波形圖,描述這個模板對應的接口 data 與 clock 之間的時序關系。后面我們會講,這個時序圖將是精準匹配模板的關鍵。

波形圖里標示的參數 dv_bre,dv_are,是用來代入約束模板里面的公式計算 -max 和 -min 的約束值。因此匹配了正確的模板,確定了波形圖里的參數值,就可以套用公式完成約束的創建。

04 匹配模板的法寶 - 波形圖

那么問題來了,去哪里找接口信號的波形圖?

模板里用來計算的參數如何確定呢?

答案: 對端器件的 Datasheet

Inputdelay 和 output delay 約束提供給 Vivado工具的信息,是 FPGA 外部電路上的時序數據。這部分數據跟 FPGA 內部電路上的時序信息(這部分工具已知)相結合才能完整地分析整條路徑是否滿足終點器件的建立時間和保持時間。

Inputdelay 約束的創建依賴 FPGA 上游器件的 Datasheet;Output delay 約束的創建依賴下游器件的 Datasheet。

我們以 LTC2000A-11 DAC 器件的 Datasheet 為例:https://www.analog.com/media/en/technical-documentation/data-sheets/2000...

我們需要的波形圖通常在 Datasheet 的 Timing Diagram 部分,而用來計算的參數通常在Timing Characteristics 部分。

pYYBAGGYH_-AZbV8AAS7t8EI4z4750.png

對于前面講解的模板的三種分類目錄,SystemSynchronous/Source Synchronous 以及SDR/DDR 的區分相對容易,而 Center-Aligned 和 Edge-Aligned 如何得知呢?

這就依賴于對端器件的 Datasheet 中的 Timing 波形圖。

我們來看幾個例子:

例一:

這是一個 SourceSynchronous 的 DDR 接口,需要約束 Dx 數據的 inputdelay,時鐘為DCO。下圖為上游器件 Datasheet 中的TimingDiagram,其中tDATA的范圍是1.3ns~1.9ns。

pYYBAGGYIACAY8v_AAIWwtgxMmw756.png

從圖中可以看出時鐘采樣沿大致在 Data 的中心,因此是 Center-Aligned。那么這個數據接口符合 SourceSynchronous --> Center-Aligned --> DDR 模板。

poYBAGGYIAGAF4LYAAAX8sTTXJc474.png

這個模板需要 dv_bre 等4個參數,如何確定呢?我們只需將 Datasheet 里的原波形圖做一點細化改動,就可以與模板里的波形圖完美匹配了。

pYYBAGGYIAKAUy8aAABK8mhffBM487.png

tDATA 之所以是一個范圍值,就是因為 data 是有“有效數據”(datavalid)和“無效數據”(陰影部分)窗口的。把原波形圖畫出陰影部分就一目了然了。

因此,

dv_bfe = dv_bre = tDATA_MIN = 1.3ns

dv_afe = dv_are = tDATA_MAX = (? Period – 1.9)ns

例二、

從下面這個 Datasheet 里的波形圖可以看出,這是一個 SourceSynchronous Edge-Aligned DDR 接口,需要創建 DQ 的 input delay 約束,時鐘是 DQS

poYBAGGYIASAXKlYAAHsSeXpzqs533.png

這個例子比較直觀,直接匹配 SourceSynchronous ->Edge-Aligned -> DDR 模板

poYBAGGYIAWAJnZTAAAYGEYRSJY507.png

其中

skew_bre = skew_bfe = ? Period - tQH

skew_are = skew_afe = tDQSQ

例三、

這個例子也是 SourceSynchronous,是從前面的 LTC2000A-11DAC 器件的 Datasheet 中提取出來的,需要創建 DAP/N的outputdelay 約束,隨路時鐘是DCKI。其中t11參數為0.057ns,t12參數為-0.017ns

pYYBAGGYIAaALqUyAACgomuoAT0190.png

poYBAGGYIAiAcFkQAAR6fuYPcp8396.png

Output delay 模板的分類不同于 Inputdelay,分為 Skew Based 和 Setup/HoldBased。仔細分析模板內容不難看出,兩者之間的差別是看對端器件 Datasheet 里提供的數據與時鐘之間關系的參數值是 Skew 形式還是 Setup/Hold 形式

pYYBAGGYIAmALUmMAABLhFFzDM4586.png

本例中 t11,t12 是Setup/Hold值,因此匹配 SourceSynchronous -> Setup/Hold Based -> DDR 模板。

poYBAGGYIAqAYKIMAAAaLyHrr7o364.png

其中

tsu_r = tsu_f = t11

thd_r = thd_f = t12

希望通過這三個例子,能夠幫助大家找到使用模板創建輸入輸出接口時序約束的竅門。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 接口
    +關注

    關注

    33

    文章

    8691

    瀏覽量

    151913
  • 時序約束
    +關注

    關注

    1

    文章

    115

    瀏覽量

    13457
  • Vivado
    +關注

    關注

    19

    文章

    815

    瀏覽量

    66887
收藏 人收藏

    評論

    相關推薦

    VIVADO時序約束及STA基礎

    時序約束的目的就是告訴工具當前的時序狀態,以讓工具盡量優化時序并給出詳細的分析報告。一般在行為仿真后、綜合前即創建基本的
    的頭像 發表于 03-11 14:39 ?9874次閱讀

    FPGA時序約束OFFSET

    FPGA時序約束,總體來分可以分為3類,輸入時序約束輸出時序
    發表于 09-05 21:13

    輸入輸出總線接口技術

      輸入輸出總線接口技術
    發表于 06-29 13:45 ?39次下載

    DVD視頻刻錄機的輸入輸出接口

    DVD視頻刻錄機的輸入輸出接口   輸入輸出接口         
    發表于 12-23 09:49 ?2062次閱讀

    微機原理--輸入輸出方法及常用的接口電路

    微機原理--輸入輸出方法及常用的接口電路
    發表于 12-12 22:07 ?0次下載

    數字信號輸入輸出接口電路

    數字信號輸入輸出接口電路【更齊全】
    發表于 12-16 21:32 ?0次下載

    FPGA開發之時序約束(周期約束

    時序約束可以使得布線的成功率的提高,減少ISE布局布線時間。這時候用到的全局約束就有周期約束和偏移約束。周期
    發表于 02-09 02:56 ?739次閱讀

    一文詳解FPGA編程技巧輸入輸出偏移約束

    偏移約束(Offset Constraint)用來定義一個外部時鐘引腳(Pad)和數據輸入輸出引腳之間的時序關系,這種時序關系也被稱為器件上的Pad-to-Setup或Clock-to
    的頭像 發表于 07-14 07:14 ?5558次閱讀
    一文詳解FPGA編程技巧<b class='flag-5'>輸入輸出</b>偏移<b class='flag-5'>約束</b>

    添加時序約束的技巧分析

    。 在添加全局時序約束時,需要根據時鐘頻率劃分不同的時鐘域,添加各自的周期約束;然后對輸入輸出端口信號添加偏移約束,對片內邏輯添加附加
    發表于 11-25 09:14 ?2621次閱讀

    DSPs系統硬件設計5_輸入輸出接口

    輸入輸出接口類型有哪些?
    發表于 04-09 17:16 ?3次下載
    DSPs系統硬件設計5_<b class='flag-5'>輸入輸出</b><b class='flag-5'>接口</b>

    如何使用時序約束向導

    了解時序約束向導如何用于“完全”約束您的設計。 該向導遵循UltraFast設計方法,定義您的時鐘,時鐘交互,最后是您的輸入輸出
    的頭像 發表于 11-29 06:47 ?3035次閱讀
    如何使用<b class='flag-5'>時序</b><b class='flag-5'>約束</b>向導

    時序約束中如何精確找到匹配的template?

    輸入輸出接口約束,整理出了一套非常實用的InputDelay/Output Delay Constraints Language Templates。只需根據接口信號的特征匹配到對應
    的頭像 發表于 04-10 09:38 ?2029次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>約束</b>中如何精確找到匹配的template?

    GPIO通用輸入輸出

    GPIO通用輸入輸出一、GPIO的功能概述用途:GPIO是通用輸入輸出(General Purpose I/O)的簡稱,主要用于工業現場需要用到數字量輸入/輸出的場合。例如:
    發表于 12-20 18:58 ?6次下載
    GPIO通用<b class='flag-5'>輸入輸出</b>

    使用模板創建輸入輸出接口時序約束竅門

    Source Synchronous:兩個 device 間進行通信時,發送端生成一個伴隨發送數據的時鐘信號。接收端利用該隨路時鐘進行數據接收。
    的頭像 發表于 10-26 09:53 ?946次閱讀

    FPGA編程技巧系列之輸入輸出偏移約束詳解

    Pad-to-Setup:也被稱為OFFSET IN BEFORE約束,是用來保證外部輸入時鐘和外部輸入數據的時序滿足FPGA內部觸發器的建立時間要求的。如下圖TIN_BEFORE
    的頭像 發表于 02-15 11:52 ?2263次閱讀
    德州扑克软件| 免邮百家乐布桌| 百家乐赌博网址| 百家乐投注之对冲投注| 百家乐赌场现金网| 大发888真人真钱| 骰子百家乐的玩法技巧和规则| 太阳城巴黎左岸| 金榜娱乐城| 网上百家乐官网骗人的| 百家乐官网赌局| 豪杰百家乐现金网| 基础百家乐博牌规| 财神娱乐城| 怎样看百家乐官网路单| 澳门百家乐官网赌场文| 网上百家乐娱乐网| 大发888手机好玩吗| 海立方百家乐官网赢钱| 百家乐官网套利| 微信百家乐官网群规则大全| 百家乐扑克筹码| 亲朋棋牌手机版下载| 百家乐官网最新的投注方法| 属鼠和属虎的人能在一起做生意吗| 金世豪百家乐的玩法技巧和规则 | 百家乐买隔一数| 大发888娱乐游戏充值| 赌博百家乐官网作弊法| 好望角百家乐官网的玩法技巧和规则 | 宜兰县| 新锦江百家乐官网娱乐网| 澳门百家乐博客| 黄金城百家乐安卓版| 和林格尔县| 澳门百家乐官网必赢看| 威尼斯人娱乐城是真的吗| 百家乐官网怎样看点| 真人百家乐来博| 大发888官方888| 蓝盾百家乐官网网址|