吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何最大限度減小輸出電容的數量和尺寸

analog_devices ? 來源:亞德諾半導體 ? 作者:亞德諾半導體 ? 2021-11-16 10:38 ? 次閱讀

電源輸出電容一般是100 nF至100 μF的陶瓷電容,它們耗費資金,占用空間,而且,在遇到交付瓶頸的時候還會難以獲得。所以,如何最大限度減小輸出電容的數量和尺寸,這個問題反復被提及。

輸出電容造成的影響

論及此問題,輸出電容的兩種影響至關重要:對輸出電壓紋波的影響,以及在負載瞬變后對輸出電壓的影響。

首先,我們來看一看輸出電容這個詞。這些電容一般安裝在電源的輸出端。但是,許多電力負載(電力消耗對象),例如FPGA,都需要使用一定數量的輸入電容。圖1顯示的是一種典型的包含負載和FPGA的電源設計。如果在電路板上,電壓生成電路和耗電電路之間的距離非常短,那么電源輸出電容和負載輸入電容之間的界限就會變得非常模糊。

5edc33d0-4394-11ec-b939-dac502259ad0.jpg

圖1. LTC3311 開關穩壓器,包含所連接的FPGA對應的輸出電容和輸入電容。

通常需要利用某種物理分隔方法來加以區分,而這會導致產生大量寄生電感(Llayout)。

電源輸出端的電容形成決定了降壓型(降壓)開關穩壓器的電壓紋波。此時,經驗法則適用:輸出紋波電壓等于電感紋波電流 X 輸出電容的電阻

這個電阻ZCout由電容的大小和數量,以及等效串聯電阻(ESR)和等效串聯電感(ESL)組成。如果電源輸出端只有一個電容,此公式高度適用。如果是更為復雜的情況(參見圖1),其中包含多個并聯電容,且因為布局(Llayout)的原因產生了串聯電感,那么計算不會如此簡單。

在這種情況下,非常適合使用LTspice這樣的模擬工具。圖2所示為針對圖1提到的情況快速創建的電路圖。可以將不同值(包括ESR和ESL)設置給單個電容。也可以考慮板布局(例如Llayout)可能產生的影響。然后,會仿真開關穩壓器輸出端和負載輸入端的電壓紋波。

圖2. 使用LTspice評估系統電源輸出端的不同電容。

輸出電容也會影響負載瞬變后的輸出電壓失調。我們也可以使用LTspice仿真這一影響。此時,特別需要注意的是,在某些限制范圍內,電源控制環路的控制速度和輸出電容的電感是相互關聯的。電源控制環路的速度如果更快,那么在負載瞬變之后,只需要更少數量的輸出電容即可保持在特定的輸出控制窗口之內。

最后但同樣重要的一點是,vvv具有自適應電壓定位(AVP)。AVP可以利用輸入誤差電壓預算并減少輸出電容器的數量,此外,設計人員還可以通過增加環路帶寬來實現減少輸出電容的數量。

AVP在低負載條件下稍微增大輸出電壓,在高負載條件下稍微降低輸出電壓。然后,如果發生負載瞬變,則更多動態輸出電壓偏差都發生在允許的輸出電壓范圍內。

建議使用ADI公司的LTpowerCAD來找出哪些控制環路可以優化,以及可以減少多少個輸出電容。圖3所示為計算控制速度的屏幕截圖。其中顯示了在負載瞬變后計算得出的電壓過沖。可以通過改變輸出電容、調節開關穩壓器控制環路的速度來進行優化。

確定正確的參數后,即可減少電源中輸出電容的數量,如此可以節省資金和板空間,我們建議大家使用這個開發步驟。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17836

    瀏覽量

    251791
  • 電容
    +關注

    關注

    100

    文章

    6090

    瀏覽量

    150985

原文標題:如何最大限度減小電源設計中輸出電容的數量和尺寸?

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    AN101-最大限度地減少線性穩壓器輸出中的開關穩壓器殘留

    電子發燒友網站提供《AN101-最大限度地減少線性穩壓器輸出中的開關穩壓器殘留.pdf》資料免費下載
    發表于 01-09 14:19 ?0次下載
    AN101-<b class='flag-5'>最大限度</b>地減少線性穩壓器<b class='flag-5'>輸出</b>中的開關穩壓器殘留

    TAS5630如何才能最大限度地減少電壓失調,或者調節為0?

    在交流耦合輸入的情況下,將 BTL 模式下的輸出失調電壓指定為高達 150mV。這對PBTL 模式是否同樣適用?如何才能最大限度地減少電壓失調,或者調節為 0?
    發表于 11-08 08:02

    最大限度地減少TRF7964A和TRF7970A省電模式下的電流消耗

    電子發燒友網站提供《最大限度地減少TRF7964A和TRF7970A省電模式下的電流消耗.pdf》資料免費下載
    發表于 10-26 10:57 ?0次下載
    <b class='flag-5'>最大限度</b>地減少TRF7964A和TRF7970A省電模式下的電流消耗

    最大限度地提高MSP430? FRAM的寫入速度

    電子發燒友網站提供《最大限度地提高MSP430? FRAM的寫入速度.pdf》資料免費下載
    發表于 10-18 10:09 ?0次下載
    <b class='flag-5'>最大限度</b>地提高MSP430? FRAM的寫入速度

    最大限度地減少TPS53355和TPS53353系列器件的開關振鈴

    電子發燒友網站提供《最大限度地減少TPS53355和TPS53353系列器件的開關振鈴.pdf》資料免費下載
    發表于 10-15 11:17 ?0次下載
    <b class='flag-5'>最大限度</b>地減少TPS53355和TPS53353系列器件的開關振鈴

    最大限度地提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法

    電子發燒友網站提供《最大限度地提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法.pdf》資料免費下載
    發表于 10-10 09:16 ?0次下載
    <b class='flag-5'>最大限度</b>地提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法

    利用智能eFuses最大限度地縮短系統停機時間

    電子發燒友網站提供《利用智能eFuses最大限度地縮短系統停機時間.pdf》資料免費下載
    發表于 09-25 10:25 ?0次下載
    利用智能eFuses<b class='flag-5'>最大限度</b>地縮短系統停機時間

    最大限度地減少UCC287XX系列的待機消耗

    電子發燒友網站提供《最大限度地減少UCC287XX系列的待機消耗.pdf》資料免費下載
    發表于 09-25 09:35 ?0次下載
    <b class='flag-5'>最大限度</b>地減少UCC287XX系列的待機消耗

    如何在C2000設備中最大限度地利用GPIO

    電子發燒友網站提供《如何在C2000設備中最大限度地利用GPIO.pdf》資料免費下載
    發表于 09-19 13:40 ?0次下載
    如何在C2000設備中<b class='flag-5'>最大限度</b>地利用GPIO

    皮秒激光器優化碳化硅劃刻

    在切割脆性 SiC 晶片時,必須減少或完全消除機械鋸切的邊緣崩裂現象。單晶切割還應將材料的機械變化降至最低。同時還應優先考慮最大限度減小切口寬度,以限制“空間”尺寸(即相鄰電路之間的空白區域),從而
    的頭像 發表于 09-11 16:27 ?1350次閱讀
    皮秒激光器優化碳化硅劃刻

    INA128如何減小輸出偏置?

    最近在做鎖相放大器,需要測量的最小電壓1微伏交流信號,用INA128做前置放大10倍測量發現有0.1毫伏的輸出偏置,后級放大造成很大誤差,請大神指導如何減小輸出偏置
    發表于 09-02 07:32

    通過優化補償最大限度地減少導通時間抖動和紋波

    電子發燒友網站提供《通過優化補償最大限度地減少導通時間抖動和紋波.pdf》資料免費下載
    發表于 08-26 11:34 ?0次下載
    通過優化補償<b class='flag-5'>最大限度</b>地減少導通時間抖動和紋波

    TIDA-050027.4-具有靈活分區以最大限度實現節能的多軌電視電源 PCB layout 設計

    電子發燒友網站提供《TIDA-050027.4-具有靈活分區以最大限度實現節能的多軌電視電源 PCB layout 設計.pdf》資料免費下載
    發表于 05-10 09:41 ?0次下載
    TIDA-050027.4-具有靈活分區以<b class='flag-5'>最大限度</b>實現節能的多軌電視電源 PCB layout 設計

    如何使用低電容探頭最大限度地減少探頭負載

    探測電路總是會對信號產生一定的影響。探頭負載會改變被探測的信號,可能導致測量問題,甚至可能導致電路執行不同的操作。減少電容負載可以幫助最大限度地減少這些影響。在本應用中,您將了解低電容探頭如何改進
    的頭像 發表于 03-25 10:51 ?580次閱讀
    如何使用低<b class='flag-5'>電容</b>探頭<b class='flag-5'>最大限度</b>地減少探頭負載

    使用小輸出電容器的快速瞬態響應200 mA低輸出電壓REG數據表

    電子發燒友網站提供《使用小輸出電容器的快速瞬態響應200 mA低輸出電壓REG數據表.pdf》資料免費下載
    發表于 03-04 14:48 ?0次下載
    使用<b class='flag-5'>小輸出</b><b class='flag-5'>電容</b>器的快速瞬態響應200 mA低<b class='flag-5'>輸出</b>電壓REG數據表
    百家乐直杀| 百家乐官网透视牌靴哪里有| 24山向山摆设| 德州扑克概率表| 百家乐金海岸娱乐| 足球现金网| 百家乐连黑记录| 老虎机 | 利高百家乐的玩法技巧和规则| 百家乐官网赌博论谈| 番禺百家乐电器店| 百家乐官网投注技巧建议| 百家乐揽法大全| 网上百家乐官网真实度| bet365注册 jxhymp| 香港百家乐娱乐场开户注册| 百家乐官网澳门技巧| 大发888下载免费游戏| 百家乐赢谷输缩| 皇城百家乐官网娱乐城| 金都娱乐| 大发888bet游戏平台| 利都百家乐国际赌场娱乐网规则| 国际百家乐规则| 利都百家乐官网国际赌场娱乐网规则| 大发体育网| 德州扑克技巧视频| 威尼斯人娱乐城提款| 免费百家乐官网倍投软件| 太保市| 总统线上娱乐城| 日博| 威尼斯人娱乐场 澳门赌场| 百家乐投注综合分析法| 博彩百家乐官网的玩法技巧和规则 | 百利宫百家乐官网的玩法技巧和规则 | 百家乐AG| 半圆百家乐桌子| 百家乐三多注码法| 保单百家乐游戏机| 澳门百家乐官网国际|