吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

教大家如何解決鎖相環無法鎖定

電子設計 ? 來源:網友電子設計發布 ? 作者:網友電子設計發布 ? 2021-11-26 16:32 ? 次閱讀

在嘗試將鎖相環(PLL)鎖定時,你是否碰到過麻煩?草率的判斷會延長調試過程,調試過程變得更加單調乏味。根據以下驗證通行與建立鎖定的程序,調試過程可以變得非常簡單。

第1步:驗證通信

第一步是驗證PLL響應編程的能力。如果PLL沒有鎖定,無法讀回,則嘗試發送需要最小量硬件命令工作的軟件命令。一種方法是通過軟件(而非引腳)調節PLL的通電斷電尋找引腳的可預測電流變化或偏置電壓電平變化。許多PLL在其輸入(OSCin)引腳的電平在通電時為Vcc/2,在斷電時為0V。

如果PLL集成了壓控振蕩器(VCO),則查看低壓差(LDO)輸出引腳電壓是否對通電和斷電命令做出反應。還可能可以切換輸入/輸出 (I/O)引腳,比如許多LMX系列PLL的MUXout引腳。如果采用上述方法能夠驗證通信,就可以繼續嘗試進行鎖定。

如果無法驗證通信,則查找常見的原因,例如以下原因:

編程串行

鎖存使能(也稱為芯片選擇條(CSB))過高

對軟件輸入的低通濾波過多

與串行外圍設備接口總線(SPI)存在時序問題

電源引腳焊接有誤

第2步:建立鎖定

驗證通信后,下一步就是嘗試對PLL進行鎖定。下面是PLL無法鎖定的一些更常見的原因:

對鎖定檢測引腳的錯誤解讀。如果配置有誤,鎖定檢測引腳會在實際已經鎖定的情況下顯示出PLL未鎖定。可以通過查看頻譜分析儀輸出或VCO調諧電壓驗證這一情況。

編程問題。向PLL發送錯誤的信息會很容易導致無法鎖定。一些常見的編程錯誤包括:VCO編程頻率超出范圍、VCO校準設置不正確或寄存器時序有誤。

VCO校準問題。對于集成VCO的PLL而言,頻率范圍通常分成幾個不同的頻段。錯誤的編程會導致VCO鎖定錯誤的頻段。對特定寄存器的編程通常會啟動VCO校準;因此必須確定在編程此寄存器時,其他軟件和硬件(尤其是基準輸入)狀態正確,以確保校準正常工作。

輸入或反饋路徑問題。如果VCO輸入或基準輸入因電源水平較低、壓擺率較低、匹配較差或諧波較高而存在問題,會導致PLL打開鎖定。大多數PLL有方法輸出內部頻率計數器的實際頻率輸出,將其發送到引腳。

環路濾波器中與地連接或短路。可以通過查看調諧電壓或切換鑒相器兩極,根據頻率變化確定連接或短路。

PLL環路濾波器不穩定。如果降低電荷泵電流導致PLL鎖定通常是不穩定的表現,但是僅憑這項技術不起作用不能排除不穩定這一因素。導致環路濾波器不穩定的產檢原因有忽略考慮VCO輸入電容;使用過度限制環路帶寬的集成濾波器;或者使用與PLL初始設計不同的PLL設置(電荷泵增益、VCO頻率或鑒相器頻率)。許多TI的工具如PLLatinum?模擬器工具能夠模擬環路濾波器的不穩定性。

遵循系統的方法,不作出草率的假設能夠使PLL鎖定調試程序變得簡單許多。圖1為指導此程序的流程圖。

poYBAGGKXwqAMmssAADdOritU74923.jpg

圖1:PLL調試流程圖

如欲了解關于未鎖定PLL的更多信息,請下載《PLL性能模擬與設計手冊》或查看TI鎖相環產品組合。

其它資源:

使用以下工具開始設計:

時鐘與合成器(TICS)編程軟件。

用于設計寄存器編程的代碼加載器軟件。

原文鏈接:

http://e2e.ti.com/blogs_/b/analogwire/archive/2016/07/12/what-to-do-when-your-pll-does-not-lock

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 鎖相環
    +關注

    關注

    35

    文章

    590

    瀏覽量

    87895
  • 振蕩器
    +關注

    關注

    28

    文章

    3847

    瀏覽量

    139363
  • ldo
    ldo
    +關注

    關注

    35

    文章

    1951

    瀏覽量

    153968
  • pll
    pll
    +關注

    關注

    6

    文章

    781

    瀏覽量

    135333
收藏 人收藏

    評論

    相關推薦

    鎖相環是什么意思

    鎖相環(Phase-Locked Loop,簡稱PLL)是一種廣泛應用于電子系統中的反饋控制系統,主要用于頻率合成和相位同步。本文將從鎖相環的工作原理、基本組成、應用案例以及設計考慮等方面進行詳細闡述,以幫助讀者全面理解這一重要技術。
    的頭像 發表于 02-03 17:48 ?113次閱讀

    可編程晶振的鎖相環原理

    鎖相環(Phase-LockedLoop,PLL)是一個能夠比較輸出與輸)入相位差的反饋系統,利用外部輸入的參考信號控制環路內部振蕩信號的頻率和相位,使振蕩信號同步至參考信號。而鎖相環
    的頭像 發表于 01-08 17:39 ?176次閱讀
    可編程晶振的<b class='flag-5'>鎖相環</b>原理

    基于鎖相環法的載波提取方案

    電子發燒友網站提供《基于鎖相環法的載波提取方案.pdf》資料免費下載
    發表于 01-07 14:41 ?0次下載

    鎖相環PLL的常見故障及解決方案

    鎖相環(PLL)是一種反饋控制系統,用于鎖定輸入信號的相位和頻率。它在現代電子系統中扮演著至關重要的角色,從無線通信到數字信號處理,PLL的應用無處不在。然而,由于其復雜性,PLL也可能出現各種故障
    的頭像 發表于 11-06 10:52 ?970次閱讀

    鎖相環PLL在無線電中的應用 鎖相環PLL與模擬電路的結合

    鎖相環PLL在無線電中的應用 1. 頻率合成 在無線電通信中,頻率合成是生成所需頻率信號的關鍵技術。鎖相環可以用于生成穩定的頻率輸出,這對于調制和解調過程至關重要。通過調整PLL的參考頻率和反饋路徑
    的頭像 發表于 11-06 10:49 ?388次閱讀

    鎖相環PLL的工作原理 鎖相環PLL應用領域

    鎖相環(Phase-Locked Loop,簡稱PLL)是一種電子電路,它能夠自動調整輸出信號的相位,使其與輸入信號的相位同步。這種電路在電子工程領域有著廣泛的應用,特別是在頻率合成、時鐘恢復、調制
    的頭像 發表于 11-06 10:42 ?1388次閱讀

    數字鎖相環固有的相位抖動是怎樣產生的,如何解

    數字鎖相環(DPLL)固有的相位抖動主要來源于多個方面,這些抖動因素共同影響著鎖相環的同步精度和穩定性。以下是數字鎖相環相位抖動產生的主要原因:
    的頭像 發表于 10-01 17:35 ?767次閱讀

    簡述鎖相環的基本結構

    鎖相環(Phase-LockedLoop, PLL),是一種反饋控制電路,電子設備正常工作,通常需要外部的輸入信號與內部的振蕩信號同步,利用鎖相環路就可以實現這個目的,它可用來從固定的低頻信號生成穩定的輸出高頻信號。
    的頭像 發表于 08-06 15:07 ?760次閱讀
    簡述<b class='flag-5'>鎖相環</b>的基本結構

    鎖相環鎖相放大器的區別

    鎖相環(Phase-Locked Loop, PLL)和鎖相放大器(Lock-in Amplifier)是兩種在電子學和信號處理領域廣泛應用的技術,它們各自具有獨特的工作原理、組成結構以及應用場景。以下將從定義、組成、工作原理、性能特點及應用領域等方面詳細闡述
    的頭像 發表于 07-30 15:51 ?1621次閱讀

    鎖相環相位噪聲的影響因素

    鎖相環(Phase Locked Loop, PLL)相位噪聲是評估鎖相環性能的重要指標之一,它描述了輸出信號相位的不穩定性。相位噪聲的存在會直接影響系統的性能,如降低信號的信噪比、增加誤碼率、影響雷達系統的目標分辨能力等。以下將詳細分析
    的頭像 發表于 07-30 15:31 ?1729次閱讀

    鎖相環的工作原理和應用場景

    鎖相環是一種利用相位同步產生的電壓,去調諧壓控振蕩器(Voltage Controlled Oscillator, VCO)以產生目標頻率的負反饋控制系統。它基于自動控制原理,通過外部輸入的參考信號
    的頭像 發表于 07-30 15:05 ?5623次閱讀
    <b class='flag-5'>鎖相環</b>的工作原理和應用場景

    AD9694的204B接口鎖相環無法鎖定是怎么回事?

    我在配置AD9694的過程中發現AD9694的采樣率對應的線速率只有在6.75Gbps-13.5Gbps之間時,204b接口的鎖相環才能鎖定,現在想配置200M采樣率,但是204B接口的鎖相環
    發表于 07-03 06:18

    AD9694輸入時鐘低于337.5MHz時,serdes鎖相環無法鎖定怎么解決?

    我在配置AD9694的過程中遇到了AD9694輸入時鐘低于337.5MHz時,內部的serdes鎖相環無法鎖定的問題;但輸入時鐘高于337.5MHz時,如400M、600M就能鎖定;0
    發表于 06-21 14:27

    倍頻器與鎖相環的區別

      在電子和通信領域,倍頻器和鎖相環(PLL)是兩種常見的電路結構,它們在信號處理、頻率合成和通信系統中扮演著重要角色。盡管兩者在某些方面存在相似之處,但它們在功能、工作原理和應用領域等方面存在顯著差異。本文將對倍頻器和鎖相環進行詳細的比較和分析,以揭示它們之間的區別。
    的頭像 發表于 06-20 11:34 ?1304次閱讀

    鎖相環的基本原理和主要作用

    鎖相環(Phase Locked Loop,簡稱PLL)是一種在電子系統中廣泛應用的負反饋控制系統,其主要作用是實現輸入信號與輸出信號之間的相位同步。在現代通信、雷達、導航、測量等領域,鎖相環都發
    的頭像 發表于 05-24 16:28 ?4009次閱讀
    百家乐官网记牌器| 大发888娱乐代理| 百家乐澳门路规则算法| 澳门百家乐门路| 百家乐隔一数打法| 百家乐玩法的技巧| 百家乐视频麻将| 玩百家乐优博娱乐城| 百家乐赌博平台| 波浪百家乐游戏中| 木棉百家乐的玩法技巧和规则| 在线百家乐作| 视频棋牌游戏| 大发扑克网址| 百家乐官网高手投注法| 百家乐官网高手论坛| 网上百家乐官网解密| 百家乐桌出租| 百家乐棋| 云鼎娱乐城信誉度| 赌百家乐官网的体会| 百家乐官网变牌器| 百家乐官网英皇赌场娱乐网规则| 24山的丑方位| 988百家乐娱乐| 大发888zhldu| 百家乐官网如何取胜| 百家乐官网赌博网址| 百家乐补牌规律| 百家乐如何盈利| 棋牌58w| 天地人百家乐官网现金网| 牌九百家乐官网的玩法技巧和规则| 永康百家乐赌博| 大发888娱乐城怎么样| 百家乐官网tt娱乐| 奇迹百家乐官网的玩法技巧和规则| 大家赢百家乐投注| bet365合法吗| 百家乐官网信誉平台现金投注| 做生意摆放什么会招财|