吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB設計時高速信號是否需要包地處理

凡億PCB ? 來源:凡億PCB ? 作者:彭子豪 ? 2021-11-09 11:28 ? 次閱讀

當我們在做高速PCB設計時,很多工程師都會糾結于包地問題,那么高速信號是否需要包地處理呢?

首先,我們要明確為什么要包地?包地的作用是什么?

實際上,包地的作用就是為了減小串擾,串擾形成的機理是有害信號從一個線網轉移到相鄰線網

而串擾在PCB上是由不同網絡之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用

加入包地線是如何減少串擾的?

包地線是位于攻擊線和被攻擊線之間的隔離線,它可以有效的減少信號之間的電容,插入屏蔽地線后信號與地耦合,不在與鄰近線耦合,使線間串擾大大降低。另外包地線不僅僅只是屏蔽了電場,附件動態線上的電流也在包地線上產生了方向相反的感應電流,包地線上的感應電流產生的磁力線進一步抵消了動態線在靜態線位置處所產生的雜散磁力線。

那么,包地真的能解決所有的串擾問題嗎?

高速走線的設計跟包地沒有多大關系,真正有關系的是信號間的干擾,專業術語也叫串擾,包地只是解決串擾的其中一個手段。

包地通常解決的是容性串擾,而感性串擾是通過空間磁力轉移的,包地并不能解決感性串擾,所以包地并不能隔絕所有的串擾問題。但是如果串擾問題沒有或者說是沒影響,其實包地和不包地都可以。

因此,對于高速數字信號一般不需要進行包地,最好的辦法就是加大信號線之間的間距,在PCB設計中平行布線的間距要遵循3W規則

而當我們需要進行包地解決串擾時,需要遵循的設計規則是

*包地線要有足夠的間距

*包地線上要打足夠多的過孔,比如二十分之一的波長間隔

*鋪地不要形成天線

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4326

    文章

    23161

    瀏覽量

    399988
  • 信號
    +關注

    關注

    11

    文章

    2807

    瀏覽量

    77116

原文標題:【原創干貨】高速信號是否需要包地處理

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設計中什么是高速信號?PCB設計中為什么高頻會出現信號失真。在電子設備制造中,
    的頭像 發表于 12-30 09:41 ?232次閱讀

    pcb設計時注意事項

    前期確定的外圍結構和接口布局,將元器件合理的排布 到PCB板框范圍內。 布線 ? 根據根據和整體網表,確定信號分層和電源分層。 ? 根據網表,將信號連接。電源和地處理。 后期
    發表于 12-26 16:51

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設計EMI有什么規則?高速PCB設計EMI九大關鍵規則。隨著電子產品信號上升沿時間的縮短和
    的頭像 發表于 12-24 10:08 ?167次閱讀

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創建不易受
    的頭像 發表于 10-18 14:06 ?936次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>指南

    專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設計公司,迅安通科技公司介紹

    專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,
    發表于 10-13 15:48

    在進行高速信號放大設計時,往往需要用到反饋電路,是否反饋電路越短越好?

    在進行高速信號放大設計時,往往需要用到反饋電路,是否反饋電路越短越好,不同封裝是否在這方面有不
    發表于 09-26 07:55

    高速PCB信號完整性分析及應用

    電子發燒友網站提供《高速PCB信號完整性分析及應用.pdf》資料免費下載
    發表于 09-21 14:14 ?2次下載

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發表于 09-21 11:51 ?0次下載

    功率地和信號pcb怎么處理

    PCB設計中,功率地和信號地的處理是至關重要的,因為它們直接影響到電路的性能、穩定性和電磁兼容性。以下是一些關于功率地和信號地處理的建議:
    的頭像 發表于 09-06 10:21 ?723次閱讀

    高速pcb與普通pcb的區別是什么

    的區別,包括設計原則、材料選擇、制造工藝和性能特點等方面。 一、設計原則 1. 信號完整性(Signal Integrity,SI):高速PCB設計需要關注
    的頭像 發表于 06-10 17:34 ?1998次閱讀

    高速pcb布線規則有哪些

    高速pcb布線規則有哪些 高速PCB布線規則 摘要:隨著電子技術的快速發展,高速PCB設計變得越
    的頭像 發表于 06-10 17:33 ?976次閱讀

    高速pcb的定義是什么

    在通信、計算機、航空航天等領域的應用越來越廣泛。本文將詳細介紹高速PCB的定義、設計原則、關鍵技術以及發展趨勢。 一、高速PCB的定義 高速
    的頭像 發表于 06-10 17:31 ?1746次閱讀

    FPGA的sata接口設計時需要注意哪些問題

    信號完整性 : SATA接口使用差分信號傳輸,對信號完整性要求較高。在PCB設計時需要注意差分對的阻抗匹配、走線長度和間距等問題,以
    發表于 05-27 16:20

    高速差分信號設計需要關注的事項

    隨著信息技術的飛速發展,高速差分信號設計在通信、數據處理等領域的應用日益廣泛。高速差分信號設計對于確保
    的頭像 發表于 05-16 16:38 ?924次閱讀

    高速PCB設計信號完整性問題你一定要清楚!

    隨著集成電路輸出開關速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經成為高速數字 PCB設計 必須關心的問題之一。元器件和
    的頭像 發表于 04-07 16:58 ?651次閱讀
    百家乐真人百家乐皇冠开户| 金沙城百家乐官网大赛规则| 乐博国际| 百家乐官网庄闲点数| 百家乐官网开线| 澳门百家乐官网必赢看| 百家乐视频网络游戏| 百家乐输惨了| a8娱乐城官方网站| 百家乐官网下对子的概率| 淘金百家乐官网现金网| 百家乐官网两边| 百家乐官网皇室百家乐官网| 百家乐游戏机的玩法| 大西洋百家乐的玩法技巧和规则| 皇博线上娱乐| VIP百家乐官网-挤牌卡安桌板| 百家乐官网手机壳| 怎样打百家乐的玩法技巧和规则| 澳门百家乐注册| 百家乐官网国际赌场娱乐网规则 | 大发888娱乐城lm0| 鑫鼎国际| 电脑百家乐官网玩| 至尊百家乐赌场娱乐网规则| 丰禾国际| 百家乐官网路单怎样| 真人百家乐的玩法技巧和规则| 大赢家棋牌游戏| 百家乐官网赌博在线娱乐| 新利娱乐开户| 澳门百家乐官网打缆| 百家乐官网小路单图解| 菲律宾百家乐太阳城| 微信百家乐群资源| bet9全讯网查询| 百家乐官网白菜价| 娱乐城百家乐打不开| 全讯网跑狗图| 88娱乐城注册| 百家乐官网出庄的概率|