吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

你們會(huì)設(shè)計(jì)CPU取指執(zhí)行電路嗎?

FPGA之家 ? 來(lái)源:數(shù)字積木 ? 作者:數(shù)字積木 ? 2021-07-27 16:55 ? 次閱讀

【前言】

最近手上寫(xiě)了一個(gè)練手的小項(xiàng)目,項(xiàng)目的大致要求是實(shí)現(xiàn)一個(gè)取指,執(zhí)行電路。取指的指令預(yù)存在,從ROM中讀取指令后,根據(jù)預(yù)定的解碼規(guī)則,對(duì)指令進(jìn)行解碼,并執(zhí)行相對(duì)應(yīng)的操作。發(fā)出來(lái)和大家共同分享。

該工程的設(shè)計(jì)要求如下:

ram模塊中,儲(chǔ)存有初始化的指令數(shù)據(jù)。我們要設(shè)計(jì)一個(gè)取指電路,并能根據(jù)不同的指令執(zhí)行不同的操作。指令數(shù)據(jù)為16bit.

指令編碼定義如下:

如果指令代碼為0,則下一個(gè)狀態(tài)為空閑。如果指令的低位8位為0,高位8位非0,則讀取指定高位8位的存儲(chǔ)器,并將其寫(xiě)入obuf0。如果指令的低8位非0,且高8位也不是0,則將下8位作為數(shù)據(jù),寫(xiě)入地址為上8位的存儲(chǔ)器中。

List4顯示了指令獲取電路。它實(shí)例化了五個(gè)模塊:PC0(程序計(jì)數(shù)器、8位計(jì)數(shù)器)、Ir0(指令寄存器、16位計(jì)數(shù)器)、OBUF0(輸出緩沖器、16位計(jì)數(shù)器)、STATE0(狀態(tài)機(jī))和RAM0(存儲(chǔ)器,8位256字塊RAM)。模塊pc0用于指定要讀取的地址,以便從ram0獲取(提取)指令代碼。指令代碼存儲(chǔ)在IR0中。

此指令獲取操作在兩種狀態(tài)下執(zhí)行:fetcha和fetchb。fetcha用于取地址操作,該地址作為讀取ram中指令的地址,fetchb用于指令寄存操作,將指令寄存到指令寄存器中。

在execa和execb狀態(tài)下,執(zhí)行表1中的操作。如果存儲(chǔ)在IR0中的指令代碼為0,則下一個(gè)狀態(tài)為空閑。如果指令的低位8位為0,高位8位非0,則讀取指定高位8位的存儲(chǔ)器,并將其寫(xiě)入obuf0。如果指令的下8位非0,則將下8位寫(xiě)入地址為上8位的存儲(chǔ)器。

指令解碼列在table1中

頂層代碼如圖所示:

下面是該工程的測(cè)試模塊:

1796e308-eb92-11eb-a97a-12bb97331649.jpg

下面的ram模塊的代碼:

17b49bb4-eb92-11eb-a97a-12bb97331649.jpg

狀態(tài)控制模塊的代碼:

17c181d0-eb92-11eb-a97a-12bb97331649.png

計(jì)數(shù)器模塊的代碼:

17d38f1a-eb92-11eb-a97a-12bb97331649.png

設(shè)計(jì)說(shuō)明

該工程有以下模塊組成:

PC0(程序計(jì)數(shù)器、8位計(jì)數(shù)器)、

Ir0(指令寄存器、16位計(jì)數(shù)器)、

OBUF0(輸出緩沖器、16位計(jì)數(shù)器)、

STATE0(狀態(tài)機(jī))、

RAM0(存儲(chǔ)器,8位256字塊RAM)。

其中,PC0,IR0,OBUF0是例化計(jì)數(shù)器模塊得到的,該計(jì)數(shù)器模塊擁有計(jì)數(shù)和寄存數(shù)據(jù)兩個(gè)功能,分別由端口 inc 和 端口 load 控制。

當(dāng) inc有效時(shí),在下一個(gè)時(shí)鐘,會(huì)將計(jì)數(shù)器內(nèi)部的計(jì)數(shù)器自增1,并在q端輸出。

當(dāng)load信號(hào)有效時(shí),在下一個(gè)時(shí)鐘會(huì)將D端 的數(shù)據(jù)寄存到該計(jì)數(shù)器的寄存器中,并在Q端輸出。

PC0利用的是計(jì)數(shù)器的計(jì)數(shù)功能,用于產(chǎn)生取指令的地址信息

IR0利用的是計(jì)數(shù)器的寄存功能,用于將ram中取出的指令暫時(shí)寄存。

OBUF0利用的是計(jì)數(shù)器的寄存功能,用于將輸出中暫時(shí)寄存。

在狀態(tài)機(jī)控制模塊中,設(shè)置了以下五個(gè)狀態(tài):

IDLE:空閑態(tài)。

FETCHA:取地址狀態(tài)。同時(shí)將程序計(jì)數(shù)器的內(nèi)部計(jì)數(shù)值加一。

FETCHB:取指令,指令寄存狀態(tài)。將從ram中讀出的指令寫(xiě)入到指令寄存器模塊中。

EXECA:指令解碼模塊,判斷指令的停止,讀,寫(xiě)控制信號(hào)。如果為寫(xiě)信號(hào),將指令的低8位作為數(shù)據(jù)寫(xiě)到高8位對(duì)應(yīng)的地址中。如果為讀指令,跳轉(zhuǎn)到EXECB狀態(tài),將指令的低8位輸出。如果停止信號(hào)為真3,跳轉(zhuǎn)到空閑狀態(tài)。

EXECB:執(zhí)行狀態(tài)。用于將指令的低8位輸出。

在ram模塊中,儲(chǔ)存有初始化的指令數(shù)據(jù)。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10905

    瀏覽量

    213034

原文標(biāo)題:簡(jiǎn)單的CPU取指執(zhí)行電路設(shè)計(jì)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    料機(jī)DCS數(shù)據(jù)采集物聯(lián)網(wǎng)解決方案

    在火電廠中,堆料機(jī)承擔(dān)著儲(chǔ)存、輸送原料的重要任務(wù),通過(guò)PLC、DCS等執(zhí)行允許堆料、允許料、外圍料運(yùn)行、堆料機(jī)緊急停機(jī)、堆料運(yùn)行、堆
    的頭像 發(fā)表于 12-24 10:23 ?190次閱讀
    堆<b class='flag-5'>取</b>料機(jī)DCS數(shù)據(jù)采集物聯(lián)網(wǎng)解決方案

    Linux之CPU調(diào)度策略和CPU親和性

    一、調(diào)度策略 調(diào)度進(jìn)程 單個(gè) CPU一次只能執(zhí)行一個(gè)進(jìn)程,雖然 Linux 系統(tǒng)通過(guò)使用多任務(wù)同時(shí)處理多個(gè)進(jìn)程,但當(dāng)多個(gè)進(jìn)程同時(shí)運(yùn)行在一個(gè)CPU 上時(shí),它通過(guò)交錯(cuò)執(zhí)行這些進(jìn)程。 內(nèi)核使
    的頭像 發(fā)表于 12-05 16:38 ?596次閱讀
    Linux之<b class='flag-5'>CPU</b>調(diào)度策略和<b class='flag-5'>CPU</b>親和性

    功率放大電路的轉(zhuǎn)換效率是什么

    功率放大電路的轉(zhuǎn)換效率是 功率放大電路的最大輸出功率與電源所提供的功率之比 。這一標(biāo)用于評(píng)估功率放大電路在將電源提供的功率轉(zhuǎn)換為輸出功率
    的頭像 發(fā)表于 10-09 15:50 ?1153次閱讀

    為什么外設(shè)要通過(guò)接口與CPU相連

    外設(shè)與CPU之間的連接是計(jì)算機(jī)系統(tǒng)中一個(gè)非常關(guān)鍵的部分。外設(shè)(Peripherals)是除了CPU、內(nèi)存和硬盤(pán)之外的所有設(shè)備,如鍵盤(pán)、鼠標(biāo)、打印機(jī)、顯示器等。這些設(shè)備需要與CPU進(jìn)行
    的頭像 發(fā)表于 09-30 14:10 ?1245次閱讀

    雙核cpu和單核cpu的區(qū)別

    理器核心連接起來(lái),從而提高計(jì)算能力。這種設(shè)計(jì)使得處理器能夠同時(shí)執(zhí)行多個(gè)任務(wù),提高計(jì)算效率和性能。 單核CPU :只有一個(gè)處理器核心,所有的計(jì)算任務(wù)都由這一個(gè)核心來(lái)完成。單核CPU在處理多任務(wù)時(shí)可能
    的頭像 發(fā)表于 09-24 16:17 ?3984次閱讀

    如何用LM324做PI電路

    我想用你們的公司的LM324運(yùn)放設(shè)計(jì)一個(gè)PI調(diào)節(jié)電路,如下圖,但是我不知道 電路 中電阻,電容這些元器件具體怎樣取值,我只知道理論公式,不知道你們的實(shí)際使用時(shí),元器件值是怎樣
    發(fā)表于 09-03 07:24

    Imagination CPU 系列研討會(huì) | RISC-V 平臺(tái)的性能分析和調(diào)試

    為了讓開(kāi)發(fā)者及工程師深入了解Imagination的CPU產(chǎn)品及相關(guān)解決方案,Imagination將陸續(xù)推出5期線上研討會(huì),包含:RISC-V平臺(tái)的性能分析和調(diào)試;RISC-V安全和全球平臺(tái)可信
    的頭像 發(fā)表于 08-10 08:28 ?347次閱讀
    Imagination <b class='flag-5'>CPU</b> 系列研討<b class='flag-5'>會(huì)</b> | RISC-V 平臺(tái)的性能分析和調(diào)試

    cpu控制器負(fù)責(zé)什么運(yùn)算

    CPU控制器,也稱(chēng)為中央處理器控制器或處理器控制器,是計(jì)算機(jī)系統(tǒng)中的核心部件之一。它負(fù)責(zé)執(zhí)行各種指令,控制數(shù)據(jù)流,以及協(xié)調(diào)計(jì)算機(jī)系統(tǒng)中的其他組件。在本文中,我們將詳細(xì)探討CPU控制器的功能、工作原理
    的頭像 發(fā)表于 06-30 11:14 ?1071次閱讀

    簡(jiǎn)述cpu控制器的工作原理

    : 指令獲取 CPU控制器首先需要從內(nèi)存中獲取指令。這個(gè)過(guò)程稱(chēng)為階段。在這個(gè)階段,CPU控制器通過(guò)程序計(jì)數(shù)器(PC)來(lái)確定下一條指令的地址,并將其從內(nèi)存中讀取出來(lái)。程序計(jì)數(shù)器是一個(gè)
    的頭像 發(fā)表于 06-30 11:04 ?1587次閱讀

    cpu控制器和運(yùn)算器組成的部件有哪些

    CPU(中央處理器)是計(jì)算機(jī)的核心部件,負(fù)責(zé)執(zhí)行程序指令和處理數(shù)據(jù)。CPU主要由控制器和運(yùn)算器組成,這兩個(gè)部件共同完成計(jì)算機(jī)的運(yùn)算任務(wù)。下面詳細(xì)介紹CPU控制器和運(yùn)算器組成的部件。 運(yùn)
    的頭像 發(fā)表于 06-30 11:01 ?2209次閱讀

    cpu控制器的兩種類(lèi)型和特點(diǎn)

    類(lèi)型:?jiǎn)魏颂幚砥骱投嗪颂幚砥鳎约八鼈兊奶攸c(diǎn)和應(yīng)用。 一、單核處理器 單核處理器的定義 單核處理器是只有一個(gè)處理器核心的CPU。在單核處理器中,所有的計(jì)算任務(wù)都由一個(gè)核心來(lái)完成,這使得單核處理器在處理多任務(wù)時(shí)可能會(huì)遇到性能瓶頸
    的頭像 發(fā)表于 06-30 10:59 ?1485次閱讀

    CPU中斷程序:從硬件看什么是中斷?

    CPU響應(yīng)中斷轉(zhuǎn)去執(zhí)行中斷服務(wù)程序前,需要把被中斷程序的現(xiàn)場(chǎng)信息保存起來(lái),以便執(zhí)行完中斷服務(wù)程序后,接著從被中斷程序的斷點(diǎn)處繼續(xù)往下執(zhí)行
    發(fā)表于 03-26 11:36 ?4187次閱讀
    <b class='flag-5'>CPU</b>中斷程序:從硬件看什么是中斷?

    放大電路的帶負(fù)載能力是什么

    放大電路的帶負(fù)載能力是電路在輸出信號(hào)時(shí),能夠驅(qū)動(dòng)或承載的負(fù)載的大小。放大電路通常用于放大電壓或電流信號(hào),將小信號(hào)放大成為更大的信號(hào)。負(fù)載是
    的頭像 發(fā)表于 03-09 13:59 ?3004次閱讀

    服務(wù)器中的CPU核心和線程到底是什么?

    CPU核心作為CPU(中央處理單元)的主要處理單元。該組件從計(jì)算機(jī)內(nèi)存中讀取并執(zhí)行指令。每個(gè)核心一次只能運(yùn)行一項(xiàng)任務(wù),因此具有多個(gè)核心的 CPU 可以同時(shí)
    的頭像 發(fā)表于 03-04 17:09 ?1499次閱讀

    verilog中for循環(huán)是串行執(zhí)行還是并行執(zhí)行

    在Verilog中,for循環(huán)是并行執(zhí)行的。Verilog是一種硬件描述語(yǔ)言,用于描述和設(shè)計(jì)數(shù)字電路和系統(tǒng)。在硬件系統(tǒng)中,各個(gè)電路模塊是同時(shí)運(yùn)行的,并且可以并行執(zhí)行多個(gè)操作。因此,在V
    的頭像 發(fā)表于 02-22 16:06 ?3146次閱讀
    天健棋牌大厅下载| 888百家乐官网的玩法技巧和规则| 威尼斯人娱乐城地址| 百家乐官网游戏教程| 菲律宾太阳城88| 温州市百家乐官网鞋业| 大发888网页版游戏| 百家乐官网定位胆技巧| 博彩太阳城| 百家乐真人斗地主| 百家乐官网singapore| 老虎机游戏在线玩| 开店做生意的风水| 百家乐官网磁力录| 巴黎人百家乐的玩法技巧和规则| 网络百家乐官网公式打法| 德州扑克辅助软件| 百家乐视频软件下载| 百家乐官网连线游戏下载| 新全讯网网址g2vvv| 立博百家乐官网的玩法技巧和规则| 澳门美高梅金殿| 百家乐桌布尼布材质| 百家乐官网程序软件| bet365充值| 澳门百家乐奥秘| 百家乐官网六合彩| 天鸿德州扑克游戏币| 菲律百家乐太阳城| 百家乐官网10个人| 博盈娱乐场| 黄金百家乐的玩法技巧和规则| 百家乐官网完美一对| 临邑县| 全讯网zq06| 百家乐信用哪个好| 赌博百家乐官网玩法| 娱乐城官网| 百家乐双峰县| 百家乐官网怎么玩了| 大发888在线娱乐|