吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于彩色MT9V034攝像頭 Bayer轉RGB FPGA實現

FPGA之家 ? 來源:宏強子 ? 作者:宏強子 ? 2021-06-12 17:12 ? 次閱讀

1 圖像bayer格式介紹

bayer格式是伊士曼·柯達公司科學家Bryce Bayer發明的,Bryce Bayer所發明的拜耳陣列被廣泛運用數字圖像。Bayer格式是相機內部的原始數據, 一般后綴名為.raw。

對于彩色圖像,一般是三原色數據,rgb格式。但是攝像頭一個像素點只有rgb中一種數據(下圖為bayer色彩濾波陣列)。但是有很多攝像頭直接輸出rgb和yuv格式,如ov5640、ov7725等等,這是因為在Sensor模組的內部會有一個ISP模塊,會將 Sensor采集到的數據進行插值和特效處理,所以直接輸出彩色圖像但也有攝像頭沒有ISP模塊,直接輸出Bayer數據,這就需要自己寫Bayer轉rgb算法

2 MT9V034簡單介紹

做圖像處理的朋友都知道,MT9V034是一款十分出色的做機器視覺的攝像頭,一般都是灰度的。但是也有彩色款,當時我覺得灰度的效果那么好,一時頭熱就買一個彩色款的。mt9v034用起來很方便,可以不用寄存器配置,上電默認752*480分辨率。當然也可以iic配置。

3 MT9V034 datasheet 簡單解析

1) 有效圖像 752x480;

最大時鐘為27Mhz;

最大幀率為60fps;

10位的adc(我的是八位的輸出,店家只將高8位引出,有點影響最后圖像的精度);

2)這是mt9v034Bayer陣列,注意輸出方向,從左到右,從上到下;

3)攝像頭ID號要需要查看攝像頭模塊PCB上的S_CTRL_ADR1和S_CTRL_ADR0引腳怎么連接的;

4)很明顯S_CTRL_ADR1, S_CTRL_ADR0是被拉低了,所以攝像頭ID為0x90.上面說到攝像頭只有高8位被引出,在這里可以證實了;

5)下面是大部分寄存器,mt9v034可配置的寄存器很少。0x00是芯片版本。03、04是攝像頭分辨率

6)datasheet就介紹到這里,更多信息需要自己去閱讀。

4 Bayer轉rgb算法解析

我是用shift_register IP緩存兩行數據,形成2*2窗口(這是FPGA做圖像算法最常用的方法和IP),不會的朋友可以搜一搜,有很多博客可以學習,一定要自己仿真一下,搞明白,這原理有點難理解。

根據窗口移動,不難發現,總結出一條重要的規律:總共只有四種窗口,而且與行和列的奇偶有關。

假設計數器從零開始記數:

1)第一種{行偶,列偶}

2)第二種{行偶,列奇}

3)第三種{行奇,列偶}

4)第四種{行奇,列奇}

5 算法實現

首先說明我是用Xilinx的ZYNQ FPGA,(Altera的也有類似的IP)。我直接說明一下IP的參數設置,其他的像怎么添加IP什么的我就不講了,不會的自己網上學習。

1)這是IP首頁,藍框自定義IP名,修改一下紅框的參數,我們是8位數據,一行數據為640個。Clock enable端與sclr端可以根據自己的要求決定勾不勾選。其他默認就行,點擊ok可以了。

2)Vivado也提供端口例化模板,如下圖操作就行;

a97d14c6-c55a-11eb-9e57-12bb97331649.png

3)verilog源碼

`timescale 1ns / 1ps

//////////////////////////////////////////////////////////////////////////////////

// Company:

// Engineer: 宏強子

//

// Create Date: 2019/02/04 1056

// Design Name: colour MT98V034 bayer2rgb

// Module Name: MT_bayer2rgb

// Project Name: Colour_MT_bayer2rgb

// Target Devices: ZYNQ7020

// Tool Versions: vivado2018.3

// Description:

//

// Dependencies:

//

// Revision:

// Revision 0.01 - File Created

// Additional Comments:

//

//////////////////////////////////////////////////////////////////////////////////

module MT_bayer2rgb(

//system singal

input s_rst_n ,

//cmos simgals

input vsync_i ,

input hsync_i ,

input pclk ,

input [7:0] bayer_data ,

//輸出

output vsync_o ,

output hsync_o ,

output [23:0] rgb_data

);

//========================================================================

// =========== Define Parameter and Internal signals ===========

//========================================================================/

reg [9:0] col_cnt ;

reg [8:0] row_cnt ;

reg hsync_i_1 ;

reg hsync_i_2 ;

reg vsync_i_1 ;

reg vsync_i_2 ;

wire [7:0] line_1 ;

wire [7:0] line_2 ;

reg [2:0] data_control ;

reg [7:0] line1_1 ;

reg [7:0] line1_2 ;

reg [7:0] line2_1 ;

reg [7:0] line2_2 ;

reg [7:0] rgb_r ;

reg [8:0] rgb_g ;

reg [7:0] rgb_b ;

//=============================================================================

//**************************** Main Code *******************************

//=============================================================================

//列計數

always @ (posedge pclk or negedge s_rst_n) begin

if(s_rst_n == 1‘b0)

col_cnt 《= 10’d0;

else if (hsync_i == 1‘b1)

col_cnt 《= col_cnt + 1’b1;

else

col_cnt 《= 10‘d0;

end

always @ (posedge pclk) begin

hsync_i_1 《= hsync_i;

hsync_i_2 《= hsync_i_1;

end

always @ (posedge pclk) begin

vsync_i_1 《= vsync_i;

vsync_i_2 《= vsync_i_1;

end

//行計數

always @ (posedge pclk or negedge s_rst_n) begin

if(s_rst_n == 1’b0)

row_cnt 《= 9‘d0;

else if(~hsync_i && hsync_i_1)

row_cnt 《= row_cnt + 1’b1;

else if (row_cnt 》= 9‘d481)

row_cnt 《= 9’d0;

end

//data_control

always @ (posedge pclk or negedge s_rst_n) begin

if(s_rst_n == 1‘b0)

data_control 《= 3’b100;

else if (hsync_i_1 == 1‘b1 && hsync_i == 1’b1)

data_control 《= {1‘b0,row_cnt[0],~col_cnt[0]};

else

data_control 《= 3’b100;

end

shift_ram shift_ram_1 (

.D (bayer_data ), // input wire [7 : 0] D

.CLK (pclk ), // input wire CLK

.CE (hsync_i ), // input wire CE

.SCLR (~s_rst_n ), // input wire SCLR

.Q (line_1 ) // output wire [7 : 0] Q

);

shift_ram shift_ram_2 (

.D (line_1 ), // input wire [7 : 0] D

.CLK (pclk ), // input wire CLK

.CE (hsync_i ), // input wire CE

.SCLR (~s_rst_n ), // input wire SCLR

.Q (line_2 ) // output wire [7 : 0] Q

);

always @ (posedge pclk or negedge s_rst_n) begin

if(s_rst_n == 1‘b0) begin

line1_1 《= 8’d0;

line1_2 《= 8‘d0;

line2_1 《= 8’d0;

line2_2 《= 8‘d0;

end

else begin

line1_1 《= line_1;

line1_2 《= line1_1;

line2_1 《= line_2;

line2_2 《= line2_1;

end

end

always @ (data_control) begin

case(data_control)

3’b000 : begin

rgb_r = line1_1 + 8‘d5;

rgb_g = line2_1 + line1_2 + 8’d10;

rgb_b = line2_2 + 8‘d5;

end

3’b001 : begin

rgb_r = line1_2 + 8‘d5;

rgb_g = line1_1 + line2_2 + 8’d10;

rgb_b = line2_1 + 8‘d5;

end

3’b010 : begin

rgb_r = line2_1 + 8‘d5;

rgb_g = line1_1 + line2_2 + 8’d10;

rgb_b = line1_2 + 8‘d5;

end

3’b011 : begin

rgb_r = line2_2 + 8‘d5;

rgb_g = line2_1 + line1_2 + 8’d10;

rgb_b = line1_1 + 8‘d5;

end

default: begin

rgb_r = 8’d0;

rgb_g = 9‘d0;

rgb_b = 8’d0;

end

endcase

end

assign rgb_data = {rgb_r,rgb_g[8:1],rgb_b};

assign vsync_o = vsync_i_2;

assign hsync_o = hsync_i_2;

endmodule

6 總結

最后說明一下,最后分辨率改為640*480,但是發現480指的是0~480,所以行計數器在481清零。由于我使用的是ZYNQ,所以直接使用PS端的IIC接口配置攝像頭。如果用默認的分辨率就需要修改一下IP的深度和行計數器的清零的數值就行了。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5363

    瀏覽量

    121192
  • 計數器
    +關注

    關注

    32

    文章

    2261

    瀏覽量

    94991
  • IIC
    IIC
    +關注

    關注

    11

    文章

    302

    瀏覽量

    38507

原文標題:彩色MT9V034攝像頭 Bayer轉RGB FPGA實現

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    安防監控攝像頭氣密性測試案例-連拓精密#攝像頭氣密檢測設備

    攝像頭
    連拓精密科技
    發布于 :2024年12月11日 15:00:21

    飛凌嵌入式-ELFBOARD OV5640攝像頭講解第2期

    和U10為兩個LDO,U9將3.3V電源降壓到2.8V攝像頭的模擬電源和IO電源供電。U10將3.3V電源降壓到1.5
    發表于 12-02 13:35

    攝像頭及紅外成像的基本工作原理

    本文介紹了攝像頭及紅外成像的基本工作原理,攝像頭可以將看到的圖像真實的呈現出來,所見即所得! 攝像頭如何工作? 攝像頭可以將看到的圖像真實的呈現出來,所見即所得。 ? 比如人眼看到的一
    的頭像 發表于 11-25 09:28 ?837次閱讀
    <b class='flag-5'>攝像頭</b>及紅外成像的基本工作原理

    飛凌嵌入式-ELFBOARD OV5640攝像頭簡介第二期

    和U10為兩個LDO,U9將3.3V電源降壓到2.8V攝像頭的模擬電源和IO電源供電。U10將3.3V電源降壓到1.5
    發表于 11-25 08:53

    《DNK210使用指南 -CanMV版 V1.0》第二十六章 攝像頭圖像捕獲實驗

    模塊用于驅動攝像頭,能夠對攝像頭進行配置并進行圖像數據的捕獲,從而實現一些拍攝任務。sensor模塊提供了reset()函數,用于重置并初始化攝像頭,reset()函數如下所示
    發表于 10-23 10:05

    用于環視和CMS攝像頭系統的四通道攝像頭應用程序

    電子發燒友網站提供《用于環視和CMS攝像頭系統的四通道攝像頭應用程序.pdf》資料免費下載
    發表于 10-11 10:02 ?0次下載
    用于環視和CMS<b class='flag-5'>攝像頭</b>系統的四通道<b class='flag-5'>攝像頭</b>應用程序

    NVIDIA多攝像頭追蹤工作流的應用架構

    為提高安全性并優化運營,倉庫、工廠、體育場、機場等大型區域通常會有數百個攝像頭進行監控。多攝像頭追蹤指的是通過這些攝像頭追蹤對象,并精確測量其活動,以此實現對空間的有效監控和管理。
    的頭像 發表于 09-06 14:23 ?407次閱讀
    NVIDIA多<b class='flag-5'>攝像頭</b>追蹤工作流的應用架構

    CANape Option DA中參考攝像頭的標定演示#CANape

    攝像頭
    北匯信息POLELINK
    發布于 :2024年07月30日 12:37:29

    基于FPGA攝像頭心率檢測裝置設計

    的 OpenCV 等開源庫,可以使眾多圖像處理步驟得到簡化,有利于實現更復雜的功能。 2.4 各模塊介紹2.4.1.數據采集模塊 使用攝像頭拍攝人臉畫面,通過 usb 接口與 fpga 開發板相連接。其中
    發表于 07-01 17:58

    esp32是如何與攝像頭連接的呢?

    新手。看了esp32的模組中沒有攝像頭的硬件接口,請問它是如何與攝像頭連接的呢
    發表于 06-28 15:01

    攝像頭模組電路

    求助各位大佬,想問一下攝像頭模組硬件電路大概需要怎么設計
    發表于 06-07 10:29

    USB無線WiFi圖傳模塊高清攝像頭測試:MR300C圖傳模塊 USB攝像頭內窺鏡WIFI網口WEBcam

    攝像頭WIFI
    深圳市博晶網絡科技有限公司
    發布于 :2024年06月05日 10:15:08

    智能攝像頭抄表器是什么?

    進行圖像識別,實現無接觸、無誤差的遠程抄表,極大地提高了抄表效率和準確性。2.技術原理與優勢2.1AI圖像識別:智能攝像頭抄表器的核心在于其內置的AI算法,能夠準
    的頭像 發表于 04-24 14:14 ?733次閱讀
    智能<b class='flag-5'>攝像頭</b>抄表器是什么?

    高清網絡攝像頭多媒體智能屏

    。同時,在屏幕上顯示攝像頭畫面可直接通過DGUS開發來實現,十分快捷。硬件接口展示:產品特點支持通過以太網、WiFi(2.4GHz、5GHz均可)連接網絡攝像頭;支
    的頭像 發表于 02-19 13:21 ?652次閱讀
    高清網絡<b class='flag-5'>攝像頭</b>多媒體智能屏
    澳门百家乐才能| 百家乐官网怎样下注| 利都百家乐官网国际娱乐平台 | 伯爵百家乐官网娱乐场| 百家乐官网菲律宾| 龙博百家乐官网的玩法技巧和规则| 仕達屋百家乐官网的玩法技巧和规则| 百家乐的必胜方法| 励骏会百家乐的玩法技巧和规则| 中山水果机定位器| 皇冠网小说推荐| 百家乐官网平台网| 顶级赌场 官方直营网| 百家乐开发公司| 北宁市| 最好百家乐官网的玩法技巧和规则| 棋牌网| 太阳城线上娱乐城| 88娱乐城注册| 百家乐投注很不错| 百家乐官网视频连连看| 澳门百家乐必胜看路| 西林县| 全讯网3344111.com| 博彩百家乐官网字谜总汇| 24鸡是什么命| 皇冠开户| 百家乐英皇娱乐场| 百家乐官网平台有什么优惠| 大富豪棋牌游戏下载| 百家乐娱乐城博彩正网| 百家乐官网香港六合彩| 大发888开户注册首选| 百家乐网址多少| 儋州市| 百家乐官网套利| 凯旋门百家乐官网现金网| 大发888游戏平台hana| 网上赌百家乐可信吗| 狮威百家乐官网娱乐平台| 澳门美高梅线上娱乐|