吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

賽靈思Versal自適應計算加速平臺助于高效實現設計目標

Xilinx賽靈思官微 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2021-05-27 11:08 ? 次閱讀

隨著AI、大數據、云計算等技術在各行各業廣泛應用,相應的設計結構和設計內容也變得日益復雜。目前的應用開發速度已無法滿足企業的需求,如何簡化設計進程,提高應用開發效率成為當下亟需解決的問題?賽靈思 Versal 自適應計算加速平臺的設計方法論是幫助精簡 Versal 器件設計進程的一整套最佳實踐,遵循這些步驟和最佳實踐進行操作,將有助于以最快且最高效的方式實現期望的設計目標。

Versal ACAP 屬于異構計算平臺,具有多個計算引擎。在 Versal ACAP 上可映射各種應用,包括對無線系統、機器學習推斷和視頻處理算法進行信號處理。除了多個計算引擎外,Versal ACAP 還可使用高速串行 I/O、片上網絡 (NoC)、 DDR4/LPDDR4 存儲器控制器和多重速率以太網介質訪問控制器 (MRMAC) 來提供超高系統帶寬。Versal 器件分類為 Versal Prime 系列、Premium 系列和 AI Core 系列。

下圖顯示了每種 Versal 器件系列所支持的不同系統設計類型和設計流程。

d9acbb8a-be50-11eb-9e57-12bb97331649.jpg

圖:系統設計類型

適用所有系統的設計流程

系統設計方法論要求基于目標應用明確所有系統要求。其中包括識別具有正確特性(例如,DDRMC IP 數量、AI 引擎 等)的相應 Versal 器件。您還必須考量功耗和發熱要求。選擇相應的器件后,下一步即可著手系統設計,包括在器件上進行目標應用的軟硬件協同設計、系統驗證以及初始化和調試。

為確保充分利用 Versal ACAP 中可用的多種多樣的計算元件,并使用最高效的實現流程,賽靈思建議采用下圖所示的系統設計方法論流程,此流程適用于所有系統設計類型。

d9de4dee-be50-11eb-9e57-12bb97331649.jpg

圖:系統設計方法流程

系統設計時的考慮因素

合理可行的設計流程解決方案需要將各種關鍵變量考慮在內,在僅限硬件的系統設計中,關鍵注意事項之一設計中的數據流。通常這些設計都具有下列組件:

? 多個高速 I/O 接口

? 內部數據緩沖和存儲,具有由片上 RAM 和外部 DDR 存儲器組成的存儲器層級

? 內部數據處理邏輯

對于能夠處理外部和內部流量帶寬和時延要求的設計,為其創建 DDRMC-NoC 配置至關重要。賽靈思建議先執行流量分析以評估并最終明確流量,然后再繼續執行設計的整體集成和實現階段。除此以外,報告中還涵蓋了嵌入式系統設計值得考量的特殊注意事項,根據隨附的是嵌入式系統還是服務器系統,每個步驟所面臨的難題也不盡相同。

原文標題:用戶指南 | Versal ACAP:精簡設計進程的最佳實踐

文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Versal
    +關注

    關注

    1

    文章

    163

    瀏覽量

    7712
  • ACAP
    +關注

    關注

    1

    文章

    54

    瀏覽量

    8197

原文標題:用戶指南 | Versal ACAP:精簡設計進程的最佳實踐

文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    在 AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應 SoC 器件啟用。請注意,Advanced Flow
    的頭像 發表于 01-23 09:33 ?106次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC器件Advanced Flow概覽(下)

    AMD Versal自適應SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    本文將從硬件設計和驅動使用兩個方面介紹基于 CPM5 QDMA 的 AMD Versal 自適應 SoC 的 Tandem 設計和啟動流程。
    的頭像 發表于 09-18 10:07 ?656次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    第二代AMD Versal Prime系列自適應SoC的亮點

    Versal Prime 系列自適應 SoC 在視頻相關指標中提供了至高 2 倍的性能1,充分釋放創造力,是打造多通道 4K 和 8K 內容捕獲、制作和分發設備的理想芯片平臺
    的頭像 發表于 09-14 15:32 ?505次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Prime系列<b class='flag-5'>自適應</b>SoC的亮點

    ALINX受邀參加AMD自適應計算峰會

    近日,AMD 自適應計算峰會(AMD Adaptive Computing Summit, 即 AMD ACS)在深圳舉行,聚焦 AMD 自適應 SoC 和 FPGA 產品最新動態,以及設計工具和開發環境的前沿技巧,是全球硬件開發者和工程師們深入交流與學習的優質
    的頭像 發表于 08-02 14:36 ?679次閱讀

    PMP22165.1-適用于 Xilinx 通用自適應計算加速平臺 (ACAP) 的電源 PCB layout 設計

    電子發燒友網站提供《PMP22165.1-適用于 Xilinx 通用自適應計算加速平臺 (ACAP) 的電源 PCB layout 設計.pdf》資料免費下載
    發表于 05-19 10:45 ?0次下載
    PMP22165.1-適用于 Xilinx 通用<b class='flag-5'>自適應計算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺</b> (ACAP) 的電源 PCB layout 設計

    AMD發布第二代Versal自適應SoC,AI嵌入式領域再提速

    AMD表示,第二代Versal系列自適應SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現最多3倍的性能提升,同時,新款集成Arm CPU的高
    的頭像 發表于 04-11 16:07 ?886次閱讀

    在Vivado中構建AMD Versal可擴展嵌入式平臺示例設計流程

    為了應對無線波束形成、大規模計算和機器學習推斷等新一代應用需求的非線性增長,AMD 開發了一項全新的創新處理技術 AI 引擎,片內集成該AI Engine的FPGA系列是Versal? 自適應計算
    的頭像 發表于 04-09 15:14 ?1570次閱讀
    在Vivado中構建AMD <b class='flag-5'>Versal</b>可擴展嵌入式<b class='flag-5'>平臺</b>示例設計流程

    AMD Versal AI Edge自適應計算加速平臺之PL通過NoC讀寫DDR4實驗(4)

    Versal的DDR4是通過NoC訪問,因此需要添加NoC IP進行配置。
    的頭像 發表于 03-22 17:18 ?2502次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge<b class='flag-5'>自適應計算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺</b>之PL通過NoC讀寫DDR4實驗(4)

    AMD Versal AI Edge自適應計算加速平臺之PL LED實驗(3)

    對于Versal來說PL(FPGA)開發是至關重要的,這也是Versal比其他ARM的有優勢的地方,可以定制化很多ARM端的外設
    的頭像 發表于 03-22 17:12 ?2557次閱讀

    AMD 自適應計算技術助力索尼半導體解決方案激光雷達汽車參考設計

    )參考設計。?SSS 作為圖像傳感器技術領域的全球領導者,此次與?AMD 攜手帶來用于自動駕駛汽車的強大且高效的激光雷達解決方案。采用?AMD 自適應計算
    的頭像 發表于 03-20 20:28 ?482次閱讀

    AMD自適應計算技術助力索尼半導體解決方案激光雷達汽車參考設計

    2024 年 3 月 19 日,加利福尼亞州圣克拉拉 — AMD(超威,納斯達克股票代碼:AMD )今日宣布,其尖端自適應計算技術為索尼半導體解決方案( SSS )所選用,用于其最新汽車激光雷達( LiDAR )參考設計。
    的頭像 發表于 03-20 10:31 ?407次閱讀

    AMD Versal AI Edge自適應計算加速平臺PL LED實驗(3)

    對于Versal來說PL(FPGA)開發是至關重要的,這也是Versal比其他ARM的有優勢的地方,可以定制化很多ARM端的外設
    的頭像 發表于 03-13 15:38 ?1019次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge<b class='flag-5'>自適應計算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺</b>PL LED實驗(3)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺Versal 介紹,以及
    的頭像 發表于 03-07 16:03 ?1133次閱讀
    【ALINX 技術分享】AMD <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應計算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺</b>之 <b class='flag-5'>Versal</b> 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之準備工作(1)

    AMD Versal AI Edge 自適應計算加速平臺之準備工作,包含軟件環境、硬件環境。
    的頭像 發表于 03-07 15:49 ?856次閱讀
    【ALINX 技術分享】AMD <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應計算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺</b>之準備工作(1)

    AMD Versal AI Edge自適應計算加速平臺Versal介紹(2)

    Versal 包含了 Cortex-A72 處理器和 Cortex-R5 處理器,PL 端可編程邏輯部分,PMC 平臺管理控制器,AI Engine 等模塊,與以往的 ZYNQ 7000 和 MPSoC 不同,Versal 內部
    的頭像 發表于 03-06 18:12 ?1556次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge<b class='flag-5'>自適應計算</b><b class='flag-5'>加速</b><b class='flag-5'>平臺</b>之<b class='flag-5'>Versal</b>介紹(2)
    现金网系统出租| 百家乐官网娱乐城彩金| 百家乐官网打劫法| 百家乐路单| 顶级赌场真假的微博| 广州百家乐官网赌博机| 百家乐游戏接口| 信宜市| 杨筠松 24山 土| 百家乐下载游戏| 龙博线上娱乐| 做生意养猫风水| 老k娱乐城注册| 缅甸百家乐官网赌| 百家乐官网tt赌场娱乐网规则| 巴比伦百家乐娱乐城| 澳门百家乐官网博彩能做到不输吗| 网上百家乐赌博网| 百家乐官网真钱游戏下载| 任我赢百家乐软件| 百家乐官网学院教学视频| 百家乐龙虎玩| 百家乐官网在线投注系统| JJ百家乐的玩法技巧和规则| 视频百家乐官网试玩| 威尼斯人娱乐城线上赌博| 德州百家乐官网赌博规则| 大发888创建账号翻译| 真人百家乐官网斗地主| 大发888免费游戏| 24山度数| 连州市| 百家乐巴厘岛上海在线| 百家乐官网高档筹码| 线上百家乐平玩法| 百家乐官网赢钱打| 娱乐城开户彩金| 真人百家乐输钱惨了| 百家乐官网游戏平台架设| 广发百家乐的玩法技巧和规则 | 财神百家乐官网娱乐城|