吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

臺積電5nm SRAM技術細節

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-12-24 15:56 ? 次閱讀

長期以來,技術領先一直是臺積電成功的關鍵。臺積電5nm工藝擁有世界上最小的SRAM單元(0.021平方微米),除開創性的器件工藝,例如高遷移率溝道(HMC),極紫外(EUV)圖形化的應用外(可在此高級節點上實現更高的良率和更短的生產周期),他們還持續精進其寫入輔助(write assist)電路的設計細節以實現這一革命性的工藝技術。

半導體技術的發展一直由應用領域推動,如圖1所示,當下的在高性能計算(HPC),人工智能AI)和5G通信,都要求在有限的功耗下實現最高性能。

圖1.半導體技術應用的演進。

臺積電在IEDM 2019上發布了其5nm工藝,他們在5nm工藝中使用了十幾張極紫外(EUV)掩模,每張EUV代替三個或多個浸沒掩模以及采用高遷移率溝道(HMC)的以獲得更高性能。其5nm工藝自2019年4月起投入風險量產,并于2020年第一季度實現全面量產。

Jonathan Chang等人在ISSCC 2020上展示了用于開發高性能SRAM單元和陣列的技術方案。

FinFET晶體管尺寸的量化一直是主要挑戰,并迫使高密度6T SRAM單元中的所有晶體管僅能使用一個Fin。通過設計工藝協同優化(DTCO)對設計進行了優化,以提供高性能和高密度以及高產量和可靠性。圖2展示了2011年至2019年的SRAM單元面積的微縮歷程。

圖2.展示了2011年至2019年的SRAM單元面積微縮歷程。

但值得注意的是,2017年至2019年的SRAM單元面積縮小速度遠慢于2011年至2017年的速度,這表明SRAM單元的微縮速度沒有跟上邏輯區域的部分。在IEDM 2019上,5nm工藝的邏輯密度提高了1.84倍,而SRAM密度僅提高了1.35倍。臺積電利用飛行位線(FBL,Flying Bit Line)架構進一步減少了面積,從而節省了5%的面積。5nm SRAM 單元的版圖示意圖如圖3所示。

圖3.高密度6T SRAM單元的版圖。

為了降低功耗,一種關鍵方法是降低SRAM陣列的最小工作電壓Vmin。5nm工藝中增加的隨機閾值電壓變化限制了Vmin,進而限制了功耗的降低。SRAM電壓減小趨勢如圖4所示,其中藍線表示沒有寫輔助的Vmin,紅線表示有寫輔助的Vmin,顯示了每一代寫輔助的巨大好處。可以看出,從7nm到5nm的Vmin幾乎沒有改善,表明必須通過改善寫入輔助電路來進一步降低功耗。本文主要介紹兩種寫輔助方,以實現較低的Vmin工作電壓:負位線(NBL,Negative Bit Line)和降低單元VDD(LCV,Lower Cell VDD)。

圖4.沒有寫輔助(藍線)和有寫輔助(紅線)的SRAM工作電壓隨節點變化圖。

SRAM單元示意圖如圖5所示,顯示了PU與傳輸門晶體管PG之間在寫入操作期間的競爭。采用較強的PU晶體管可以獲得較高的讀取穩定性,但會顯著降低寫入容限,并導致寫入Vmin問題。

圖5. SRAM單元示意圖,顯示了PU和PG 之間在寫入過程中的競爭。

改善寫入Vmin的第一種方法是降低寫入期間的位線電壓,稱為負位線電壓(NBL)。這種方法業界已經使用了幾年,使用MOS電容器在位線上產生負偏置信號,但是這種寫輔助電路會導致芯片面積增大。此外,固定數量的MOS電容會在短BL配置中引起過高的NBL電平,并可能導致短位線上的動態功耗過大,如圖6所示。

圖6.固定數量的MOS電容會在短BL配置中引起過高的NBL電平,并可能導致過高的動態功耗,金屬電容器NBL可以避免該問題。

通過基于SRAM陣列上方金屬線的耦合金屬電容器方案,可以避免過壓和MOS電容器面積問題。為避免補償過量,可以使用SRAM陣列位線長度來調節金屬電容器的長度,從而節省動態功耗。此外,還可以調節NBL電平,以補償遠側存儲單元上的由于字線IR下降引起的寫入能力的損失。

圖7中的NBL使能信號(NBLEN)驅動金屬電容器C1的一側為負,該電容在虛擬電容C1處耦合一個負偏置信號。然后接地節點NVSS,通過寫驅動器WD和列多路復用器連到選定的位線。

圖7. NBLEN將可配置的金屬電容器C1 耦合到NVSS。

圖8顯示了具有不同位線配置的NBL耦合電平,表明可配置金屬電容器C1可以隨位線長度調節,從而可以減輕具有不同位線長度的耦合NBL電平的變化。

圖8.具有不同位線配置的NBL耦合電平。

寫入輔助的第二種方法是降低單元VDD(LCV)。LCV的常規技術需要強偏置或有源分壓器才能在寫操作期間調整列式存儲單元的電源電壓,但是這些技術在整個工作時間內會消耗大量的有功功率。脈沖下拉(PP,Pluse Pull-down)和電荷共享(CS,Charge Sharing)技術是兩種替代解決方案,但PP難以精確計時。因此,如圖9所示,臺積電提出了使用陣列頂部的金屬線作為電荷共享電容器來實現CS方案。

圖9.使用SRAM陣列頂部的CS金屬走線實現LCV的電荷共享,以實現寫輔助。

審核編輯:符乾江
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5687

    瀏覽量

    167003
  • IC設計
    +關注

    關注

    38

    文章

    1302

    瀏覽量

    104289
收藏 人收藏

    評論

    相關推薦

    性能殺手锏!3nm工藝迭代,新一代手機芯片交戰

    面向性能應當會再提升,成為聯發科搶占市場的利器。高通雖尚未公布新一代旗艦芯片驍龍8 Gen 4亮相時間與細節。外界認為,該款芯片也是以3nm
    的頭像 發表于 07-09 00:19 ?5344次閱讀

    消息稱3nm5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm5nm先進制程和CoWoS封裝工藝進行價格調整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm5nm等先進制程
    的頭像 發表于 01-03 10:35 ?203次閱讀

    設立2nm試產線

    設立2nm試產線 已開始在新竹寶山晶圓廠
    的頭像 發表于 01-02 15:50 ?483次閱讀

    2025年起調整工藝定價策略

    近日,據臺灣媒體報道,隨著AI領域對先進制程與封裝產能的需求日益旺盛,計劃從2025年1月起,針對其3nm5nm以及先進的CoWoS
    的頭像 發表于 12-31 14:40 ?222次閱讀

    分享 2nm 工藝深入細節:功耗降低 35% 或性能提升15%!

    來源:IEEE 在本月早些時候于IEEE國際電子器件會議(IEDM)上公布了其N2(2nm級)制程的更多細節。該新一代工藝節點承諾實現
    的頭像 發表于 12-16 09:57 ?270次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2<b class='flag-5'>nm</b> 工藝深入<b class='flag-5'>細節</b>:功耗降低 35% 或性能提升15%!

    產能爆棚:3nm5nm工藝供不應求

    近期成為了高性能芯片代工領域的明星企業,其產能被各大科技巨頭瘋搶。據最新消息,的3
    的頭像 發表于 11-14 14:20 ?468次閱讀

    AI芯片驅動Q3財報亮眼!3nm5nm營收飆漲,毛利率高達57.8%

    10月17日,召開第三季度法說會,受惠 AI 需求持續強勁下,Q3營收達到235億美
    的頭像 發表于 10-18 10:36 ?3396次閱讀
    AI芯片驅動<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>Q3財報亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>營收飆漲,毛利率高達57.8%

    消息稱AMD將成為美國廠5nm第二大客戶

    據業界最新消息,AMD即將成為電位于美國亞利桑那州菲尼克斯附近的Fab 21工廠的第二大知名客戶,該工廠已經開始試產包括N5、N5P、N4、N4P及N4X在內的一系列
    的頭像 發表于 10-08 15:37 ?346次閱讀

    3nm制程需求激增,全年營收預期上調

    近期迎來3nm制程技術的出貨高潮,預示著其在半導體制造領域的領先地位進一步鞏固。隨著蘋果iPhone 16系列新機發布,預計搭載的A1
    的頭像 發表于 09-10 16:56 ?710次閱讀

    3nm/5nm工藝前三季度營收破萬億新臺幣

    媒DigiTimes最新報告,在2024年前三季度的業績表現強勁,僅憑其先進的3nm5nm
    的頭像 發表于 08-28 15:55 ?514次閱讀

    谷歌Tensor G5芯片轉投3nm與InFO封裝

    近日,業界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉投的3nm制程,并引入
    的頭像 發表于 08-06 09:20 ?636次閱讀

    產能分化:6/7nm降價應對低利用率,3/5nm漲價因供不應求

    摩根士丹利的報告,以及最新的市場觀察,在6/7nm與3/5nm兩大制程節點上的產能利用情況及價格策略呈現出截然不同的態勢。
    的頭像 發表于 07-11 09:59 ?676次閱讀

    消息稱3nm/5nm將漲價,終端產品或受影響

    據業內手機晶片領域的資深人士透露,計劃在明年1月1日起對旗下的先進工藝制程進行價格調整,特別是針對3nm5nm工藝制程,而其他工藝制
    的頭像 發表于 07-04 09:22 ?757次閱讀

    擴增3nm產能,部分5nm產能轉向該節點

    目前,蘋果、高通、聯發科等世界知名廠商已與電能達成緊密合作,預示將繼續增加 5nm產能
    的頭像 發表于 03-19 14:09 ?727次閱讀

    Marvell將與合作2nm 共創生產平臺新紀元

    Marvell與的合作歷史悠久且成果豐碩,雙方此前在5nm和3nm工藝領域的成功合作已經奠定了業界領先地位。
    的頭像 發表于 03-11 14:51 ?815次閱讀
    金道百家乐官网游戏| 足球博彩通| 肯博百家乐官网的玩法技巧和规则| 威尼斯人娱乐城会员注册| 如何看百家乐官网的玩法技巧和规则| 大发888收获| 伟易博百家乐现金网| 百家乐官网送彩金平台| 博彩百家乐画谜网| 菲律宾百家乐官网娱乐| 香港六合彩资料| 百家乐的嬴钱法| 百家乐官网娱乐城公司| 中山水果机定位器| ,博彩通| 尊龙百家乐娱乐| 做生意的门市风水| 百家乐官网娱乐城会员| 大发888体育娱乐场| A8百家乐娱乐网| 网上百家乐官网游戏哪家信誉度最好| 金城百家乐官网玩法| 顶级赌场 足彩分析| A8百家乐娱乐| 百家乐取胜秘笈| 百家乐官网赌博工具| 遂溪县| 德州扑克战术与策略分析| 百家乐官网操作技巧| 尊龙国际娱乐| 大发888破解方法| 百家乐奥| 德州扑克高级技巧| 百家乐分析仪有真的吗| 百家乐大老娱乐| 百家乐官网tt赌场娱乐网规则| 百家乐官网娱乐城代理| 娱乐城免费领取体验金| 大发888备用网址大发娱乐城| 百家乐说明| 赌场百家乐欺诈方法|