吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vref偏移對DDR會造成什么影響?

電子設計 ? 來源:一博科技 ? 作者:劉為霞 ? 2021-04-09 10:07 ? 次閱讀

Vref偏移對DDR會造成什么影響,其中有比較重要的一個點就是會影響setuptime和holdtime,這兩個參數和Vref又有什么關系呢,還有JEDEC中講的derating又是什么東西呢?

setuptime和holdtime對我們判斷時序裕量是一個比較關鍵的數值。一般JEDEC里面會對于setuptime和holdtime做比較詳細的描述,如下圖所示,

pIYBAGBvtqSAadalAAEK6EokEt0615.png

從上圖中,我們可以看到幾個比較關鍵的點,為什么是tIS(base)和tIH(base),還有標題中指明for 1V/ns,又指代的什么意思?為什么tIS參考的是VIH/L(ac),而tIH參考的是VIH/L(dc)呢,AC和DC的區別又是什么?一個小小的參數表格,包含的意義卻涉及很多內容。

首先,我們計算建立時間的margin的時候,都是由UI/2-建立時間,實際上此時的建立時間是tIS(total setup time)= tIS(base)+derating, derating是對建立保持時間基準值的修正。對于tIS的定義,為什么會需要用到derating這個參數呢,這實際和規范中tIS(base)的定義方式相關。如下圖所示,建立時間等于TDS-ref(在ref處的建立時間)減去Trise(Vref到VIH AC的時間)。規范中的基準值是預減去了這個Trise的,這個預減去的值是特定slew rate為1V/ns時的值,若判斷門限是AC175,則預減去175ps。當slew rate等于1V/ns時,derating為0,不需要調整;當slew rate大于1V/ns(更快)時,從Vref到Vih(ac)所需的時間就少,預減多了,要補回來,所以取值為正;當slew rate小于1V/ns(更慢)時就預減少了,所以取值為負。

9-02.jpg

9-03.jpg

至于建立時間和保持時間的參考電壓值不一致,主要是因為AC和DC的代表的意義不一樣,AC指由高低電平跳變時需要的參考電壓,DC則指保持所在電平時的閾值電壓, tIS是以數據從前一狀態變化為當前狀態的時刻開始算起,對應于狀態變化過程,要確保電平已變化到規定電平,所以以更為嚴格的AC參數作為參考;tIH描述的是數據從穩定到狀態轉換的時間,對應于電平穩定的過程,而電平一旦建立后,發生狀態轉換的門限電壓值是參考DC,所以tIH也以DC參數作為參考。

信號的波形很多情況都是不完美的,也許有回溝,也許會有臺階,如下圖所示,這種情況下,skew rate就不能用下圖所示的nominal line,而應該選取tangent line。

9-04.jpg

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    715

    瀏覽量

    65527
  • 波形
    +關注

    關注

    3

    文章

    379

    瀏覽量

    31657
  • JEDEC
    +關注

    關注

    1

    文章

    36

    瀏覽量

    17478
  • IVREF
    +關注

    關注

    0

    文章

    5

    瀏覽量

    1438
收藏 人收藏

    評論

    相關推薦

    INA849仿真輸出電平不在VREF的靜默電平,有近1V的偏移,是什么原因引起的?

    現用INA849仿真輸出電平不在VREF的靜默電平,有近1V的偏移,是什么原因引起 參考電路及仿真圖如下:
    發表于 08-05 08:14

    DDR2設計原理 DDR2 design

    Analysis Needs– PRBS Support (Custom Stimulus)– Eye diagram AC, DC and Vref Support[hide]DDR2-design.pdf[/hide]
    發表于 11-19 09:59

    431的VREF 為什么沾錫后 值變高??謝謝

    431的VREF 為什么沾錫后 值變高??謝謝
    發表于 01-31 15:05

    走進JEDEC,解讀DDR(下)

    作者:一博科技上次的問題Vref偏移DDR造成什么影響,其中有比較重要的一個點就是影響se
    發表于 10-18 14:10

    無法設置屬性VREF

    在我的.xdc文件中,我寫了“set_property VREF {Y18 AE16 AD3 W4} [current_design]”來設置我的DDR3 DIMM接口的VREF引腳。但在實施之后
    發表于 10-30 18:03

    怎么將FPGA vref引腳連接到DDR參考電壓

    嗨, 我使用的是XC6SLX45設備,其中我接口DDR SDRAM。在上面的FPGA器件中包含4個Bank。其中每個bank包含3或4個VREF引腳。通常在DDR SDRAM連接中,我們必須
    發表于 05-31 09:57

    OMAPL138 DDR2讀數據偏移2個字節

    OMAPL138的板子對DDR進行全片寫,全片讀測試 ,正常運行一段時間后, DDR2讀出的數據跟寫入的數據偏移兩個字節。例如從地址0到地址6寫入 01 02 03 04 05 06;讀出地址0到地址4的數據為03 04 05
    發表于 04-21 10:29

    金士頓:DDR2/DDR3價格可能繼續上漲

    金士頓:DDR2/DDR3價格可能繼續上漲 據報道,存儲大廠金士頓亞太地區副總裁Scott Chen近日表示,雖然1Gb DDR2/DDR
    發表于 04-09 09:11 ?791次閱讀

    DDR4偽漏極開路驅動器及對接收器的功耗和Vref電平而言的意義

    本文最初于 DesignCon 大會上發表并獲得了最佳論文獎提名,其中研究了DDR4 的偽漏極開路驅動器,以及其使用對接收器的功耗和 Vref 電平而言的意義。
    的頭像 發表于 07-26 11:00 ?6888次閱讀
    <b class='flag-5'>DDR</b>4偽漏極開路驅動器及對接收器的功耗和<b class='flag-5'>Vref</b>電平而言的意義

    為什么DDR電源設計時需要VTT電源

    對于電源電壓,DDR SDRAM系統要求三個電源,分別為VDDQ、VTT和VREF
    發表于 03-18 01:13 ?25次下載
    為什么<b class='flag-5'>DDR</b>電源設計時需要VTT電源

    錫膏印刷機印刷偏移怎么處理?

    的主要原因通常有:1、如果定位點識別不準確,造成錫膏印刷的偏差。2、由于坐標不對,導致錫膏印刷偏移,需要調整坐標位置。3.如果攝像頭碰到PCB導致錫膏印刷偏移
    的頭像 發表于 02-28 16:58 ?3867次閱讀
    錫膏印刷機印刷<b class='flag-5'>偏移</b>怎么處理?

    如何在Advanced IO Wizard(XPHY)中使用XPIO_VREF

    SelectIO架構手冊 AM010 描述了如何使用 XPIO_VREF原語來調整 Internal Vref
    的頭像 發表于 07-11 17:25 ?575次閱讀
    如何在Advanced IO Wizard(XPHY)中使用XPIO_<b class='flag-5'>VREF</b>

    75uV輸入偏移電壓影響您的電路嗎?

    75uV輸入偏移電壓影響您的電路嗎? 引言 偏移電壓是指用于直流電路的放大器或運算放大器等器件提供的直流電電壓,通常在電路中會隨著時間和環境的變化而改變,甚至會受到電路設計和組裝的影響。偏移
    的頭像 發表于 10-30 09:41 ?504次閱讀

    內置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩壓器TPS7H3301-SP數據表

    電子發燒友網站提供《內置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩壓器TPS7H3301-SP數據表.pdf》資料免費下載
    發表于 02-29 11:29 ?0次下載
    內置<b class='flag-5'>VREF</b>的灌電流/拉電流抗輻射加固型3A <b class='flag-5'>DDR</b>終端穩壓器TPS7H3301-SP數據表

    內置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩壓器TPS7H3301-SP數據表

    電子發燒友網站提供《內置VREF的灌電流/拉電流抗輻射加固型3A DDR終端穩壓器TPS7H3301-SP數據表.pdf》資料免費下載
    發表于 04-03 14:40 ?0次下載
    內置<b class='flag-5'>VREF</b>的灌電流/拉電流抗輻射加固型3A <b class='flag-5'>DDR</b>終端穩壓器TPS7H3301-SP數據表
    久治县| 东平县| 百家乐赌的是心态吗| 百家乐官网闲和庄| 顶旺亚洲| 百家乐太阳城| 百家乐官网ho168平台| 棋牌游戏平台排行榜| 百家乐娱乐城足球盘网| 百家乐官网娱乐真钱游戏| 百家乐官网庄家赢钱方法| 水果机破解| 百家乐官网讲谈| 顶级赌场官网| 百家乐微乐| 真人百家乐玩法| 玩百家乐官网的好处| 保单百家乐游戏机| 大发888真人娱乐城| 去澳门百家乐官网娱乐城| 百家乐园试玩| 香港六合彩现场直播| 至尊百家乐官网奇热网| 成都南偏西24度风水| 博狗百家乐的玩法技巧和规则| 线上娱乐城| 太原百家乐官网招聘| 百家乐龙虎台布价格| 六合彩 开奖| 百家乐官网出千工具价格| 百家乐之三姐妹赌博机| 克拉克百家乐试玩| 百家乐终端下载| 永利高百家乐现金网| 百家乐娱乐城公司| 百家乐平台哪个有在线支付呢| 百家乐游戏机压法| 百家乐视频游戏客服| 百家乐官网自动算牌软件| 百家乐官网有好的投注法吗| 百家乐官网视频软件下载|