M-PCIe即Mobile PCIe,主要應用對象是智能手機等嵌入式設(shè)備。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY V2.0的M-PCIe。相比于標準的PCIe總線,M-PCIe ECN主要的改動在物理層,通過引入M-PHY,旨在獲得更低的功耗以適應嵌入式設(shè)備的低功耗要求。
M-PCIe的上層協(xié)議層、事務(wù)層(TL)、數(shù)據(jù)鏈路層(DLL)和標準PCIe總線是兼容的。M-PCIe和PCIe設(shè)備的Link Training and Status State Machine (LTSSM)具有不同的設(shè)計,這主要是為了保證M-PHY獨特的低功耗特性。
由于其工作模式與各個突發(fā)傳輸之間的關(guān)系,M-PHY甚至可以進一步降低功耗。在M-PHY設(shè)計中,PHY僅在實際傳輸時處于最大功率。在完成突發(fā)傳輸后,PHY進入超低功耗的“STALL”狀態(tài),此后不久就進入其最低功率的“HIBERN8”狀態(tài)。通過這樣的設(shè)計,可以使得M-PHY的功耗降至最低,從而延長電池壽命。
為了進一步降低功耗,M-PCIe系統(tǒng)可以實現(xiàn)非對稱鏈路,允許鏈路上不同數(shù)量的發(fā)送器和接收器。PCIe強制設(shè)備具有4個發(fā)送器和4個接收器,以滿足其對4個通道的PCIe-to-cellular帶寬的需求。而M-PCIe允許設(shè)備將發(fā)送器的數(shù)量減少到所需的量,并且在這種情況下,功耗會更低。
雖然M-PCIe規(guī)范允許設(shè)備比PCIe PHY消耗更少的功耗,但PCIe提供的速度也高于M-PCIe。一般而言,可以將M-PHY Gear M視為與PCIe Generation (M-1)相同的帶寬。
以上就是針對M-PCIe的簡單介紹,詳細可參考PCIe spec和MIPI M-PHY spec。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
電子發(fā)燒友網(wǎng)報道(文/黃晶晶)PCIe 5.0作為新一代高速接口標準,其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高
發(fā)表于 01-27 00:03
?2656次閱讀
協(xié)議測試和測量解決方案領(lǐng)域的領(lǐng)軍企業(yè)Teledyne LeCroy,近日在其產(chǎn)品系列中新增了一款重磅產(chǎn)品——Summit M64。這是一款專為PCI Express (
發(fā)表于 01-24 15:21
?390次閱讀
日?——?協(xié)議測試和測量解決方案領(lǐng)域的領(lǐng)導者 Teledyne LeCroy 在產(chǎn)品系列中推出了Summit M64,這是一款 PCI Express (PCIe) 協(xié)議分析儀/訓練
發(fā)表于 01-24 12:11
?111次閱讀
PCIe
ICY DOCK硬盤盒
發(fā)布于 :2025年01月17日 17:24:37
發(fā)展到了第五代。 一、帶寬和數(shù)據(jù)傳輸速率 PCIe總線的一個關(guān)鍵特性是其帶寬,即數(shù)據(jù)傳輸速率。PCIe 4.0的帶寬是PCIe 3.0的兩倍
發(fā)表于 11-13 10:35
?6134次閱讀
.2插槽的主板上使用M.2 SSD。 什么是PCIe轉(zhuǎn)M.2適配器 PCIe轉(zhuǎn)M.2適配器是一種
發(fā)表于 11-06 09:24
?1255次閱讀
隨著科技的快速發(fā)展,計算機硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計算機擴展總線標準,廣泛應用于計算機硬件連接,如顯卡、固態(tài)硬盤等。 1. 帶寬對比 PCIe
發(fā)表于 11-06 09:22
?5183次閱讀
PCIe的數(shù)據(jù)鏈路層在事務(wù)層和物理層之間,用來負責鏈路管理,其主要功能是保證來自事務(wù)層的TLP在PCIe鏈路中的正確傳輸,為此數(shù)據(jù)鏈路層定義了一系列的DLLP報文,數(shù)據(jù)鏈路層使用了容錯和重傳機制保證
發(fā)表于 11-05 17:06
?429次閱讀
Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應用接口及
發(fā)表于 11-05 15:45
?1339次閱讀
面對當今數(shù)據(jù)洪流下日益增長的存儲需求,不少用戶面臨存儲容量捉襟見肘的困境,同時受限于主板上有限的M.2NVMeSSD接口數(shù)量,加之部分PCIe接口的閑置狀態(tài),資源利用效率成為亟待解決的問題。為此
發(fā)表于 07-26 16:24
?955次閱讀
在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
發(fā)表于 07-24 10:11
?839次閱讀
Mini PCIe接口和M.2接口連接器各具特色,各有優(yōu)劣。其中,Mini PCIe接口連接器以其小巧的體積和靈活的擴展性在輕薄型設(shè)備中占據(jù)著一席之地;而
發(fā)表于 07-17 11:40
?1420次閱讀
硬盤PCIe
ICY DOCK硬盤盒
發(fā)布于 :2024年07月11日 17:21:28
PCIe 4.0和PCIe 3.0接口在多個方面實現(xiàn)了兼容性,PCIe 4.0和PCIe 3.0接口兼容性問題是一個廣泛討論的話題。
發(fā)表于 07-10 10:12
?8357次閱讀
PCIE的結(jié)構(gòu)是一種分層的設(shè)計,旨在確保模塊化和靈活性,同時提供強大的性能。
發(fā)表于 03-21 10:06
?2133次閱讀
評論