吴忠躺衫网络科技有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA高速收發(fā)器的GTX發(fā)送端解析

454398 ? 來源:CSDN博主 ? 作者:Evening_FPGA ? 2020-11-20 11:27 ? 次閱讀

每一個收發(fā)器擁有一個獨(dú)立的發(fā)送端,發(fā)送端有PMA(Physical Media Attachment,物理媒介適配層)和PCS(PhysicalCoding Sublayer,物理編碼子層)組成,其中PMA子層包含高速串并轉(zhuǎn)換(Serdes)、預(yù)/后加重、接收均衡、時鐘發(fā)生器時鐘恢復(fù)等電路。PCS子層包含8B/10B編解碼、緩沖區(qū)、通道綁定和時鐘修正等電路。對于GTX的發(fā)送端來說,結(jié)構(gòu)如圖1所示。

圖1

FPGA內(nèi)部并行數(shù)據(jù)通過FPGATX Interface進(jìn)入TX發(fā)送端,然后經(jīng)過PCS和PMA子層的各個功能電路處理之后,最終從TX驅(qū)動器中以高速串行數(shù)據(jù)輸出,下面將介紹各個功能電路。

FPGA TX Interface用戶接口:TX Interface是用戶數(shù)據(jù)發(fā)往GTX的接口,該接口的信號如表1所示。

表1

發(fā)送數(shù)據(jù)接口是TXDATA,采樣時鐘是TXUSRCLK2,在TXUSRCLK2的上升沿對TXDATA進(jìn)行采樣。TXUSRCLK2的速率由線速率、TX Interface接口位寬和8B/10B是否使能決定(TXUSRCLK2頻率= 線速率/ TX_DATA_WIDTH ;比如線速率是10Gb/s,TX_DATA_WHDTH等于80,那么TXUSRCLK2的頻率是125MHz)。TXDATA的位寬可以配置成16/20/32/40/64/80位寬,通過TX_DATA_WIDTH 、TX_INT_DATAWIDTH、TX8B10BEN三個屬性設(shè)置可以配置成不同的位寬,具體屬性如表2所示。

表2

GTX的TX Interface分成內(nèi)部數(shù)據(jù)位寬和FPGA接口位寬,其中內(nèi)部數(shù)據(jù)歸屬于TXUSRCLK時鐘域,F(xiàn)PGA接口數(shù)據(jù)歸屬于TXUSRCLK2時鐘域,而內(nèi)部數(shù)據(jù)位寬支持2byte/4byte,F(xiàn)PGA接口數(shù)據(jù)位寬支持2byte/4byte/8byte,因此,決定了TXUSRCLK和TXUSRCLK2有一定的時鐘倍數(shù)關(guān)系,TXUSRCLK和TXUSRCLK2的時鐘倍數(shù)關(guān)系如表3所示,其中TX_INT_DATAWIDTH屬性設(shè)置為“0”,表示內(nèi)部數(shù)據(jù)位寬為2byte,如果設(shè)置為“1”,則表示內(nèi)部數(shù)據(jù)位寬為4byte(線速率大于6.6Gb/s的時候應(yīng)當(dāng)置“1”)。

表3

TXUSRLK和TXUSRCLK2時鐘是相關(guān)聯(lián)的,在時鐘這兩個時鐘時應(yīng)該遵循下面兩個準(zhǔn)則:

1.TXUSRCLK和TXUSRCLK2必須是上升沿對齊的,偏差越小越好,因此應(yīng)該使用BUFGs或者BUFRs來驅(qū)動這兩個時鐘(因?yàn)門X Interface和PCS子層之間沒有相位校正電路或者FIFO,所以需要嚴(yán)格對齊,本人自己的理解)。

2.即使TXUSRCLK、TXUSRCLK2和GTX的參考時鐘運(yùn)行在不同的時鐘頻率,必須保證三者必須使用同源時鐘。

發(fā)送端的時鐘結(jié)構(gòu):為了能夠更好的理解GTX的發(fā)送端如何工作,理解發(fā)送端的時鐘結(jié)構(gòu)很有必要,圖2是發(fā)送端的時鐘結(jié)構(gòu)圖。

圖2

其中紅框部分和黃底部分的內(nèi)容是我們需要重點(diǎn)了解的地方,圖中的MGTREFCLK是上一篇中提到的GTX的參考時鐘,經(jīng)過一個IBUFDS_GTE2源語之后進(jìn)入GTX,用以驅(qū)動CPLL或者QPLL。對于TX PMA來說,主要實(shí)現(xiàn)的功能是并串轉(zhuǎn)換,其并串轉(zhuǎn)換的時鐘可以由CPLL提供,也可以由QPLL提供,由TXSYSCLKSEL選擇,TX PMA子層里面有三個紅色方框部分是串行和并行時鐘分頻器,作用是產(chǎn)生并行數(shù)據(jù)的驅(qū)動時鐘,其中D分頻器主要用于將PLL的輸出分頻,以支持更低的線速率。

÷2/÷4這個選項(xiàng)由TX_INT_DATAWIDTH決定,如果TX_INT_DATAWIDTH為“0”,則選擇÷2,反之選擇÷4。

對于÷4/÷5,則由TX_DATA_WIDTH決定,如果是位寬是16/32/64,則選擇÷4,如果位寬是20/40/80,則選擇÷5。

對于TXUSRCLK和TXUSRCLK2由誰驅(qū)動呢,官方推薦使用TXOUTCLK驅(qū)動,這樣做能精簡設(shè)計(jì),同時穩(wěn)定,如何使用TXOUTCLK來做TXUSRCLK和TXUSRCLK2的驅(qū)動時鐘呢,根據(jù)TXUSRCLK和TXUSRCLK2的頻率關(guān)系,以一個Lane為例,圖3表示TXUSRCLK=TXUSRCLK2的驅(qū)動方式,圖4表示TXUSRCLK = 2*TXUSRCLK2的驅(qū)動方式。

圖3
圖4

對于圖4,CLKOUT0的值為CLKOUT1的2倍。

TX 8B/10B Encoder:高速收發(fā)器的發(fā)送端一般都帶有8b/10b編碼器。目的是保證數(shù)據(jù)有足夠的切換提供給時鐘恢復(fù)電路,編碼器還提供一種將數(shù)據(jù)對齊到字的方法,同時線路可以保持良好的直流平衡。在GTX應(yīng)用中,如果發(fā)送的是D碼,則需要將TXCHARISK拉低,如果是K碼,則將相應(yīng)的TXCHARISK拉高。

TX Buffer:了解發(fā)送的TXBuffer的作用,首先得搞清楚TX發(fā)送端的時鐘域,TX發(fā)送端的時鐘域如圖5所示。

圖5

圖5中紅色方框就是TXBuffer,我們都知道FIFO具有隔離時鐘域的功能,在這里也不例外,我們從圖中可以知道,TX Buffer連接著兩個不同的時鐘域XCLK和TXUSRCLK,在發(fā)送端的PCS子層內(nèi)部包含兩個時鐘域,XCLK(PMA并行時鐘域)TXUSRCLK時鐘域,為了數(shù)據(jù)發(fā)送的穩(wěn)定,XCLK和TXUSRCLK必須是速率匹配,相位差可以消除的,TX Buffer主要用于匹配兩時鐘域的速率和消除兩時鐘域之間的相位差。

TX Buffer也可以被旁路,TX發(fā)送端提供了一個相位對齊電路,可以解決XCLK和TXUSRCLK時鐘域之間的相位差,但是TX_XCLK_SEL需設(shè)置為“TXUSR”來保持XCLK時鐘域和TXUSRCLK保持同頻。

TX Pattern Generator:GTX擁有偽隨機(jī)數(shù)列產(chǎn)生電路,偽隨機(jī)數(shù)列是之中看似隨機(jī),但是是有規(guī)律的周期性二進(jìn)制數(shù)列,有良好的隨機(jī)性和接近白噪聲的相關(guān)函數(shù),所以偽隨機(jī)數(shù)列可以用來做誤碼率測量、時延測量、噪聲發(fā)生器、通信加密和擴(kuò)頻通信等等領(lǐng)域,在GTX中可以用來測試高速串行通道傳輸?shù)恼`碼率,圖6是GTX的PRBS生成電路。

圖6

可以使能或者旁路這個PRBS生成電路,如果旁路的話TXDATA會傳輸?shù)桨l(fā)送端的PMA。一般使用PRBS模式測試模型如圖7所示。

圖7

TX Polarity Control:TX發(fā)送端支持對TX發(fā)送的數(shù)據(jù)進(jìn)行極性控制,從PCS子層輸出的編碼數(shù)據(jù)在進(jìn)入PISO串行化之前進(jìn)行極性翻轉(zhuǎn),這部分功能主要是用來彌補(bǔ)PCB的設(shè)計(jì)錯誤,如果PCB設(shè)計(jì)時不慎將TXP和TXN交叉連接的話,可以通過設(shè)置TXPOLARITY為“1”來翻轉(zhuǎn)信號的極性,。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21798

    瀏覽量

    606064
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23161

    瀏覽量

    399997
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3454

    瀏覽量

    106252
  • 驅(qū)動器
    +關(guān)注

    關(guān)注

    53

    文章

    8272

    瀏覽量

    147075
收藏 人收藏

    評論

    相關(guān)推薦

    光纖收發(fā)器指示燈的常見故障及解決方案

    光纖收發(fā)器是現(xiàn)代網(wǎng)絡(luò)通信中的核心設(shè)備之一,它通過光纜傳輸數(shù)據(jù),提供了高速且穩(wěn)定的連接。了解光纖收發(fā)器的指示燈含義及其故障排查方法,對于確保網(wǎng)絡(luò)通信的穩(wěn)定性和可靠性至關(guān)重要。本文將詳細(xì)解析
    的頭像 發(fā)表于 02-02 14:54 ?172次閱讀

    高速接口7系列收發(fā)器GTP介紹

    1. 前言 最近在做以太網(wǎng)相關(guān)的東西,其中一個其中想要使用MAC通過光電轉(zhuǎn)換模塊來完成數(shù)據(jù)的收發(fā)。在Artix7系列FPGA當(dāng)中,有GTP這個高速收發(fā)器。我手上的板子上的核心芯片是ZY
    的頭像 發(fā)表于 01-24 11:53 ?180次閱讀
    <b class='flag-5'>高速</b>接口7系列<b class='flag-5'>收發(fā)器</b>GTP介紹

    射頻收發(fā)器就是基帶嗎

    射頻收發(fā)器(RF Transceiver)和基帶(Baseband)是無線通信系統(tǒng)中兩個不同的概念,它們在功能和設(shè)計(jì)上有所區(qū)別。射頻收發(fā)器主要負(fù)責(zé)無線信號的發(fā)送和接收,而基帶則處理信號的數(shù)字處理部分
    的頭像 發(fā)表于 09-20 11:12 ?474次閱讀

    收發(fā)器分別接到哪里

    收發(fā)器(光纖收發(fā)器)的兩在網(wǎng)絡(luò)中扮演著至關(guān)重要的角色,它們分別負(fù)責(zé)發(fā)送和接收光信號,以實(shí)現(xiàn)長距離的數(shù)據(jù)傳輸。具體來說,光收發(fā)器的兩
    的頭像 發(fā)表于 08-23 10:27 ?963次閱讀

    光纖收發(fā)器AB能調(diào)換嗎

    光纖收發(fā)器是一種將電信號轉(zhuǎn)換為光信號或?qū)⒐庑盘栟D(zhuǎn)換為電信號的設(shè)備,廣泛應(yīng)用于通信、網(wǎng)絡(luò)、工業(yè)控制等領(lǐng)域。在實(shí)際應(yīng)用中,有時需要將光纖收發(fā)器的A和B進(jìn)行調(diào)換,以滿足不同的應(yīng)用需求。
    的頭像 發(fā)表于 08-23 09:56 ?1678次閱讀

    光纖收發(fā)器怎么區(qū)分發(fā)射和接收

    光纖收發(fā)器是一種將電信號轉(zhuǎn)換為光信號,或者將光信號轉(zhuǎn)換為電信號的設(shè)備,廣泛應(yīng)用于通信、網(wǎng)絡(luò)、安防等領(lǐng)域。在光纖收發(fā)器的使用過程中,正確區(qū)分發(fā)射和接收是非常重要的。 一、光纖
    的頭像 發(fā)表于 08-23 09:43 ?2741次閱讀

    光纖收發(fā)器TX和RX哪放攝像機(jī)

    光纖收發(fā)器在監(jiān)控系統(tǒng)中的應(yīng)用,特別是在連接攝像機(jī)時,其TX(發(fā)送)和RX(接收)的放置位置是一個關(guān)鍵考慮因素。 一、光纖收發(fā)器的基本原理
    的頭像 發(fā)表于 08-23 09:40 ?2075次閱讀

    光纖收發(fā)器a和b怎么放

    光纖收發(fā)器是一種將電信號轉(zhuǎn)換為光信號或?qū)⒐庑盘栟D(zhuǎn)換為電信號的設(shè)備,廣泛應(yīng)用于通信、網(wǎng)絡(luò)、監(jiān)控等領(lǐng)域。在實(shí)際應(yīng)用中,光纖收發(fā)器通常分為A和B,分別位于通信系統(tǒng)的兩
    的頭像 發(fā)表于 08-08 17:28 ?3138次閱讀

    FPGA高速收發(fā)器的特點(diǎn)和應(yīng)用

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)高速收發(fā)器是現(xiàn)代數(shù)字通信系統(tǒng)中不可或缺的關(guān)鍵組件。它們以其高速、靈活和可編程的特性,在多個領(lǐng)域發(fā)
    的頭像 發(fā)表于 08-05 15:02 ?709次閱讀

    FPGA高速收發(fā)器的來源

    本文主要講解的是FPGA高速收發(fā)器的來源,著重從三個方面解析,可能部分理解會存在有錯誤,想要不一致的可以來評論區(qū)交流哦。
    的頭像 發(fā)表于 07-18 11:13 ?564次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>高速</b><b class='flag-5'>收發(fā)器</b>的來源

    單模雙纖光纖收發(fā)器可以當(dāng)交換機(jī)用嗎

    收發(fā)器是一種光纖通信設(shè)備,它將電信號轉(zhuǎn)換為光信號,或?qū)⒐庑盘栟D(zhuǎn)換為電信號。它通常由一個發(fā)送和一個接收組成,發(fā)送
    的頭像 發(fā)表于 07-16 09:43 ?963次閱讀

    收發(fā)器的主要作用與種類詳解

    收發(fā)器,作為通信系統(tǒng)中的關(guān)鍵組成部分,其主要作用是實(shí)現(xiàn)信號的發(fā)送和接收。隨著通信技術(shù)的不斷發(fā)展,收發(fā)器的種類也日益豐富,滿足了不同場景下的通信需求。本文將對收發(fā)器的主要作用和種類進(jìn)行詳
    的頭像 發(fā)表于 05-22 17:05 ?2558次閱讀

    高速串行收發(fā)器原理及芯片設(shè)計(jì)

    隨著信息技術(shù)的飛速發(fā)展,高速數(shù)據(jù)傳輸已成為現(xiàn)代通信和數(shù)據(jù)處理系統(tǒng)的核心。高速串行收發(fā)器(High-Speed Serial Transceiver)作為實(shí)現(xiàn)高速數(shù)據(jù)傳輸?shù)年P(guān)鍵部件,其性
    的頭像 發(fā)表于 05-16 16:54 ?1218次閱讀

    光纖收發(fā)器ab有區(qū)別嗎

    的傳輸和接收。 光纖收發(fā)器的基本原理和結(jié)構(gòu) 在了解光纖收發(fā)器的AB區(qū)別之前,我們首先需要了解光纖收發(fā)器的基本原理和結(jié)構(gòu)。光纖收發(fā)器由光發(fā)射
    的頭像 發(fā)表于 04-08 18:11 ?5225次閱讀

    光纖收發(fā)器ab哪個是接收 光纖收發(fā)器AB能調(diào)換嗎

    光纖收發(fā)器是用于光纖通信中光信號的發(fā)送和接收的設(shè)備。它將電信號轉(zhuǎn)換為光信號并傳輸?shù)焦饫w上,同時也可以將接收到的光信號轉(zhuǎn)換為電信號再進(jìn)行進(jìn)一步處理。在光纖收發(fā)器中,通常有兩個端口,分別稱為A
    的頭像 發(fā)表于 02-14 18:02 ?1.6w次閱讀
    百家乐新庄| 博狗官网| 百家乐官网赌局| 威尼斯人娱乐城好不好| 玩百家乐官网新澳门娱乐城| BB百家乐HD| 百家乐官网会骗人吗| 百家乐平台注册送现金| E乐博百家乐| 百家乐现金网开户平台| 百家乐庄闲的比例| 七乐百家乐官网现金网| 百家乐网上玩法| 澳门百家乐官网海洋阿强| 大地百家乐的玩法技巧和规则| 百家乐官网三珠投注法| 百家乐平注法到6568| 娱百家乐官网下载| 大发888娱乐城888bg| 24山向大凶如何化解| 菲律宾太阳城投注网| 百家乐网站程序| 百家乐官网防伪筹码套装| 大发8888娱乐城| 新西兰百家乐官网的玩法技巧和规则| 德州扑克 单机| 玩百家乐怎么才能赢| 百家乐官网2珠路投注法| 威尼斯人娱乐城怎么玩| 河东区| 百家乐游戏厅| 百家乐官网单机破解版| 太阳城网址| 百家乐棋牌游戏源码| 百家乐官网现金网信誉排名| 德州扑克怎么玩的| 百家乐轮盘桌| 百家乐官网上海代理| bet365打不开| 百家乐永利娱乐平台| 百家乐官网看大路|