SRAM是隨機存取存儲器的一種。“靜態”是指這種存儲器只要保持通電,里面儲存的數據就可以恒常保持。SRAM不需要刷新電路即能保存它內部存儲的數據。SRAM功耗取決于它的訪問頻率。如果用高頻率訪問SRAM,其功耗比DRAM大得多。有的SRAM在全帶寬時功耗達到幾個瓦特量級。另一方面,SRAM如果用于溫和的時鐘頻率的微處理器,其功耗將非常小,在空閑狀態時功耗可以忽略不計—幾個微瓦特級別。本篇內容要介紹的是關于SRAM的基礎模塊存有三種情況:standby(空余),read(讀)和write(寫)。
第一種情況:standby
假如WL沒有選為上拉電阻,那么M5和M62個做為操縱用的晶體三極管處在短路情況,也就是基礎模塊與基準線BL防護。而M1-M4構成的2個反相器持續保持其情況。
第二種情況:read
最先,假定儲存的內容為1,也就是Q處為上拉電阻。讀周期時間原始,二根基準線BL,BL#預在線充值為上拉電阻,由于讀寫能力情況時,WL也會為上拉電阻,促使讓做為自動開關的2個晶體三極管M5,M6通斷。
隨后,讓Q的值傳送給基準線BL只到預充的電位差,另外泄排掉BL#預充的電。從總體上,運用M1和M5的通道立即連到低電頻使其數值低電頻,即BL#為低;另一方面,在BL一側,M4和M6通斷,把BL立即拉升。
第三種情況:write
寫周期時間剛開始,最先把要載入的情況載入及時線BL,假定要載入0,那么就設定BL為0且BL#為1。隨后,WL設定為上拉電阻,這般,基準線的情況就被加載sram芯片的基礎模塊了。深入分析全過程,能夠自身畫一下。
-
sram
+關注
關注
6文章
768瀏覽量
114890 -
儲存器
+關注
關注
1文章
93瀏覽量
17537
發布評論請先 登錄
相關推薦
開源芯片系列講座第24期:基于SRAM存算的高效計算架構
![開源芯片系列講座第24期:基于<b class='flag-5'>SRAM</b><b class='flag-5'>存</b>算的高效計算架構](https://file1.elecfans.com/web2/M00/E5/E7/wKgZomZFcsyAcT-5AAA2A4dQRkQ217.png)
直播預約 |開源芯片系列講座第24期:SRAM存算一體:賦能高能效RISC-V計算
![直播預約 |開源芯片系列講座第24期:<b class='flag-5'>SRAM</b><b class='flag-5'>存</b>算一體:賦能高能效RISC-V計算](https://file1.elecfans.com/web2/M00/E5/E7/wKgZomZFcsyAcT-5AAA2A4dQRkQ217.png)
ADS131M03的寄存器讀寫是要在轉換觸發的中斷中進行配置,還是可以在standby狀態下進行?
在同一個頭文件里定義的read byte函數和write byte函數,為什么read不報錯,write會報錯?
在ROOT NODE用了mlink_httpd_read之后可以使用mwifi_root_read嗎?
ESP32 LyraT v4.3 I2S_Read一直返回0為什么?
ESP32如何在不同通道read或write?
如何讓write行為具有阻塞特性?
STM32U5如何把數據保存到SRAM2中?
論基于電壓域的SRAM存內計算技術的嶄新前景
![論基于電壓域的<b class='flag-5'>SRAM</b><b class='flag-5'>存</b>內計算技術的嶄新前景](https://file1.elecfans.com//web2/M00/E6/01/wKgZomZFyeWAQx4GAACHmdSr7KI528.png)
探索存內計算—基于 SRAM 的存內計算與基于 MRAM 的存算一體的探究
![探索<b class='flag-5'>存</b>內計算—基于 <b class='flag-5'>SRAM</b> 的<b class='flag-5'>存</b>內計算與基于 MRAM 的<b class='flag-5'>存</b>算一體的探究](https://file1.elecfans.com/web2/M00/E6/E2/wKgaomZFvUmAdDhcAAOm7CA4uuk723.png)
評論