重點
●高質量DesignWare DDR PHY IP核為NVIDIA提供無與倫比的性能、延遲和電源效率
●DDR PHY支持DDR5/4的每個通道多個DIMM,滿足NVIDIA的網絡數據速率和內存容量要求
●基于固件的現場可升級訓練可提高通道的穩定性和可靠性,并且有助于算法更新,從而降低采用新內存協議的風險
新思科技(Synopsys)近日宣布,NVIDIA的網絡業務部門Mellanox將采用經驗證的DesignWare DDR5/4 PHY IP核,以滿足其針對高性能計算和人工智能應用的InfiniBand網絡芯片不斷變化的內存需求。NVIDIA正在高性能和云計算領域增加投入,憑借高達80位數據路徑和對每個通道多個DIMM的支持,DesignWare DDR5/4 IP核可滿足NVIDIA基本數據速率和內存容量的要求。作為新思科技廣泛的內存接口IP核組合的一部分,DesignWare DDR5/4 PHY IP核由控制器、PHY和各種工藝的驗證IP核組成,支持所有必備功能,有助于Mellanox將這些IP核整合到其ASIC和芯片中,降低相關風險。
DesignWare DDR5/4 PHY IP核提供基于固件的訓練,無需更改硬件即可進行現場升級,從而幫助客戶降低采用新協議的風險。基于固件的訓練也有助于使用復雜的訓練模式,在系統層面上支持最高裕度和通道可靠性。就功率效率而言,DDR5/4 PHY IP核提供多個低功率狀態、具有較短的退出延遲、多個預訓練狀態和可實現動態頻率調整功能。
“用于數據密集型網絡和人工智能應用的高性能ASIC和芯片,需要可有效降低性能瓶頸的高帶寬片外存儲器技術。DesignWare DDR5/4 PHY IP核以最高數據速率運行,具有基于固件的訓練等差異化功能,使NVIDIA等公司能夠以更低的風險在其設計中部署最新功能。”
——John Koeter
解決方案事業部營銷高級副總裁 新思科技
“長期以來,我們一直將新思科技的高質量IP核集成到我們的芯片中,因此我們選擇將DesignWare IP核整合到我們具有網絡計算功能的最新InfiniBand解決方案中。新思科技的DDR PHY IP核是市面上的最佳解決方案,既能滿足我們嚴格的內存需求,也能為我們提供實現差異化產品所需的質量、容量和性能。”
——Shlomit Weiss
Mellanox業務工程部高級副總裁 NVIDIA
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
原文標題:NVIDIA采用DesignWare DDR IP核,支持高性能云計算網絡芯片
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
相關推薦
DDR3、DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
發表于 11-29 15:08
?3527次閱讀
DDR5內存與DDR4內存性能差異 隨著技術的發展,內存技術也在不斷進步。DDR5內存作為新一代的內存技術,相較于DDR4內存,在性能上有著顯著的提升。 1. 數據傳輸速率
發表于 11-29 14:58
?769次閱讀
DDR5內存的工作原理詳解 1. DDR5內存簡介 DDR5(Double Data Rate 5)是第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。它是
發表于 11-22 15:38
?2097次閱讀
在系統級仿真中,與DDR4-3200 相比,更高數據速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進是通過提高數據速率和增強架構來實現的。DDR5 包含從 3200 MT/s 到 8800 MT
發表于 11-14 11:12
?654次閱讀
速率達 7200 MT/s ? 圖1:Rambus DDR5 CSODIMM ? 圖2:Rambus DDR5客戶端時鐘驅動器 ? 中國北京,2024年8月29日 —— 作為業界領先的芯片和半導體IP
發表于 08-29 10:45
?880次閱讀
近日,存儲芯片市場傳來重大消息,SK海力士正式通知市場,其DDR5內存產品將漲價15%至20%,這一舉動無疑給市場投下了一枚震撼彈。此次漲價的根源在于,SK海力士、美光、三星等存儲芯片巨頭紛紛調整
發表于 08-15 10:19
?842次閱讀
近日,據外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調15%至20%,這一舉動在業界引起了廣泛關注。供應鏈內部人士透露,此次漲價的主要原因在于HBM3/3E產能的大幅擴張,對DDR5的生產資源造成了明顯擠占。
發表于 08-14 15:40
?747次閱讀
DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統 (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps.
DDR5內存測
發表于 08-06 12:03
DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關
發表于 07-16 17:47
?2175次閱讀
01活動主題DDR4/DDR5內存技術高速信號專題設計技術交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
發表于 07-06 08:12
?401次閱讀
提供業界領先的 DDR5 服務器 PMIC,滿足AI及其他高級工作負載對最高性能與容量內存模塊的需求 通過全新PMIC系列支持多代基于 DDR5 的高性能服務器 為 DDR5 服務器內存模塊提供完整
發表于 06-20 15:13
?958次閱讀
據悉,現有的南亞科技已投入8/4Gb DDR4內存以及16Gb DDR5內存的1B nm制程試生產中。他們計劃下半年少量推出DDR5產品并逐步提高產量,預計明年產量將會進一步增加。
發表于 05-30 15:41
?1097次閱讀
此文盡量排除高深莫測的DRAM相關技術名詞,讓各位迅速了解DDR5相對DDR4的優勢與可能的影響,最后再同場加映英特爾Atomx6000系列引進的「In-BandECC」技術,讓大家瞧瞧英特爾如何在
發表于 05-09 08:27
?1099次閱讀
工業類設備,從終端產品到數據中心,用于CPU進行數據處理運算的緩存。近20多年來,經歷了從SDRAM發展到DDR RAM,又從DDR發展到目前的DDR5,每一代 DDR 技術在帶寬、性
發表于 04-01 11:37
?1215次閱讀
2021 年,JEDEC 宣布發布 JESD79-5 DDR5 SDRAM 標準,標志著行業向 DDR5 dual-inline memory modules (DIMM) 的過渡。
發表于 03-17 09:50
?3233次閱讀
評論